《组合逻辑电路设计实验资料报告材料.doc》由会员分享,可在线阅读,更多相关《组合逻辑电路设计实验资料报告材料.doc(9页珍藏版)》请在三一办公上搜索。
1、组合逻辑电路设计实验报告1. 实验题目组合电路逻辑设计一:用卡诺图设计8421码转换为格雷码的转换电路。用74LS197产生连续的8421码,并接入转换电路。记录输入输出所有信号的波形。组合电路逻辑设计二:用卡诺图设计BCD码转换为显示七段码的转换电路。用74LS197产生连续的8421码,并接入转换电路。把转换后的七段码送入共阴极数码管,记录显示的效果。2. 实验目的(1) 学习熟练运用卡诺图由真值表化简得出表达式(2) 熟悉了解74LS197元件的性质与其使用3. 程序设计格雷码转化:真值表如下:卡诺图:电路原理图如下:七段码显示:真值表如下:卡诺图:电路原理图如下:4.程序运行与测试格雷
2、码转化: 逻辑分析仪显示波形:七段数码管显示:相关知识:异步二进制加法计数器满足二进制加法原如此:逢二进一1+1=10,即Q由10时有进位。组成二进制加法计数器时,各触发器应当满足: 每输入一个计数脉冲,触发器应当翻转一次; 当低位触发器由1变为0时,应输出一个进位信号加到相邻高位触发器的计数输入端 。集成4位二进制异步加法计数器:74LS197 MR是异步清零端;PL是计数和置数控制端;CLK1和CLK2是两组时钟脉冲输入端。D0D3是并行输入数据端;Q0Q3是计数器状态输出端。 本实验中,把CP加在CLK1处,将CLK2与Q0连接起来,实现了部两个计数器的级联构成4位二进制即十六进制异步加法计数器。74LS197具有以下功能:1清零功能当MR=0时,计数器异步清零。本实验中将Q1、Q3的输出连接与非门后到MR,就是为了当计数器输出10时即1010,使得MR=0,实现清零,使得计数器重新从零开始。 2置数功能当MR=1,PL=0,计数器异步置数。(3) 二进制异步加法计数功能当MR=1,PL=1,异步加法计数。共阴极数码管共阴极数码管是把所有led的阴极连接到共同接点,而每个led的阳极分别为a、b、c、d、e、f、g与dp小数点,如如如下图所示。图中的8个led分别与上面那个图中的adp各段相对应,通过控制各个led的亮灭来显示数字。