基于74160计数器的电子时钟设计说明.doc

上传人:李司机 文档编号:1135633 上传时间:2022-07-01 格式:DOC 页数:14 大小:427.92KB
返回 下载 相关 举报
基于74160计数器的电子时钟设计说明.doc_第1页
第1页 / 共14页
基于74160计数器的电子时钟设计说明.doc_第2页
第2页 / 共14页
基于74160计数器的电子时钟设计说明.doc_第3页
第3页 / 共14页
基于74160计数器的电子时钟设计说明.doc_第4页
第4页 / 共14页
基于74160计数器的电子时钟设计说明.doc_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《基于74160计数器的电子时钟设计说明.doc》由会员分享,可在线阅读,更多相关《基于74160计数器的电子时钟设计说明.doc(14页珍藏版)》请在三一办公上搜索。

1、 设计目的1. 在了解数字钟的原理的前提下,运用刚刚学过的数字电路知识设计并制作数字钟,而且通过数字钟的制作进一步了解各种在制作中用到的中小规模集成电路的作用与其使用方法。2. 由于数字电子钟包括组合逻辑电路和时序电路,通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法,从而实现理论与实践相结合,并学会使用MAX+plus II软件的使用以与用DXP软件画原理图和制PCB版,增强实验设计能力和动手操作能力。3. 通过本次试验对电子线路知识的整合和电子线路设计能力的训练,并为后继课程的学习和毕业设计打下一定的根底。设计任务与要求1 实验任务设计一种简易数字钟,该数字钟具有根本功

2、能, 包括准确计时,以数字形式显示时、分,以二极管显示秒的时间和校时功能。2 实验要求1时的计时要求为12和24进制两种方式,分和秒的计时要求为60进制。2准确计时,以数字形式显示时间,分小时,分钟和秒分别用两个七段显示来显示。3可以校正时间,两个校时按键,分别校正小时和分钟。设计方案数字时钟电路是一个典型的数字电路系统,其由时,分,秒计数器以与校时和显示电路组成。本次设计利用集成十进制递增计数器(74160)和带译码器的七段显示数码管组成的数字钟电路。具体设计流程可分为:用MAX+plus II完EPM7128SLC84-6部功能的设计;显示电路的设计,和开关的设计;用DXP完成时钟电路硬制

3、板的制作。整体思想如图:秒个位显示器秒十位显示器分个位显示器分十位显示器时个位显示器时十位显示器秒个位计数器译码器译码器译码器译码器译码器译码器秒十位计数器秒个位计数器分个位计数器时个位计数器分十位计数器时十位计数器晶体振荡电路校分控制电路校时控制电路12小时-24小时转换电路一 EPM7128SLC84-6部电路设计1、 时钟起振电路该电路给数字钟提供一个频率稳定准确的方波信号,可保证数字钟的走时准确与稳定。不管是指针式的电子钟还是数字显示的电子钟都须使用晶体振荡器电路。如图:起振电路2、利用两片74160组成60进制递增计数器秒钟、分钟局部利用两片十进制递增计数器74160组成的同步60进

4、制递增计数器如图:秒钟局部电路其中个位计数为十进制形式。个位与十位计数器之间采用同步级连方式,将个位计数器的进位输出控制端RCO接至十位计数器容许端ENP,ENT,完成个位对十位计数器的进位控制。选择十位计数器QC与QA和个位计数器QD和QA做反应端,经与非门输出控制LDN置数端,接成六进制计数形式。当计数器状态为59时,重新置数00000000,并输出一进位S-JW。其仿真波形为:分钟局部电路与秒钟局部相似,当计数器状态为59时,重新置数00000000,并输出一进位M-JW。分钟局部电路其仿真波形为:3、用两片74160组成24/12进制递增计数器时钟局部由两片74160组成的能实现12和

5、24进制转换的同步递增计数器如图:小时局部电路图中个位与十位计数器均为十进制计数形式,采用同步级连方式。选择十位计数器的输出端QB和个位计数器的输出端QC作为反应,可实现24进制递增计数。假设选择十位计数器的输出端QA与个位计数器的输出端QB作为反应,那么可实现12进制递增计数。因为需要实现12进制与24进制的转换,这里做了一个JK触发器,如图:JK触发器当J,K都接高电平时,CLK通过下降沿有效,使Q端的输出在高,低电平之间转换,通过图中的门电路实现当Q为高电平时是12进制,Q为低电平时是24进制。4、EPM7128SLC84-6部整体电路将以上各电路分别集成秒控制块S-CT,分控制块M-C

6、T和小时控制块H-CT,并加上晶体振荡电路,各控制端和各个输出端,连接成时钟部控制电路,如图:图中,按键M-CT可将秒脉冲直接引入分计数器,实现分钟校时;按键H-CT可将秒脉冲直接引入小时计数器,实现时钟校时;24-12CT可将下降沿引入小时计数器,实现12小时制与24小时制的转换。图中24个输出端可接8个译码器,最后在显示器上实现小时,分钟与秒钟的显示。整体电路仿真波形为:4、EPM7128SLC84-6部引脚分布在MAX+plus II中对其各引脚功能的分布如图:其外围电路引脚的实际连接如图:二 EPM7128SLC84-6外围电路的设计1外接晶振电路晶体振荡器是构成数字式时钟的核心,它保

7、证了时钟的走时准确与稳定。用外接1MHZ的无源晶振来为部提供1MHZ时钟信号,晶振旁边加两个小电容来时震荡频率更稳定。电路如图:2 控制器件利用三个按键开关分别控制分钟校时,时钟校时和12进制与24进制的转换,在DXP中利用网络连线与EPM7128SLC84-6相应引脚连接。如图:电路的工作原理:在此电路中,开关SMCT和SHCT分别作为分钟和小时的校时按键,当按下开关便给分钟小时一个高电平脉冲,相当于给一个脉冲进位,使其计时增加一。S12-24按键用来进展12进制与24进制显示的转换,因为用的用JK触发器实现些功能,而JK触发器工作是下降沿有效,所以当按下开关相当于给一个低电平脉冲,使JK的

8、输出端Q的电平发生变化,实现相应功能。3 显示译码器采用七段显示译码器SN7448N:根据逻辑功能知道,显示译码器主要完成将四位二进制输入控制数码管显示09;可以完成对数字的显示。其实际连接如图:显示译码器4 显示器:在此电路图中所用的显示器是共阴极形式,阴极必须接地。与显示译码器的实际连接如图:显示器5 整体电路EPM7128SLC84-6为可编程逻辑器件,其部大局部是由单独的逻辑门组成,可以对逻辑门进展搭建来完成相应功能。应用软件MAX plus II可以完成对部功能的搭建,来完成所需功能。再利用网络布线将按键开关,8个显示译码器和8个七段显示器相应连接起来,构成如图:时钟电路整体原理图三 用DXP完成时钟电路印制板的制作原理图画好后,将时钟电路整体原理图导入PCB板中将其转化成PCB图。在制作PCB的过程时,先合理布局各器件的位置然后DXP2004自动布线,借鉴线路走势再用手工布线,两者结合并优化电路,最终PCB图如:时钟电路印制板14 / 14

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号