主板上电时序精华ppt课件.ppt

上传人:小飞机 文档编号:1698531 上传时间:2022-12-15 格式:PPT 页数:32 大小:633.50KB
返回 下载 相关 举报
主板上电时序精华ppt课件.ppt_第1页
第1页 / 共32页
主板上电时序精华ppt课件.ppt_第2页
第2页 / 共32页
主板上电时序精华ppt课件.ppt_第3页
第3页 / 共32页
主板上电时序精华ppt课件.ppt_第4页
第4页 / 共32页
主板上电时序精华ppt课件.ppt_第5页
第5页 / 共32页
点击查看更多>>
资源描述

《主板上电时序精华ppt课件.ppt》由会员分享,可在线阅读,更多相关《主板上电时序精华ppt课件.ppt(32页珍藏版)》请在三一办公上搜索。

1、t课件,1,MB上电时序,2005.12Caspar_zhang,上电时序,主板电压概述主板上电时序,Intel架构上电时序AMD架构上电时序,2,t课件,主板电压概述,3,t课件,主板电压概述,ATX电源提供+12V、-12V、+5V、-5V 、+3V、+5VSB六种电压,其它的则由主板上的DC-DC电路利用ATX提供的电压转换而来。 DC-DC电路则可分为线性转换电路和PWM转换电路,主板上的+5vsb?+3vsb就是典型的线性稳压电路,而vcore部分则是PWM技术最基本的应用。所谓的+3V_DUAL就是用+3v与+3vsb共同供电,相互间用MOSFET或者二极管隔离。主板的上的电压有+

2、12V、-12V、+5V、(-5V)、+3V、+5VSB、+3VSB、+1.5VSB、+1.5V、+5V_Dual、+3V_DUAL、+2.5V_DUAL、+ 2.5V_DAC、1.8V_Dual、VCORE、VTT_DDR、VTT+_CPU ect.,4,t课件,ATX Power Supply,+3V: Pin1,2,12,13,+5VSB: Pin9,+5V: Pin4,6,21,22,23,+12V: Pin10,11,PS_ON#: Pin16,GND: Pin3,5,7,15, 17,18,19,24,-12V: Pin14,PWROK: Pin8,NC: Pin20,ATX2.2

3、,5,t课件,ATX Power Supply,+12V: Pin3,4 主要用来给CPU Vcore部分供电,GND: Pin1,2,ATX2.2,6,t课件,ATX Power Supply,Voltage Tolerances,7,t课件,+5VSB,+5VSB: Standby power提供power down state下主板需要的各种电压,包括:Standby and Dual power.ATX规定提供的电流不低于10mA.但是目前的主板为了提供USB设备启动,网罗唤醒等功能,需要很大的电流.一般的Power supply都可以提供2A左右.Tolerance: +5V 5%需

4、要用到stand by power的包括:Super I/O, South Bridge,LAN chip,etc.在S3状态下,除了上述部分需要之外Memory所需的+2.5V dual.,8,t课件,+3.3V,主板上有很多地方都需要+3.3V.+3.3V一般是最晚从Power Supply供出的.一般电源提供5A左右的电流.电压供给: Audio Chipset; PCI; PCIEX; South Bridge; SIO; Bios;,9,t课件,5V,1.主板上IO几乎全部使用+5V,比如: KB&MS,USB,F_PANEL等.同时提供给IO控制器Super I/O.2.-5V现在

5、已经不使用.,10,t课件,12V,1.+12V提供给Vcore(P5&P4&K8使用,K7使用5V给Vcore供电).2.+12V提供给PCI slot,AGP slot,COM芯片,FAN power等.3.-12V提供给PCI slot和COM芯片.,11,t课件,+2.5V_Dual,1.提供给内存和北桥部分的内存接口部分使用,对于A8内存控制器集成在CPU中.2.一般利用Linear Regulator由+3V_Dual得到.或者是利用Switch Regulator由+5V_Dual得到.,12,t课件,+2.5V,+2.5V的电压直接由+2.5V_Dual通过一个MOS开关提供,

6、用+12V作为MOS的gate控制.从而保证进入S3时+2.5V可以被关闭.避免漏电.,13,t课件,PSON#,PSON# 是低有效信号,当此信号为Low时,Power Supply送出+3.3V,+5V,-5V,+12V,-12V等电压. 而当此信号被拉High时,Power Supply停止送出上面的电压.利用此信号可以设计“ Soft Power down” 的关机功能. 当使用者对操作系统下关机命令时. 操作系统亦可关闭所有的应用程序并利用此脚的功能达到自动关机的动作.在主板上需要把此信号 pull up到+5VSB.当User按下Power Button后,一般由Super I/O

7、将此信号拉low,从而通知Power Supply送电.,14,t课件,PWROK,PWROK是电源准备OK信号.当电源送出的+3.3V and +5V达到Normal值的95%时,由Power Supply送出此信号.当+3.3V or +5V 掉到Normal的95%以下时,Power Supply就会把此信号拉Low.当主板收到此信号时,表明电源已经准备ok,可以开始动作.但是大部分情况下,我们不会使用此信号来通知主板动作.而是使用专门的ASIC来侦测+3.3V and +5V电压,当电源发出的电压符合要求时,由ASIC发出PWROK信号通知主板动作.由此功能的ASIC包括AS016,W

8、83627EHF等.主板上此PIN一般空接,15,t课件,主板上电时序,Intel架构上电时序AMD架构上电时序,16,t课件,Intel架构上电时序,P5+Intel915G (P5GD2-VM为例).,1.未插电源时的主板准备上电状态.2.插上电源后的主板动作时序.3.按下Power Buttom后的动作时序.,17,t课件,1.未插电源时的主板准备上电状态,装入电池后首先送出RTCRST#&V_3V_BAT给南桥.Crystal 提供32.768KHz频率给南桥.,18,t课件,2.插上电源后的主板动作时序,SIO Check电源是否正常提供+5VSB电压.+5Vsb正常转换出+3VSB

9、.SIO发出RSMRST#信号通知南桥+5VSB已经准备OK.南桥正常送出SUSCLK (32KHZ).,19,t课件,3.按下Power Buttom后的动作时序,使用者按下电源控制面板上电源按钮后,将送出PWRBTN#给SIO和SB.SIO收到后发出IO_PWRBTN#给南桥.SB送出SLP_S3#和SLP_S4#给SIO.SIO发出PS_ON#(Low)给ATX Power.当ATX Power接收到PSON#由High?Low后,ATX Power即送出12V, +3.3V, 5V数组Main Power电压.,20,t课件,3.按下Power Buttom后的动作时序,当电源送出的+

10、3.3V and +5V达到Normal值的95%时,由ATX Power Supply开始送出PWROK_PS信号给Super IO,以通知Super IO ATX Main Power OK.Super IO接收到VCC&PWROK_PS后,即送出PWROK给南北桥.以通知南北桥此时ATX Main Power 送出OK.,21,t课件,3.按下Power Buttom后的动作时序,当ATX Power送出12V, +3.3V, 5V数组Main Power电压后,其它工作电压如+VTT_CPU,+1.5V, +2.5V_DAC,+ 5V_Dual,+3V_Dual,+1.8V_Dual也

11、将随后全部送出.当+VTT_CPU送给CPU后,CPU会送出VTT_PWRGD信号High给CPU;ICS;VRM;CPU用VTT_PWRGD信号确认VTT_CPU稳定在Spec之内,OK后CPU会发出VID0:5.VRM收到VTT_PWRGD后会根据VID组合送出Vcore.在VCORE正常发出后,Processor Voltage Regulator即送出VRMPWRGD信号给南桥ICH6,以通知南桥此时 VCORE已经正常发出.,22,t课件,3.按下Power Buttom后的动作时序,在VTT_PWRGD正常发出后, 此信号还通知给Clock Generator(ICS);以通知Cl

12、ock Generator在可以正常发出所有Clock.,具体说明:在SLP_S3#&VTT_PWRGD正常OK后(都为High),从而使信号CK_PG保持在High.再经过三极管Q1后,使信号CK_PG#由High?Low.此时若ICS所需工作电压+3V_CLK及Drive Crystal 14.318MHz OK后,ICS将开始工作送出所有Clock.此信号还有一个作用是:当系统进入S3状态时信号CK_PG#(即VTT_PWRGD#/PD)由 Low-High,从而 Keep ICS Register Data,缩短从S3回来的时间,23,t课件,3.按下Power Buttom后的动作时

13、序,当提供给的南桥工作电压及Clock都OK后,由南桥发出PLTRST#及PCIRST#给各个Device.The ICH6 drives PLTRST# inactive a minimum of 1 ms after both PWROK and VRMPWRGD are driven high.PLTRST# 与PCIRST#区别如下:PLTRST# : Platform Reset PCIRST#: PCI ResetPLTRST# connected to all component that previously need PCIRST#,except PCI slots and

14、devices. PCIRST# is connected to PCI Devices and slots without resetting system.PLTRST# is higher than PCIRST#.,24,t课件,3.按下Power Buttom后的动作时序,在北桥NB接收到南桥送出的PLTRST#大约1ms后,北桥送出CPURST#给CPU,以通知CPU可以开始执行第一个指令动作.(不过要北桥送出CPURST#的前提是在北桥的各个工作电压,25,t课件,P5GD2-VM 上电时序图,SB,SIO,VRM,ATX,NB,CPU,PCI Device,26,t课件,27,

15、t课件,AMD架构 上电时序,A8 + Nforce4k8 + K8T800+VT8237k8 + Sis760+Sis965A8 + ATIRD480+M1573,28,t课件,A8N-SLI 上电时序,A8 + Nforce4 (A8N-SLI为例),Nforce4,SIO,CPU,VCORE&HTT,+3vsb1,PWRGD_SB 2.,SIO_PWBTIN 4.,SLP_S3# 5,PWROK 9.,PWRBTIN 3.,PSON# 6.,ATX_PWRGD 8.,ATX,CPUVDD_EN10,HTT_EN 10,25MHZ 1,+5VSB 1,CPU_PWOK 14,3.3&1.5

16、PLL 电压 7,HTT_VLD 13,VCORE_PG 13,+12V&+5V&+3V 7,+12V 7,VCORE 12,VCORE 12,+1.5v 7,+1.2V_HT 11,+1.2V_HT 11,CPURST# 15,29,t课件,K8V-MX 上电时序图,K8 + K8M800+VT8237 (K8V-MX为例),SB,ITE8282M,NB,SIO,ATX,VRM,CPU,30,t课件,K8S-MV 上电时序图,SBSIS965L,SIOW83627EHF,VRM,ATXPower,NBSIS760,IT8282M,CPU,Powermodules,k8 + Sis760+Sis965 (K8S-MV为例),31,t课件,A8R-MVP上电时序图,A8 + ATIRD480+M1573 (A8R-MVP为例),SBM1573,SIOITE8712F,VRM,ATX,NBRD480,CPU,IT8282M,32,t课件,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号