DXP使用教程课件.ppt

上传人:小飞机 文档编号:2139325 上传时间:2023-01-17 格式:PPT 页数:131 大小:7.19MB
返回 下载 相关 举报
DXP使用教程课件.ppt_第1页
第1页 / 共131页
DXP使用教程课件.ppt_第2页
第2页 / 共131页
DXP使用教程课件.ppt_第3页
第3页 / 共131页
DXP使用教程课件.ppt_第4页
第4页 / 共131页
DXP使用教程课件.ppt_第5页
第5页 / 共131页
点击查看更多>>
资源描述

《DXP使用教程课件.ppt》由会员分享,可在线阅读,更多相关《DXP使用教程课件.ppt(131页珍藏版)》请在三一办公上搜索。

1、2023/1/17,.,1,Protel DXP使用教程,-DXP 20042010.12.19,2023/1/17,.,2,Protel DXP,Protel DXP是Protel公司2002年8月推出的功能强大的EDA(Electronic Design Automatic)综合设计软件。它包括:原理图设计环境:*.SchDoc原理图库文件编辑环境印刷线路板设计环境:*.PcbDocPCB封装库编辑环境信号模拟仿真环境,优势:单个应用程序完成所有板子的设计自动化程度、集成度提高,2023/1/17,.,3,Protel DXP工作环境介绍,双击桌面Protel dxp 图标进入设计环境,2

2、023/1/17,.,4,面板管理区,工具栏,状态栏,工作区,2023/1/17,.,5,完成电路板设计的一般步骤,创建一个新项目文件:.PrjPcb 创建原理图文件,设置原理图环境参数与图纸设计信息,装载元件库,选取元件绘制原理图:.SchDoc设置编译工程选项,检查原理图无误后生成网络表 创建PCB文件,规划电路板,设置参数,载入网络表,绘制印制板图:.PcbDoc设置DRC,检查PCB图,无误后,生成输出文件,2023/1/17,.,6,一、创建一个新的PCB项目:,设计窗口,Pick a Task区,点Create a new Board Level Design Project 或左

3、下Files面板中,NewBlank Project(PCB)或顶部菜单File New PCB Project 出现新的项目文件,PCB Project1.PrjPCB File Save Project As键入路径和文件名Multivibrator.PrjPCB,Save。,2023/1/17,.,7,点击,2023/1/17,.,8,File Save Project As键入路径和文件名Multivibrator.PrjPCB,2023/1/17,.,9,创建了一个新的PCB项目:Multivibrator.PrjPCB,2023/1/17,.,10,二、绘制原理图,原理图设计的一般

4、步骤设置电路图图纸大小及版面(依电路复杂程度)在图纸上放置设计中用到的元器件(元件库)对上述元器件进行布局、布线调整、成图检查、修改、成图、生成网络表等报表,2023/1/17,.,11,1、创建一个新的原理图图纸,File NewSchematic Sheet:一个名为Sheet1.SchDoc的原理图图纸出现在设计窗口中,并且原理图文件夹也自动地添加(连接)到项目。File Save As:保存为Multivibrator.SchDoc,并点击Save。空白原理图打开,工作区发生了变化:新按钮,新工具栏、新菜单项。现在你就在原理图编辑器中了。移动鼠标可重新定位工具栏。,2023/1/17,

5、.,12,File NewSchematic Sheet:,2023/1/17,.,13,生成Sheet1.SchDoc的原理图图纸,2023/1/17,.,14,File Save As:保存为Multivibrator.SchDoc,2023/1/17,.,15,项目中生成原理图文件Multivibrator.SchDoc同时,进入原理图编辑器,2023/1/17,.,16,将原理图图纸添加到项目中,右击Multivibrator.SchDoc,选Remove to Project,原理图脱离项目,作为自由文件夹被打开,在Projects面板的Free Documents单元schemat

6、ic document文件夹上右击Multivibrator.SchDoc,并选择Add to Project。现在这个原理图图纸就列表在Projects标签中的紧挨着项目名下的Schematic Sheets文件夹下,并连接到项目文件。,2023/1/17,.,17,右击Multivibrator.SchDoc,选Remove to Project,原理图脱离项目,2023/1/17,.,18,右击Multivibrator.SchDoc,并选择Add to Project。连接到项目文件。,2023/1/17,.,19,项目中一个空原理图纸。,2023/1/17,.,20,2、设置原理图选

7、项,View Fit Document:使文件全部可视Design Options:设图纸大小、方向、颜色等Tools Preferences graphical editing:设光标形式等。Tools Preferences Default Primitives:勾选Permanent。点OK,这些将应用到你的所有原理图图纸。File Save:绘原理图之前,保存这个图纸,绘制电路图之前首先要做,可用热键形式!,2023/1/17,.,21,标准图纸,自定义图纸,图纸方向,标题栏形式,显示参考坐标?边框?,图纸颜色、字体,改变光标移动步长,图纸格栅距离和可见性,自动寻找节点,设置:点击de

8、signoptionsheet option,2023/1/17,.,22,点击Toolperferencegraphical editing设置:,图纸格栅颜色,光标形式点格栅?线格栅?,高亮选中对象颜色,2023/1/17,.,23,注意!,Tools Preferences Default Primitives:勾选Permanent。,保存图纸!,2023/1/17,.,24,3、绘制原理图,2023/1/17,.,25,放元器件:如何定位元件和加载元件库?各大公司常用元器件已分类做好元件库。需知道元件所在的库及库中名称如找元件:晶体管2N3904点Libraries标签Search按

9、钮,或选择Tools Find Component。确认Scope被设置为Libraries on Path,Path应为C:Program FilesAltiumLibrary。确认Include Subdirectories未被选择(未被勾选)。Search Criteria单元的Name文本框内:键入*3904*。点SearchResults显示,一个库将被找到,并显示在查找库对话框。点击Miscellaneous Devices.IntLib库以选择它。点击Install Library按钮加载这个库,在你的原理图中可用。关闭Search Libraries对话框。,2023/1/17

10、,.,26,点Libraries标签Search按钮,2023/1/17,.,27,点Libraries标签Search按钮,点,2023/1/17,.,28,点击Miscellaneous Devices.IntLib库以选择它。点击Install Library按钮加载这个库,2023/1/17,.,29,库中元件列表,原理图中,封装,当前库,2023/1/17,.,30,点击,2023/1/17,.,31,在光标上“悬浮”着一个晶体管的轮廓。,此时,按下TAB键打开Component Properties对话框。设置元件属性:元件序号、标称值、封装,2023/1/17,.,32,其余默认

11、值!,模型列表,封装,设置元件属性:,2023/1/17,.,33,设好属性,移动到位后,左键放元件。同类元件可连续放置,序号递增,其它属性同。X,Y,空格键:左右镜像、上下镜像、90旋转,PageUp:放大,PageDown:缩小ESC退出,2023/1/17,.,34,放电阻:RES1,双击,2023/1/17,.,35,2023/1/17,.,36,2023/1/17,.,37,电容,2023/1/17,.,38,2023/1/17,.,39,2023/1/17,.,40,2023/1/17,.,41,View Fit All Objects(热键V,F):元件全可见调整元件位置,保存,

12、2023/1/17,.,42,连接电路,放线:Place Wire放网络标号:Place Net Lable:相同标号网络可视为有电气连接,不真正画连接线也行保存原理图,2023/1/17,.,43,放线:Place Wire,2023/1/17,.,44,放网络标号:Place Net Lable,2023/1/17,.,45,悬浮,按TAB键在Net栏键入网络名称:12V点击OK,2023/1/17,.,46,可变方向,左键放置可连续放下一个网络标号,2023/1/17,.,47,放说明文字,多行文本说明可中文,注意保存!,2023/1/17,.,48,4、设置项目选项,检查原理图的电气参

13、数:DXP将根据设置来检查错误,如果有错误发生则会显示在Messages 面板。设置错误报告:Project Project Options Error Reporting:设置设计草图检查规则。即什么样的错要报告,以什么形式报告?报警?报错?或不理睬?修改Report Mode,点击你要修改的违反规则旁的Report Mode,并从下拉列表中选择严格程度。一般使用默认设置。设置连接矩阵:Project Project Options connection matrix 设置的是错误类型的严格性,这将检查如引脚间的连接、元件和图纸输入。例如,在矩阵图的右上角找到Input Pin,Uncoll

14、ected 列相交处是一个黄色的方块,而这个表示在原理图中输入脚悬空时,在项目被编辑时会启动一个报警条件。,2023/1/17,.,49,4、设置项目选项,设置比较器Project Project OptionsComparator:设置当一个项目修改时给出文件之间的不同或忽略。在Difference Associated with Components单元找:Changed Room Definitions、Extra Room Definitions Extra Component Classes。从这些选项右边的Mode列中的下拉列表中选择Ignore Differences。,2023

15、/1/17,.,50,Project Project OptionsError Reporting:,设置设计草图检查规则。即:什么错报?怎么报:报警?报错?或不理睬?使用默认设置!,2023/1/17,.,51,Project Project Options connection matrix:,检查引脚间的连接、元件和图纸输入。使用默认设置!,输入脚悬空时,在项目被编辑时会启动一个报警条件。,2023/1/17,.,52,Project Project OptionsComparator:设置当一个项目修改时给出文件之间的不同或忽略。,2023/1/17,.,53,5、编辑项目:检查原理图

16、,Project Compile PCB Project:当项目被编辑时,任何已经启动的错误均将显示在设计窗口下部的Messages面板中。如果你的电路绘制正确,Messages面板应该是空白的。如果报告给出错误,则检查你的电路并确认所有的导线和连接是正确的。,2023/1/17,.,54,编辑检查项目:Project Compile PCB Project:,2023/1/17,.,55,Message:错误显示Navigate:元件导航:元件列表网络导航:网络列表 违规项目列表:message所选项随即在原理图中绿色高亮显示,clear可清除显示,检查结果,Message 空,则无错,可往

17、下继续;否则据错返回检查,直至message 空!,2023/1/17,.,56,网络列表,选中网络组成,点clear可清除高亮,Message 空,则无错,可往下继续;否则据错返回检查,直至message 空!原理图部分结束!,2023/1/17,.,57,小结:绘制原理图步骤:,建新项目 建新空白原理图 设置文件参数和系统参数 放置元器件 元件布局 布线 检查 输出报表今日:按图纸绘原理图。常用封装 电阻类及无极性双端元件AXIAL0.3-AXIAL1.0 无极性电容RAD0.1-RAD0.4 有极性电容RB.2/.4-RB.5/1.0 二极管DIODE0.4及 DIODE0.7 石英晶体

18、振荡器XTAL1 晶体管、FET、UJTTO-xxx(TO-3,TO-5)可变电阻(POT1、POT2)VR1-VR5,SIP3,2023/1/17,.,58,常用封装如下:,电阻类及无极性双端元件AXIAL0.3-AXIAL1.0 无极性电容RAD0.1-RAD0.4 有极性电容RB.2/.4-RB.5/1.0 二极管DIODE0.4及 DIODE0.7 石英晶体振荡器XTAL1晶体管、FET、UJTTO-xxx(TO-3,TO-5)变电阻(POT1、POT2)VR1-VR5,绘制原理图步骤:建新项目 建新空白原理图 设置文件、系统参数 放置元器件 元件布局 布线 检查 输出报表,2023/

19、1/17,.,59,三、绘制印刷线路板图,建一新空PCB文件并添加到项目:利用向导 转换原理图信息 在PCB上放置元件 手工布线或自动布线,2023/1/17,.,60,印刷线路板基本概念,1、印制板(pcb板)结构单面板:只一面有敷铜,适用于简单电路双面板:顶层元件面,Toplayer底层焊锡层面,Bottomlayer双面敷铜,都可走线,用于复杂电路多层板:多个工作层面,3层以上,用于高频电路、集成度高、复杂的或精密的电路等,2023/1/17,.,61,印刷线路板基本概念,2、元器件的封装封装:是指元器件焊接到电路板时所指示的外观和焊盘位置,是空间概念,不同元件可相同封装同元件可不同封装

20、;种类:双列直插,贴片元件的(SMD),各种分立元件的封装等;普通集成块封装编号:元件类型焊盘距离外型尺寸.如:AXIAL0.4:轴状,焊盘间距400mil,英制:1mil=0.0254mm公制:mm,到封装库去找!也可自制封装!,2023/1/17,.,62,印刷线路板基本概念,3、层指铜箔层,布线时用哪层打开哪层,不用的层关闭,以免布线出错顶层元件面,Toplayer底层焊锡层面,Bottomlayer,2023/1/17,.,63,印刷线路板基本概念,4、焊盘和过孔焊盘:按元件所起作用选择不同形状、大小:圆、方、椭圆等,尺寸可选过孔:通孔、盲孔双面板是通孔,2023/1/17,.,64,

21、印刷线路板基本概念,5、丝印层为安装维修方便,通常在上下两表面印制标志图或文字说明、代号等,这些在丝印层上放置。Silkscreen Top Overlayer:顶层丝印层Silkscreen Bottom Overlayer:底层丝印层,2023/1/17,.,65,印制板设计基本原则:抗干扰,尺寸:合适。太大,成本高,线长阻抗大,易引噪声;太小,不易散热,易相邻干扰;布局:以核心元件为中心,按电路信号流程安排电路单元的位置,信号流通好,方向一致;引线连接尽量短;易干扰件不能挨太近;等布线:合适的线宽和线间距;加粗电源线;数字电路地线构成闭环路;导线拐弯用弧形,忌直角尖角;尽量避免输入输出导

22、线平行;等 配去藕电容:电源输入端接10100U;集成块不用的输入管脚不能悬空;电容、晶振等引线不能太长;等各元件间接线不能“交叉”,只能“绕”、“钻”,保证以上的基础上,还要整体上均匀美观!,布局最重要!,2023/1/17,.,66,1、使用PCB向导来创建新PCB,创建PCB:Files底部New from Template点PCB Board Wizard。点向上箭头图标关单元,下箭头开单元。PCB Board Wizard打开。Next继续。设单位:选英制Imperial单位,1000 mils=1 inch。定义板子形状尺寸:轮廓列表中选择自定义Custom,Next。选Recta

23、ngular,在Width、Height栏:2000。不选Title Block&Scale、Legend String、Dimension Lines、Corner Cutoff 和 Inner Cutoff。点Next,2023/1/17,.,67,1、使用PCB向导来创建新PCB,选板层数:若双面板需2个signal layer,0个power planes,Next 过孔样式:选Thru-hole vias only,通孔,Next。设元件/导线布线选项:选Thru-hole components选项,相邻焊盘间线数设为One Track。NextPCB设计规则:线宽、间距、过孔等。取

24、默认值。不保存所做板子为模板,确认该选项未被选择,按输入规则创建新板子。点Finish关闭向导。将显示一个名为PCB1.PcbDoc新文件加到项目中。File Save As:将新PCB文件重命名为Multivibrator.PcbDoc,并Save。,2023/1/17,.,68,创新PCB:Files底部New from Template点PCB Board Wizard。点向上箭头图标关单元,下箭头开单元。,2023/1/17,.,69,定义板子形状尺寸:轮廓列表中选择自定义Custom,Next。选Rectangular,在Width、Height栏:2000。不选Title Bloc

25、k&Scale、Legend String、Dimension Lines、Corner Cutoff 和 Inner Cutoff。点Next,符合工业标准,尺寸层选项:边界线、尺寸线、离板边距离等。默认!,2023/1/17,.,70,选板层数:若双面板需2个signal layer,0个power planes,单面版1个signal layer,0个power planes,Next,2023/1/17,.,71,过孔样式:选Thru-hole vias only,通孔,Next。,2023/1/17,.,72,设元件/导线布线选项:选Thru-hole components选项,相邻

26、焊盘间线数设为One Track。Next,与表面贴片元件有关,下面是否两面都有元件?,2023/1/17,.,73,PCB设计规则:线宽、间距、过孔等。取默认值。,2023/1/17,.,74,不保存所做板子为模板,确认该选项未被选择,按输入规则创建新板子。点Finish关闭向导。,2023/1/17,.,75,将显示一个名为PCB1.PcbDoc新文件加到项目中。File Save As:将新PCB文件重命名为Multivibrator.PcbDoc,并Save。,白图纸,黑Pcb板,2023/1/17,.,76,放线、焊盘、过孔说明,元件管理:对齐等,板层管理,2023/1/17,.,7

27、7,2、转换原理图设计信息,确认与原理图和PCB关联的所有库均可用。由于在本次只用到默认安装的集成元件库,所有封装也已经包括在内了。将项目中的原理图信息发送到目标PCB:打开原理图,点Design Update PCB(Multivibrator.PcbDoc):Engineering Change Order 对话框出现。点Validate Changes:检查是否所有的改变(加的元件、网络等)均有效,若有效,则check栏均“”,否则关闭对话框,检查Messages面板并清除所有错误。点Execute Changes:将改变发送到PCB。完成后,状态栏(Done)变为“”;完成点Close

28、,目标PCB打开,而元件也在板子上以准备放置。如果当前视图不能看见元件,使用热键V、D(查看文档)。,2023/1/17,.,78,打开原理图点Design Update PCB(Multivibrator.PcbDoc):Engineering Change Order 对话框出现。,点击,2023/1/17,.,79,点击,2023/1/17,.,80,Ok!,2023/1/17,.,81,使用热键V、D看见元件全图。(查看文档),2023/1/17,.,82,3、设置PCB文档及板层参数,Tools Preferences:设元件被选中时的情况和元件的可见属性点System Prefer

29、ences Editing Options单元,选中Snap to Center选项。则选中一个元件时,光标会定位在元件的参考点上点System Preferences Display:在Show单元,取消Show Pad Nets、Show Pad Numbers 和 Via Nets选项。在Draft Thresholds单元,设Strings栏为4 pixels,然后关闭对话框。Design Options:设置格栅 打开Board Options:Grids标签,将对话框中的Snap X、Snap Y、Component X 和 Component Y 栏的值设为25mil。注意这个对

30、话框也用来定义电气栅格。电气栅格在你放置一个电气对象时工作,它将忽略捕获栅格而同时捕获电气对象。点击OK关闭对话框。,2023/1/17,.,83,则选中一个元件时,光标会定位在元件的参考点上,2023/1/17,.,84,Ok!,元件的可见属性,2023/1/17,.,85,英制单位,键控光标最小步进,键控元件最小步进,电气捕获格栅:默认,工作区网格形式:线状?点状?间距?,图纸尺寸和所在坐标,Design Options:设置栅格,2023/1/17,.,86,3、设置PCB文档及板层参数,在PCB编辑器中有三种类型的层:电气层:32个信号层16个平面层(内部电源)。机械层:有16个用途的

31、机械层,用来定义板轮廓、放置厚度,包括制造说明、或其它设计需要的机械说明。特殊层:包括顶层和底层丝印层、阻焊和助焊层、钻孔层、禁止布线层(用于定义电气边界)、多层(用于多层焊盘和过孔)、连接层、DRC错误层、栅格层和孔层。选择Design Layer Stack Manager:显示板层管理器Layer Stack Manager 对话框。你可以在板层管理器中添加层、删除层、设层的参数,如铜厚和非电参数都会用在信号完整分析中。点击OK关闭对话框。,2023/1/17,.,87,简单了解!,选择Design Layer Stack Manager:显示板层管理器Layer Stack Manag

32、er 对话框。,2023/1/17,.,88,3、设置PCB文档及板层参数,新板打开时会有许多你用不上的可用层,因此,要关闭一些不需要的层。Design Board Layers:设开那些层,什么颜色。确认四个Mask层和Drill Drawing层名称旁边的Show按钮因没有勾选而不会显示。点击OK关闭对话框。,2023/1/17,.,89,Design Board Layers:想看哪层及其颜色设置!,检查PCB时出错显示绿色,2023/1/17,.,90,4、设计检查规则,当在PCB编辑器中工作时,如放置导线、移动元件、或自动布线,PCB编辑器将一直监视每一个操作并检查设计是否仍然满足设

33、计规则。设计规则分为10个类别,并进一步分为设计类型。设计规则覆盖了电气、布线、制造、放置、信号完整要求。,重点关注,其它默认!,2023/1/17,.,91,4、设计检查规则,PCB为当前文档时,从菜单选择Design Rules PCB Rules and Constraints Editor 对话框出现。每一类规则都显示在对话框的设计规则面板(左手边)。双击Routing类展开后可以看见有关布线的规则。然后双击Width显示宽度规则为有效。在每个规则上点击后,右边顶部单元显示规则范围(你所要的这个规则的目标),底部单元显示规则的约束特性。这些规则都是默认值,或已经由板向导在创建新的PCB

34、文档时设置。如:点击Width_1规则显示它的约束特性和范围。这个规则应用到整个板。不同网络或对象可分别设置不同规则。例如,整个板所有的导线都必须是某个宽度,而对接地网络需要另一个宽度(这个规则忽略前一个规则),在接地网络上的特殊连接却需要第三个宽度约束规则(这个规则忽略前两个规则)。规则依优先权顺序显示。,2023/1/17,.,92,电气规则:最小线间距?有短路?有没连的网络或连接?,布线规则:线宽?布线规则?有无优先网络?线拐弯?过孔尺寸?,规则适用范围规则的具体约束特性。这些规则都是默认值,或已经由板向导在创建新的PCB文档时设置。,2023/1/17,.,93,线宽最大?最小?首选?

35、,2023/1/17,.,94,布线层:顶层走水平线,底层走垂直线。,2023/1/17,.,95,导线拐弯处理,2023/1/17,.,96,当你用手工布线或使用自动布线器时,所有的导线均为12mils,除了GND 和12V的导线为25mils!,Width右击并选择New Rule,点Width_1,在名称栏12V或GND。点击Net。点击All下拉表,选12V点Advanced(Query),点Query Builder。点Or钮。点下边PCB Functions类的Membership Checks,双击Name单元的InNet。在Query单元新加的InNet()的括号中间点一下,在

36、PCB Objects List 类点击Nets,双击GND。Query单元变为InNet(12V)or InNet(GND)。点击Check Syntax,点OK。下边改为25mil。并当你选择Design Rules面板的其它规则或关闭对话框时将予以保存。,OK!,线宽规则可分别设置!如普通导线和GND 和12V,改时先大后小,这个规则忽略前一个规则width_1,2023/1/17,.,97,5、在PCB中放置元件,移动鼠标拖动元件,进行元件布局:移动旋转排列 拖动时,注意飞线是怎样与元件连接的,必要时,元件和文字可按X、Y、或SPACEBAR将其旋转90,然后将其定位在板子的边界以内。

37、布局好坏直接影响布通率,所以要反复斟酌。原则:抗干扰,走线短尺寸小,正确,整齐,均匀美观。必要时,可使用Protel DXP强大的批量编辑功能来隐藏元件型号(值)。,2023/1/17,.,98,使用热键V、D看见元件全图。(查看文档),2023/1/17,.,99,元件可按X、Y、或SPACEBAR将其旋转方向,减少飞线交叉,好走线,2023/1/17,.,100,好多了!可利用工具将4个电阻对齐且间隔一致,2023/1/17,.,101,电容的封装太大,改成一小的。,首先我们要找个新的封装。点击LibrariesMiscellaneous Deivices.IntLib。点Footprin

38、ts,浏览库中可用封装。其中封装RAD-0.1就是我们需要的。双击电容,将Component 对话框的Footprint 栏改为RAD-0.1。,2023/1/17,.,102,改成RAD-0.1,2023/1/17,.,103,2023/1/17,.,104,6、布线,手工布线Place Interactive Routing:(或点击放置(Placement)工具栏的Interactive Routing按钮。,2023/1/17,.,105,放导线,换层按数字小键盘的“”键。“END”键:刷新画面。“空格键”:换放导线方向,2023/1/17,.,106,完成!,2023/1/17,.,

39、107,不满意,Tools Un-Route All可取消板的布线。,2023/1/17,.,108,7、检查PCB板,确认Design Board Layers,确认System Colors 单元的DRC Error Markers 选项旁的Show按钮被勾选,这样DRC error markers才会显示出来。绿色表示有错误 Tools Design Rule Check。在Design Rule Checker 对话框已经框出了on-line和一组DRC选项。点一个类查看其所有原规则。保留所有选项为默认值,点击Run Design Rule Check按钮。DRC将运行,其结果将显示在

40、Messages面板。当然,你会发现晶体管的焊盘呈绿色高亮,表示有一个设计规则违反。查看错误列表。它列出了在PCB设计中存在的所有规则违反。注意在Clearance Constraint规则下列出了四个违反。在细节中指出晶体管Q1和Q2的焊盘违反了13mil安全间距规则。双击Messages面板中一个错误跳转到它在PCB中的位置。,2023/1/17,.,109,Tools Design Rule Check。,2023/1/17,.,110,检查报告内容,2023/1/17,.,111,规则列表,开始检查!,2023/1/17,.,112,DRC报告,DRC出错信息,2023/1/17,.,

41、113,DRC报告,2023/1/17,.,114,绿色表示有错误!管脚距离与规则冲突!因管脚是标准的,所以改规则!此种错可不理。,2023/1/17,.,115,改规则!,2023/1/17,.,116,再DRC,Message=0,2023/1/17,.,117,message,DRC报告正常!,2023/1/17,.,118,8、加标注,设项目输出,放文字标注:placestring可在Keep Out Layer层重新定位印制板板子的尺寸!ProjectOut jobs:设置输出文件,2023/1/17,.,119,放文字标注:placestring,2023/1/17,.,120,可

42、在Keep Out Layer层重新定位印制板板子的尺寸!删除原边界,重画!,标注放在Topoverlay层,2023/1/17,.,121,输出板上信息元件清单,2023/1/17,.,122,设输出文件,2023/1/17,.,123,选输出材料报表,2023/1/17,.,124,显示打印预览,2023/1/17,.,125,按Export生成导出文件*.xls,按Print可打印,打印预览,2023/1/17,.,126,按Export生成导出文件*.xls,2023/1/17,.,127,要求:,PCB板要求:尺寸:50mm50mm,单面板,全手工布线;检查内容:清楚标注的原理图和印制板图,各图检查结果和分析,材料清单报告中:需附原理图和印制板图。,2023/1/17,.,128,2023/1/17,.,129,2023/1/17,.,130,2023/1/17,.,131,网络列表,选中网络组成,Message 窗口,检查无误!,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号