半导体器件原理资料课件.ppt

上传人:小飞机 文档编号:2330427 上传时间:2023-02-11 格式:PPT 页数:33 大小:505.50KB
返回 下载 相关 举报
半导体器件原理资料课件.ppt_第1页
第1页 / 共33页
半导体器件原理资料课件.ppt_第2页
第2页 / 共33页
半导体器件原理资料课件.ppt_第3页
第3页 / 共33页
半导体器件原理资料课件.ppt_第4页
第4页 / 共33页
半导体器件原理资料课件.ppt_第5页
第5页 / 共33页
点击查看更多>>
资源描述

《半导体器件原理资料课件.ppt》由会员分享,可在线阅读,更多相关《半导体器件原理资料课件.ppt(33页珍藏版)》请在三一办公上搜索。

1、半导体器件原理,2023/2/11,2,提纲,半导体中的载流子及其运动P-N结的特性MOS晶体管工作原理及特性MOS 晶体管电路基本结构单元及特性硅平面工艺简介(E/D NMOS工艺结构介绍),2023/2/11,3,半导体中的载流子及其运动,硅单晶 正四面体,金刚石结构,晶体的性质与晶向有关,表面的性质与晶面有关 硅原子最小距离:0.235nm 晶格常数:0.543089nm,2023/2/11,4,半导体中的载流子及分布,半导体的电阻率介于导体和绝缘体之间导体:10-4cm绝缘体:1010cm半导体:10-4 1010cm导电能力的决定因素 1/nq n:载流子的浓度,决定因素q:载流子的

2、电荷:载流子的迁移率(相差不大),2023/2/11,5,半导体中的载流子及分布,硅单晶导电性能硅原子四个价电子,与周围四个原子各出一个电子形成共价键每个原子周围八个电子共价键晶体热激发价带电子跃迁到导带载流子晶体具有导电性,Si,Si,Si,Si,2023/2/11,6,半导体中的载流子及分布,本征半导体中载流子及分布电子空穴浓度相等 ni=n0=p0=(NvNc)1/2 exp(-Eg/2kT)常温下,硅半导体ni=1.51010cm-32.3105cm不能满足要求,需掺杂,施主、受主杂质施主杂质,可给出一个电子P,As受主杂质,可接受一个电子B掺有施主杂质的半导体称为n型半导体,掺有受主

3、杂质的半导体称为p型半导体,2023/2/11,7,半导体中的载流子及分布,N、P型半导体杂质能级,N型半导体,P型半导体,ED=EC-ED,EA=EA-EV,2023/2/11,8,半导体中的载流子及分布,载流子分布ND大,EF 靠近EC,导带有较多的电子,价带基本填满,空穴很少。NA大,EF越靠近EV,价带空穴多,很少有电子能跃入导带。热平衡情况下 npni2,0.5,1,2023/2/11,9,载流子在电场中的运动,载流子运动热运动,无规则电场下的漂移,散射,再加速的过程,平均速度为两次散射之间由电场加速所获得的定向速度。,迁移率单位电场强度下载流子的漂移速度影响因素:有效质量、温度(散

4、射)、杂质散射、表面散射,2023/2/11,10,载流子在电场中的运动,非平衡载流子产生原因光照、热、电等,nnn0主要影响少数载流子少子复合多余载流子通过电子空穴复合趋于平衡(直接,间接,表面复合)扩散扩散长度 L=(D)1/2:少子寿命D:扩散系数,光照产生非平衡少子,2023/2/11,11,PN结特性,PN结形成电子空穴浓度的巨大差异扩散留下离化施主和受主形成空间电荷区建立电场阻碍扩散扩散与漂移达到平衡统一的费米能级,PN结能带图,PN结空间电荷区,2023/2/11,12,PN结中载流子的分布,空间电荷区内载流子浓度比起n、p区的多子浓度要小的多,好像耗尽了一样,故又称为耗尽区,可

5、以认为载流子浓度很小,可以忽略,空间电荷区电荷密度等于离化施主/受主密度。,PN结内(热平衡)处处有npni2,2023/2/11,13,耗尽区,势垒高度等于半导体费米能级的差-qBEFN-EFP用载流子浓度表示为:-qBkTln(NAND/ni2)可见,势垒高度与掺杂浓度和温度有关。对于常温的硅材料;通常在0.60.8 eV势垒宽度对于N+P的单边突变结,NDNA电中性条件,xdnND=xdpNA xdp xdnxd xdp xdn xdp(2s0qNAB)1/2势垒区电荷QB=qNAxdp,2023/2/11,14,PN结特性,外加电场为零时漂移和扩散相抵消,流过PN结的净电流为零。加正向

6、电压P加正,n加负,外加电场与内建电场方向相反,漂移减弱,扩散占优,空穴由p区注入到n区,电子由n区注入到p区多子扩散。npni2正向电流Jn V:外加电压,正偏时耗尽区边缘少子分布,正偏时PN结内载流子分布,2023/2/11,15,PN结的特性,反向偏置外加电场与内建电场一致,漂移占优,电子由p区注入n区,空穴由n区注入p区(都是少子),电流小。反向抽取少数载流子,使得耗尽区边缘处少子浓度接近零。npni2反向电流JR V:外加电压(反向),反偏时耗尽区边缘少子分布,反偏时PN结内载流子分布,2023/2/11,16,PN结的特性击穿,反向电压大到一定程度时,反向电流急剧增加雪崩击穿反向强

7、电场载流子动能增加激发电子空穴对进一步激发电子空穴对雪崩击穿温度升高电子自由程减小碰撞电离率减小击穿电压升高;还与电场和空间电荷区宽度有关,边缘效应和栅调制电场加强使击穿电压降低。隧道击穿反向偏压增加能带弯曲价带电子能量超过导带电子电子穿越禁带温度升高禁带宽度减小击穿电压降低,2023/2/11,17,PN结特性结电容,外加反向电压,电流很小电压全部降落在耗尽区耗尽区相当于介质单位面积的电容(单边突变结),V,变容二极管用于电子调谐器等,2023/2/11,18,晶体管的工作原理及特性,双极性晶体管简介结构发射极(emitter),基极(base),集电极(collector)工作原理(NPN

8、),b,2023/2/11,19,晶体管工作原理及特性,MOS晶体管的结构栅极(gate):早期为铝,现为多晶硅源、漏(source、drain):背靠背PN结,不通。衬底(substrate):NMOS接地,PMOS接高电位,提供反偏。NMOS电位低者为源极,电位高者为漏极PMOS电位高者为源极,电位低者为漏极,NMOS,PMOS,2023/2/11,20,MOS表面效应(理想结构),平带,增强,2023/2/11,21,MOS表面效应(理想结构),耗尽,反型,2023/2/11,22,MOS晶体管开启电压Vt,当栅极施加一定的正电压,表面能带下弯qVs=2qf时,表面电子和空穴浓度正好与体

9、内相反,表面呈现强反型(strong inversion)。此时所对应的栅极电压Vg称为开启电压,用Vt表示。上述讨论的是理想MOS结构体系,实际的开启电压受多种因素的影响:,2f:反型表面势,反型时表面下弯值。加在硅表面与硅体内的电压。-QB/Cox:维持QB所需加的栅压,也就是表面反型是降落在栅与硅表面(SiO2)的电压ms:栅(电极)与硅衬底之间的接触电势差(功函数差)。-QSS/Cox:抵消栅氧化层与硅表面之间存在界面电荷所需的Vgms-QSS/CoxVFB,平带电压。注:衬偏调制:QB,VT;NA,VT衬偏调制效应大,2023/2/11,23,MOS晶体管的直流特性,当VDS很小时,

10、源漏间导电沟厚度变化不大,源漏之间相等于电阻,VDS增加,RON减小,电流 IDS=2K(VGS-VT-VDS/2)VDS 2K(VGS-VT)VDS,随VDS呈线性变化。当VDS增大时,IDS VDS曲线越来越偏离线性,当VGS-VTVDS时,漏端将不存在导电沟,开始夹断。夹断区电子很少,电阻较大,但有很强的电场,可以把沟道中的电子拉向漏极。夹断后,再增加VDS,电压主要降落在高阻区,IDS变化不大,趋于饱和,饱和电流IDS=K(VGS-VT)2,电流VDS与无关。击穿:当VGSVt时,不存在导电沟,VDS被耗尽区电荷屏蔽,当VDS增大到耗尽区电荷不足以屏蔽时源漏穿通。漏结击穿沟道长时,漏结

11、击穿;沟道短时,源漏穿通。次开启(subthreshold):VGSVt,MOS 并非绝对不通。,2023/2/11,24,MOS晶体管的电容,Miller电容有反馈作用,对工作速度有很大的影响,比同样值的CGS大得多,等效图,2023/2/11,25,发展中的器件物理问题,Vt小尺寸效应短沟效应 L减小,Vt下降窄沟效应 W减小,Vt上升强场效应一般条件,欧姆定律,载流子的漂移速度与电场成正比强场下,迁移率下降,载流子速度趋于饱和 VS=107cm/sec热载流子(hot carrier)漏端夹断处(NMOS)影响VtLDD 解决,2023/2/11,26,发展中的器件物理问题,静电损伤(E

12、lectroStatic Damage)/DischargeMOS绝缘栅输入静电荷积累栅击穿输出端也会击穿加保护器件电子迁移(electron immigration)电流密度大电子撞击原子原子移动导线变细电流密度进一步加大迁移加重断裂用Cu代替Al,2023/2/11,27,MOS 晶体管电路(基本单元),开关单沟NMOS开关高阈值损失,VOH=VG-VT 衬偏调制效应,输出更低充电慢(高输出时)CMOS传输门结构没有高阈值损失,也没有低阈值损失,VO=VI,2023/2/11,28,MOS 晶体管电路(基本单元),反相器(非门)有比反相器,E/R,E/E饱和型,E/E非饱和型,E/D,20

13、23/2/11,29,MOS 晶体管电路(基本单元),无比反相器 CMOS反相器(非门),功耗小,管子相互依赖性小其它门电路与非门,或非门等准静态D触发器,2023/2/11,30,集成电路工艺结构,尺寸缩小(等比缩小 scalingdown)恒定电场原则,恒定电压原则,准恒电场原则E/D NMOS CMOS场区隔离 VTF 足够大,需要NA大,QB大;场区注硼沟道注入 调VTLDD 结构,减小热载流子问题多晶硅 可用于布线,注意不能与有源区交叉CMOS 的Latchup 效应(闸流效应)采用衬底外延,减小RS,侧向NPN管不能正偏倒退阱,减小RW保护环,伪收集极沟槽隔离,2023/2/11,31,集成电路工艺结构,人有了知识,就会具备各种分析能力,明辨是非的能力。所以我们要勤恳读书,广泛阅读,古人说“书中自有黄金屋。”通过阅读科技书籍,我们能丰富知识,培养逻辑思维能力;通过阅读文学作品,我们能提高文学鉴赏水平,培养文学情趣;通过阅读报刊,我们能增长见识,扩大自己的知识面。有许多书籍还能培养我们的道德情操,给我们巨大的精神力量,鼓舞我们前进。,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号