《基于FPGA构架的并行硬件合并单元实现.doc》由会员分享,可在线阅读,更多相关《基于FPGA构架的并行硬件合并单元实现.doc(52页珍藏版)》请在三一办公上搜索。
1、本科毕业设计(论文)说明书 合并单元及其FPGA实现 学 院 电力学院 专 业 电气信息工程 学生姓名 指导教师 提交日期 2010年5月 31 日 毕 业 设 计 (论文) 任 务 书 兹发给 06级电气信息 班学生 毕业设计(论文)任务书,内容如下:1.毕业设计(论文)题目: 合并单元及其FPGA实现 2.应完成的项目: (1)熟悉合并单元的基础知识,完成开题报告。 (2)简单介绍合并单元的定义及功能。 (3)重点研究合并单元怎样用FPGA实现。 (4)完成英语文献翻译。 (5)完善毕业论文所有归档资料,进行论文答辩。 3.参考资料以及说明: (1 李红斌,刘延冰,吴伯华电子式互感器的使用
2、现状及应用前景电力设备, 2006,12:103-104 (2)赵茂泰智能仪器原理与应用北京:电子出版社,1999 (3)聂一雄,尹项根光学电压互感器设计中若干问题的探讨变压器,2001,(4): 2023 (4)金午桥,洪宪平变电站自动化新技术的应用研究电网技术,2000,24(5): 3842 (5)中华人民共和国国家标准GB/T 20840.8-2007互感器,第8部分:电子式 电流互感器IEC 60044-8:2002 (6)中华人民共和国国家标准GB/T 20840.8-2007互感器,第7部分:电子式 电压互感器IEC 60044-7:2002 (7)中华人民共和国电力行业标准DL
3、/T IEC61850-9:2003变电站通信网络和 系统,第9-1部分:特定通信服务映射(SCSM)通过单向多路点对点串行 通信链路的采样值4.本毕业设计(论文)任务书于2010年3月1日发出,应于2010年5月31日前完成,然后提交毕业考试委员会进行答辩。 专业教研组(系)、研究所负责人 审核 年 月 日 指导教师 签发 年 月 日摘 要随着电力系统容量的日益扩大和电压运行等级的不断提高,传统的电磁式互感器暴露出越来越多的缺点,难以满足电网向自动化、数字化方向发展的需要。在这种情况下,基于电子计算机技术、光电传感技术的新一代电子式互感器应运而生,越来越多的人开始研究电子式互感器。合并单元作
4、为电子式互感器与变电站间隔层设备接口的重要组成部分,主要用于同步接收多路电子式互感器输出的数字信号以及将处理后的数据按标准规定的格式发送给间隔层设备。本文基于合并单元的研究背景,结合国际标准IEC60044-7/8和IEC61850-9-1,着重讨论合并单元的功能以及怎样来实现合并单元。由于合并单元要求对大量数据进行高速的接收和发送,并没有复杂的运算和逻辑判断,所以本文打破了传统的以串行方式程序控制的合并单元实现方案(基于DSP,ARM等),提出了一种基于FPGA(现场可编程逻辑门阵列)构架的并行硬件实现的合并单元,具有并行性高,速度快等优点。本文中以XILINX公司最新的高速,低功耗FPGA
5、芯片为处理器并结合Xilinx公司的各种IP核,实现了合并单元同步功能中的同步采样、个合并单元之间进行同步;多路电子式互感器输出信号接收功能中的的曼彻斯特解码,循环冗余校验(CRC)、多路数据排排序;数据发送功能中的:数据帧组成、以太网数据发送。关键词:合并单元,电子式互感器,FPGA,IP核。AbstractWith the improvement of electric power system capacity and the increasing of the level of the running voltage,the traditionary electromagnetic t
6、ransformer is difficult to satisfy with the need of the digital and automation power system.So more and more people focus on the new electronic transformer. In this case, the electronic transformer which based on computer technology and Photoelectric Sensors technology has been invented As an import
7、ant component of the interface between electronic transformers and devices served in the substation bay level,a merging unit was primarily used to receive the sample values simultaneously from several electronic transformers,and then sent the pro-cessed data to the devices served in the bay level wi
8、th the standard format. In this paper,the author discusses the realization of the digital interface of the merging unit(MU). Since the merging unit requires a lot of data to send and receive in high speed, and no complex algorithms and logic judge are needed.In this paper we breaked the merging unit
9、 which based on traditional way of program control by serial implementation scheme(such as DSP, ARM, etc.),and proposed a new merging unit implementation scheme which based on FPGA (field programmable gate array) hardware parallel architecture with advantages of parellel and fast.In his paper we use
10、 the Xilinxs latest high-speed, low power FPGA chip and combined with a variety of Xilinxs IP cores.We realized First:Synchronous sampling and synchronization of merging units in the function of synchronization;Second:Mancheste decoding,CRC checking,sorting by fifo in the function of data reception;
11、Third:data frame composition and transmition data by Ethernet in the function of data transmition.目录摘 要IAbstractII第一章 绪论11.1研究背景及课题内容的简介11.1.1合并单元的背景和简介11.1.2FPGA21.2国内外的对合并单元研究现状31.3本论文要研究的内容4第二章,合并单元的定义及其组成52.1 合并单元的定义52.2 合并单元的具体功能72.3 合并单元与二次设备的通信方式82.3.1 IEC 60044-8标准中规定的通讯方式82.3.2 IEC 61850-9标
12、准规定的通讯方式9三、合并单元功能设计及硬件选择133.1、合并单元所具有的功能模块133.1.1同步模块133.1.2多路数据接收和处理模块143.1.3数据通讯模块143.2 FPGA实现合并单元装置的特点153.2.1现有的合并单元实现方案153.2.2 FPGA实现合并单元装置的优点153.3、本设计中软硬件平台和FPGA器件选择163.2.1、软件平台163.2.2、硬件平台163.3本章小结17第四章、合并单元各功能的硬件实现184.1、同步模块184.1.1、同步功能的分析184.1.2同步功能的实现204.2多路数据接收处理模块。214.2.1数据接收功能分析214.2.2合并
13、单元直接接收互感器传来的模拟量224.2.3合并单元直接接收互感器传来的数字量234.3数据通讯模块27第五章 VHDL程序讲解及仿真305.1同步模块305.2数据接收模块315.2.1合并单元直接接收互感器传来的模拟量时的A/D控制功能315.2.2合并单元直接接收互感器传来的数字量时的收据接收功能345.3数据发送功能模块375.3.1以太网输入端FIFO端口介绍375.3.2以太网IP核端口介绍25375.4合并单元中FPGA输入输出端口385.4本章总结40结束语41致谢42参考文献43第一章 绪论1.1研究背景及课题内容的简介1.1.1合并单元的背景和简介电力系统中对电压电流的测量
14、都会用到互感器,互感器把电网中的高电压,大电流转化成低电压(100V),小电流(5A/1A)然后送给二次侧的继电保护,故障录播,监控,远动等装置。传统的互感器是利用变压器原理的电磁式互感器,电磁式互感器虽然原理、接线都很简单,但是具有体积大、发热多、耗用铜等金属材料多、耗用传输电缆多、维护困难、造价昂贵等固有的缺点。随着电力系统传输容量的增加,运行电压等级越来越高,传统的电磁式电流电压互感器暴露出原来没有或不明显的缺点如:绝缘要求高、磁饱和、铁磁谐振、动态范围小以及频带窄等一系列缺点。于是,旨在解决超高压绝缘、磁饱和等问题的电子式电流、电压互感器应运而生。近几年来,电子式电流、电压互感器研究发
15、展迅速,基于光学和Rogowski空心线圈的电流互感器已进入实用阶段。1同时,随着信号采集技术、数字分析技术和计算机技术的发展使得电子式互感器的发展及实用化成为现实。网络技术和计算机技术的发展促进了变电站自动化的发展,使得具有数字接口和低功率的电子式互感器的应用成为可能。电子式互感器的应用给电力系统系统的测量和通信带来了极大地方便。主要体现在:(1)由于电子式互感器具有数字输出、接口方便、通信能力强的天然特性,它将直接改变变电站通讯系统的通信方式。利用电子式互感器输出的数字信号,使用现场总线技术实现点对点/多个点对点或过程总线通信方式,将完全取代大量的二次电缆线,彻底解决二次接线复杂的现象,可
16、以简化测量或保护的系统结构,减少误差源,有利于提高整个系统的准确度和稳定性,实现真正意义上的信息共享;(2)由于通信方式的改变,加上数字断路器控制和电子开关装置等智能电子设备的采用,使得功能不断下放,变电站自动化系统由两层结构逐渐向三层结构即过程层、间隔层、变电站层转化,简化了每一层的内容,便于电力自动化装置的设计和开发2,3 。过程层设备按照其功能主要可分为三类:a电气运行的实时电气量检测,即对电流、电压、相位及谐波分量等进行检测;b运行设备的状态参数在线检测和统计。对变压器、断路器、母线等设备的温度、压力、密度、绝缘、机械性以及工作状态的检测;b操作控制执行与驱动,包括开关跳合闸驱动等执行
17、机构。电子式互感器虽然在原理上优于传统互感器,但是它的应用将改变二次信号的输出类型和输出形式,这将带来一系列需要解决的问题4,5:(1)设计出适用于变电站二次设备特别适用于继电保护的数字化接口。(2)如何选择二次回路的光电数字化的结构形式。(3)如何保证一、二次设备间的数字化通讯系统的可靠性和实时性。只有解决了以上的问题,电子式互感器才能真正的应用到变电站自动化系统中。为此国际电工委员会已经制定了电子式电压/电流互感器(Electronic CurrentTransformer,简称ECT/Electronic Voltage Transformer,简称EVT)的标准IEC60044-7/8
18、,并首次提出了合并单元的定义。合并单元是针对数字化输出的电子式互感器而定义的,它是电流、电压互感器和保护、测控装置的中间接口,其主要功能是同步采集多路互感器输出的数字信号后,按标准规定的格式发送给保护、测控设备。合并单元输出的方式有两种,其一是在IEC60044-7/8中定义的基于IEC60870-5-1标准的曼彻斯特编码的串行通讯方式6,7,其二是在IEC61850-9中定义的基于IEEE802.3的以太网通讯方式。由于前者传输速率比较慢,限制了采样率,所以目前工程实施中最常见的方式是以太网通讯方式。1.1.2FPGAFPGA(FieldProgrammable Gate Array),即现
19、场可编程门阵列。FPGA是在PAL、GAL、EPLD等可编程逻辑器件的基础上进一步发展的产物。作为专用集成电路(ASIC)领域中的一种半定制电路而出现,FPGA既解决了定制电路的不足,也克服了原有可编程器件门电路数有限的缺点。FPGA内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块I/OB(Input Output Block)和内部连线(Interconnect)三个部分。用户可对FPGA内部的逻辑模块和I/O模块重新配置,以实现用户的逻辑,因而也被用于对CPU的模拟。用户对FPGA的编程数据放在Flash芯片中,通过上电加载到FPGA中,对其进
20、行初始化。也可在线对其编程,实现系统在线重构,这一特性可以构建一个根据计算任务不同而实时定制的CPU,这是当今研究的热门领域。FPGA可实现绝大部分数字电路设计,将所需的功能直接整合在FPGA的设计中,因此可大大减小处理器外围扩展电路数目,降低外围电路和布局布线复杂度,减少影响信号完整性的因素,提高系统的抗干扰能力。而且利用FPGA的可编程性,根据不同用户的需要方便地添加各种模块,硬件扩展和升级都非常方便。而且现代大容量、高速度的FPGA以及相应的SOPC(System on Programmable Chip)技术的发展,克服了微控制器和DSP方案的诸多不足。FPGA设计和实现变得更加方便,
21、用户可以灵活地进行系统硬件和软件设计,还可以在现场进行系统修改。FPGA技术的目标就是试图尽可能将整个电子系统在单片芯片中实现,使得所设计的电路系统在其规模、可靠性、体积、功耗、性能、开发成本、产品升级等多方面实现最优化。合并单元主要功能是同步采集多路互感器输出的数据后,经过简单的处理并按标准规定的格式发送给保护、测控设备。这些功能都可以很容易的利用FPGA进行实现。1.2国内外的对合并单元研究现状自20世纪60年代以来,电子式互感器经历了原理研究、试验样机和现场挂网运行等阶段。目前,电子式互感器正处于实用化、产品化的推广应用阶段,而针对数字化输出的电子式互感器而定义的合并单元也得到了国内外的
22、广泛研究。2002年出台的电子式电流互感器标准 IEC60044-8首次提出了电子式互感器数字输出的概念,电力互感器为了与符合IEC61850标准的二次设备相连接实现互操作必须有一座桥梁,那就是合并单元。对于国外的研究情况,以欧洲、北美最为突出,其次是日本。美国有许多大电气公司都已介入,各自在1982年左右成立了专题研究组,并研制成功了16lKV独立式0CT(1986一1988),161KV组合式光纤电流互感器/光学电压互感器。1991年6月ABB电力T&D有限公司公布了用于计量和继电保护用的345KV电站的OCT系统,并在多个地区挂网运行。19%年3M公司开发用于138KV电压等级的全光纤电
23、流测量模块,据称也可用于500KV电压等级。此外,日本、英国、德国、法国等国也在电子互感器的研究上取得了较大的进展。为了规范各组织在变电站自动化系统领域内的研究,IEC制定了变电站内通信网络和系统标准体系 IEC61850标准,目前己经发布了最新的IEC61850标准(2004版)。其中IEC61850一9对电子互感器的输出接口定义又做了新的补充。2000年CIGRE会议上ABB和SIEMENS公司宣布共同支持IEC61850-9,并于2001年11月在KEMA通过了一致性测试,2002年1月在美国进行采样值的网络传输测试1。中国有关电子式互感器及合并单元的研究也在进行,目前主要的研究单位有电
24、子部26所和34所、电力科学研究院、清华大学、华中科技大学、华南理工大学等。尤其是这几年,电子式互感器及合并单元在变电站自动化系统中的应用正成为各电力系统研究单位的研究重点。目前对于基于 IEC61850标准的合并单元的研究目前提出的方案多为(1)基于DSP;(2)基于FPGA或CPLD与DSP结合;(3)基于ARM等系列的嵌入式CPU;(4)以FPGA加上外围的存储、数据通信芯片的实现方案。而只基于单一FPGA用纯硬件的方式来实现合并单元的研究方案还很少。因此本课题采用 IEC61850标准和FPGA技术来实现合并单元的功能。综上所述,基于IEC61850标准的合并单元控制器的研究在国内尚处
25、于起步阶段,而开发开发新的基于FPGA的合并单元符合行业的发展需要,并具有速度块、稳定性高、易扩展、便于升级更新等优点1.3本论文要研究的内容针对利用FPGA技术来实现合并单元的功能,本文将做以下几个方面的研究:第一章:绪论。讲述该课题的研究背景、课题中涉及到内容简介以及本课题涉及内容的研究现状。第二章:根据IEC60044-7/8和IEC61850-9这两个标准详细研究合并单元的定义,功能和通讯方式。分析合并单元应具有的功能模块及其作用并初步的设计各功能模块的实现方法。第三章:了解现有的合并单元的实现方案,并与本文中FPGA实现的合并单元作比较,分析FPGA实现的合并单元所具有的优缺点。研究
26、合并单元应具有的功能模块,以及硬件实现所需的软硬件平台第四章:研究合并单元中每一个功能模块的原理以及利用FPGA实现各个功能模块的方法。第五章:介绍编写合并单元中FPGA各个功能模块的VHDL程序的端口,并对各个功能模块进行仿真验证。第二章,合并单元的定义及其组成2.1 合并单元的定义为了推动电子式互感器的实际应用,国际电工委员会制定了IEC 60044-7/8和IEC61850-9-1等一系列国际标准。在这些标准中,均反复涉及到电子式互感器与二次设备接口的组成部分合并单元(MU,Merging Unit)。合并单元是用以对来自二次转换器的电流和/或电压数据进行时间相关组合的物埋单元,合并单元
27、可以是互感器的一个组成件,也可以是一个分立单元6-8。合并单元的将各电子式电压电流互感器的数据信息进行统一处理,在时间不确定性小于几微秒的同一瞬间,把所取电流和电压瞬时值传输到测量和保护装置。因此,合并单元作为电流/电压综合的物理单元对同一个变电站间隔的各种电流、电压信号,即三相的电流、电压按一个协议规程进行传输。同时,它在一定程度上也实现了过程层数据的数字化和共享化。合并单元是随着电子式电流互感器、电子式电压互感器的出现而出现的。为了更有效利用电子式电流和电压互感器的优点,数字信号必须用统一的方式处理:同一个测量点的电流电压瞬时值,必须作为同一组数据用同一路光纤传输到测量和继电保护装置,而不
28、是像传统电磁式互感器一样用不同的金属电缆线来传输信号;各个光纤互感器输出的都是固定时间间隔的数字量采样值,这些来自不同互感器的采样数据必须保持同步性。因此,必须在电子式互感器和二次设备间设置一个合并单元,把各路信号先进性汇总、同步,再将这些数据打包校验,发送出去。针对数字化输出的电子式互感器,合并单元连接了电子式互感器二次转换器与变电站二次设备。采用一台合并单元(MU)可汇集多达12个二次转换器数据通道。一个数据通道承载一台电子式互感器或一台电子式互感器采样测量值的单一数据流。在多相或组合单元时,多个数据通道可以通过一个实体接口从二次转换器传输到合并单元。合并单元对二次设备提供一组时间相干的电
29、流和电压样本。二次转换器也可从常规电压互感器或电流互感器获取信号,并可汇集到合并单元。合并单元的主要功能是同步采集三相电流电压输出的数字信息并汇总按照一定的格式输出给二次保护控制设备。图2.1中合并单元将7只(3只测量,3只保护,1只备用)以上的电流互感器(TA)和5只(3只测量、保护,1只母线,1只备用)以上的电压互感器(TV)合并为一个单元组,并将输出的瞬时数字信号填入同一数据帧中8。 图2.1电子式互感器配置示例注:EVTa的SC是a相电子式电压互感器的二此变换器,ECTa的SC是a相电子式电流互感器的二此变换器由上图可看出电子式互感器的数据经过合并单元后以以数字报文的格式将这些信息组帧
30、发送给二次保护、控制设备,报文内主要包括了各路电流、电压量及其有效性标志,此外还添加了一些反映开关状态的二进制输入信息和时间标签信息。合并单元与互感器进行通讯的数字通信接口应具有以下几个重要特点:(1)同时处理的任务多。合并单元需同时接收各自独立的多路数据,并对各路数据在传输过程中是否发生畸变进行校验,以防止提供错误数据给保护测量设备。(2)高可靠性和强实时性。合并单元所接收的电流、电压信息是保护动作判据需要的信息,接口通信处理时间的快慢将直接影响到保护的动作时间。此数据通信位于开关附近,故对其抗干扰性要求很高,需保证数据安全可靠地传输给保护等设备10。(3)通信信息流量大。合并单元需要采集三
31、相电流、电压信息,电流信息又分保护和测量两种,这些信息均是周期性的,接口通信流量较大。在对采样率要求较高的线路差动保护和计量等应用中,通信流量会更大。(4)通信速度较高。由于接口的通信环境恶劣,故合并单元与各路数据通道一般采用光纤通信,选择串行通信的方式更为合理,这就对通信速度提出了较高的要求 3334。由于合并单元与互感器之间的数据接口具有以上特点,所以合并单元与互感器之间的数据接口也是合并单元设计的重要部分。针对非数字化输出的传统互感器和电子式互感器,合并单元接收到的就是模拟量而非数字量,此时二次转换器就应该集成在合并单元内部,接受到模拟量后经过A/D转换后直接通过并行的方式发送给合并单元
32、的数据处理部分。所以这种情况就不需要互感器与合并单元之间的数字通讯接口。2.2 合并单元的具体功能 根据IEC 60044-7/8和IEC61850-9-1中对合并单元的定义,经过研究合并单元应具有以下的功能。(1)数据采集。合并单元主要实现电网电流、电压等信息量的就地采集。所采集的数据可以是电压电流互感器直接提供的模拟量,也可以是经过A/D转换后的数字量。(2)同步功能。通常情况下变电站并不是只有一台合并单元,各个合并单元之间需要同步来确保所采集到的电压电流数据来自同一个时刻。其他的二次设备也需要精确的时间标签,如变压器差动保护,这就需要一个精确的统一时钟,一般这个时钟是由GPS发出,1秒钟
33、一次,发出一个符合IEC60044-8的光脉冲或电气脉冲,同步所有合并单元的数据采集起始点,然后由合并单元按照协议里面规定的采样速率发出采样命令,或者根据时间标签进行插值,插成协议中额定周波所需的点数,然后组帧35。(3)同步源异常警告。当同步源丢失这是非常危险的事情,这意味着各个合并单元收集到的数据将没有统一时间标准,也就意味着相位差的不到保障,这对保护设备是相当致命的。因此,当外部时钟丢失时,必须要能够警告二次保护设备,并且自身利用锁相环保持A/D采样时间间隔短期内不会漂移太远 36。(4)串行数据发送功能。合并单元接收到电压电流互感器的数据后,要把这些数据提供给二次设备使用。具体的通讯方
34、式可以按照IEC 60044-8标准规定的串行数据通信方式,也可以按照IEC 61850-9标准用以太网的形式进行数据通讯。2.3 合并单元与二次设备的通信方式2.3.1 IEC 60044-8标准中规定的通讯方式IEC 60044-8规定合并单元到二次设备可以有数字电输出和数字光输出两种。数字电输出是以铜线为基础的传输系统,系统必须与RS-485标准兼容。标准中建议使用D型9帧连接器,屏蔽双绞线电缆,长度为250米。也可以使用带屏蔽的RJ-45连接器代替,对于数字光输出只需将数字输出按一定要求进行电/光转换。数字光输出和数字电输出在链路层和应用层的规定上是完全一致的,不同的只是物理层的传输介
35、质,近距离传输可采用塑料光纤或双绞线,远距离可使用玻璃光纤。对于数字输出的格式标准中规定采用IEC60870-5-1(远动设备及系统传输帧格式)规定的FT3数据帧格式封装,实现数据传输。合并单元和二次设备间的标准传输速度为2.5Mbit/s,采用曼彻斯特编码。FT3数据帧格式分为可变长和固定长帧格式。可变长帧格式用于传输数据,或由子站向主站传输数据报文;固定长帧格式用于确认报文或询问报文。合并单元向二次设备传输数据时使用经过修改的可变帧长帧格式。具体发送数据时所用的帧格式的内容如下7: 图2.2依据FT3格式的通用帧格式IEC 60044-8规定的传输规则为7:规则1:行空位是二进制1。两帧之
36、间按曼彻斯特编码连续传输此值,为了使接收器的时钟易同步,由此提高通讯链接的可靠性,两帧之间应传输最少70个空位比特。规则2:帧的最初两个八位字节代表起始符。规则3:16个八位字节用户数据由一个16循环冗余校验CRC结束。需要时,帧应填满缓冲字节,以完成给定的字节数。规则4:校验序列建立一个多项式生成码:规则5:接收器检验信号品质、起始符、各校验序列和帧长度。如果这些校验中任一项有误,该帧将废弃,否则交给用户。2.3.2 IEC 61850-9标准规定的通讯方式IEC 61850采用以太网接入方式。合并单元与二次设备的连接可以采用光纤传输系统。通过考虑并解决电磁兼容性的要求,也可选择基于铜质材料
37、的传输系统。传输的规约按照IEC61850-9-1/2规定的以ISO/IEC8802.3协议规定的以太网帧格式和ASN.1基本编码规则进行数据封装,实现数据传输11。ISO/IEC 8802-3帧结构如图2.3所示8。图2.3以太网数据包帧格式而以太网速率的选择在IEC 61850-9标准中也有规定,具体选择方法如表2.1和2.28表2.1以太网物理层选择指南(接收节点)采样率所连接的合并单元(MU)的数目1234-510fr10 Mbps10 Mbps10 Mbps10 Mbps12fr10 Mbps10 Mbps10 Mbps10 Mbps16fr10 Mbps10 Mbps10 Mbps
38、10 Mbps20fr10 Mbps10 Mbps10 Mbps10 Mbps40fr10 Mbps10 Mbps10 Mbps100 Mbps48fr10 Mbps10 Mbps10 Mbps100 Mbps80fr100 Mbps100 Mbps100 Mbps100 Mbps200fr100 Mbps100 Mbps100 Mbps100 Mbpsfr:额定频率(Hz)注关于400fr:100 Mbps以太网可使用的带宽不足以允许3个以上的合并单元(MU)向同一个接收设备传送采样值。表2.2以太网物理层选择指南(发送节点)采样率合并单元数目:1备注10fr10 Mbps12fr10 Mb
39、ps14fr10 Mbps10fr10 Mbps额定值参照IEC 60044-810fr10 Mbps10fr10 Mbps额定值参照IEC 60044-810fr10 Mbps额定值参照IEC 60044-810fr100Mbpsfr:额定频率(Hz)以太网数据速率的选择也可以按照以下公式计算:可使用的数据速率:SRTLnMUDRDR:数据速率(10Mbps或100Mbps).SR:采样速率(Hz).TL:最大报文长度;(26字节以太网报头+4字节优先权标记+8字节以太网型PDU+2字节ASN.1标记/长度+2字节块的数目+46字节通用数据集+23字节状态量=111字节x 8位=888位+9
40、6位帧间隔=984位)nMU:所连接的合并单元(MU)的数目示例:SRTLnMU =(400 x 60Hz)984Bit1=23,616 Mbps100 Mbps注:上式决定可使用的数据速率仅仅是理论上的,实际上应计及10%左右的裕度。在实际应用时可使用的数据速率通常取决于发送端或接收端内部CPU的能力。第三章 合并单元功能设计及平台选择3.1、合并单元所具有的功能模块根据IEC60044-7/8和IEC61850-9这两个标准中的规定,合并单元是用以对来自二次转换器的电流和/或电压数据进行时间相关组合的物埋单元,合并单元可以是互感器的一个组成件,也可以是一个分立单元。经过分析,合并单元应具有
41、以下图3.1中所描绘的几个功能模块组成12。 图3.1 合并单元模块组成3.1.1同步模块这里所指的同步包括两层含义:即同一合并单元内各信号的同步和变电站内各合并单元之间的同步。同一合并单元内各信号的同步是指来自不同设备间隔的同步的电流和电压信息必须有相同的时间标签,必须使不同协议规则的电流和电压信息做到同步。合并单元通过向各路A/D转换器发送同步转换命令,以保证各路同时进行采样和A/D转换。变电站内各合并单元之间也需要同步。例如当一个二次保护设备需要多个合并单元提供的电流、电压信息时,必须使不同的合并单元之间同步工作,在多数情况下,变电站的合并单元都需要同步,可以使用一个站级同步源给所有的合
42、并单元发送同步信号以实现采样的同步;当保护双重化时,变电站需要两个独立的同步源给两套保护设备提供同步信号。由于两套保护设备共用同一个电子式互感器,所以两个同步源之间也应实现同步13,14。由于各种原因,合并单元有可能发生同步源丢失的情况。而同步源丢失是非常危险的事情,这意味着各个合并单元收集到的数据将没有统一时间标准,也就意味着相位差的不到保障,这对保护设备是相当致命的。因此,智能合并单元也具有同步源异常告警的功能,当外部时钟丢失时,会警告二次保护设备,合并单元将利用采样间隔计数器保持A/D采样时间间隔短期内不会漂移太远,直到同步源恢复在进行同步。3.1.2多路数据接收和处理模块由于现在我国的
43、电力系统中互感器仍然以电磁式互感器为主,电子式互感器和光电互感器由于技术还不够完善,还在进行小规模的试用阶段,但将来仍是一个不可阻挡的发展方向。所以为了兼容这几种互感器,满足目前实际电力工程数据采集方式的多样性,本智能合并单元的数据采集提供两种数据采集方式。第一种情况,合并单元直接接收互感器传来的模拟量。智能合并单元提供A/D采集功能,包括小CT/PT转换回路(对于电子式互感器,可不包含此回路)、有源低通滤波回路、高精度高速率的A/D转换回路等电路,将互感器传来的模拟量转换成相对应的数字量。第二种情况,合并单元接收互感器经过A/D转换后的数字量,这时智能合并单元提供A/D采样信号生成回路、数字
44、数据接收回路等电路。虽然IEC60044-7/8及IEC61850-9-1标准均未对电子式互感器高压侧采集器与合并单元之间的数据传输方式进行定义,但是现在普遍使用的是一般彻斯特编码形式编码并组成数据帧通过RS-485接口以串行的方式经铜线电缆传输,具体数据帧的格式在第四章中介绍。由于互感器到合并单元之间的处于强电磁场的环境中,通信环境恶劣干强,必须采用较强检错、纠错功能的校验码来保证可靠通讯,帧格式中的校验码采用IEC60044-8标准中规定使用的CRC校验码。为此智能合并单元提供CRC校验模块来完成校验功能。除此之外智能合并单元采集数据时还有对各路数据进行排序的功能。由于各路通道数据相互独立,其数据信息到达合并单元的时间各不相同,且前后关系也不固定,所以在将各路路数据进行处理前,利用先进先出(FIFO)队列对各路数据进行正确排序,即在第 k- 1路数据写入FIFO后,才写入第k路数据。这样从 FIFO输出的数据将是按