基于FPGA的语音定时提醒系统.doc

上传人:仙人指路1688 文档编号:2394073 上传时间:2023-02-17 格式:DOC 页数:49 大小:883KB
返回 下载 相关 举报
基于FPGA的语音定时提醒系统.doc_第1页
第1页 / 共49页
基于FPGA的语音定时提醒系统.doc_第2页
第2页 / 共49页
基于FPGA的语音定时提醒系统.doc_第3页
第3页 / 共49页
基于FPGA的语音定时提醒系统.doc_第4页
第4页 / 共49页
基于FPGA的语音定时提醒系统.doc_第5页
第5页 / 共49页
点击查看更多>>
资源描述

《基于FPGA的语音定时提醒系统.doc》由会员分享,可在线阅读,更多相关《基于FPGA的语音定时提醒系统.doc(49页珍藏版)》请在三一办公上搜索。

1、Tianjin University of Technology and Education毕 业 设 计专 业:应用电子技术教育班级学号: 0201-04 学生姓名: 王彦文 指导教师: 曲芳 讲师 二七年 六 月天津工程师范学院本科生毕业设计基于FPGA的语音定时提醒系统The system of the pronunciation timing and reminding专业班级:应电0201班学生姓名:王彦文指导教师:曲芳 讲师系 别:电子工程系2007 年 6 月摘 要随着信息时代的来临,人们的生产、生活正以一种全新的方式展现在人们的面前。多媒体教育的出现更是具有标志性的意义,它能够

2、提供理想的教学环境,使师生交流更为便利,有助于提高学习和教学效率。语音定时提醒系统是多媒体系统中的一类重要产品,基于FPGA的EDA技术的发展和应用领域的扩大与深入,EDA技术在电子信息、通信、自动控制及计算机应用等领域的重要性日益突出。在EDA 设计中有限状态机是非常关键技术,它及其设计技术是实用数字设计中的重要组成部分,也是实现高效率高可靠逻辑控制的重要途径。用有限状态来实现时钟的计时和调节功能可以使电路简单并且提高其准确性。在日常的生活和学习中时钟显示和语音提醒是我们必不可少的一部分。因此,语音定时提醒系统具有一定的理论价值和十分重要的实际意义。本文叙述了一种应用VHDL语言对FPGA芯

3、片进行控制实现计时、定时功能并结合单片机来实现系统的整体功能。本文介绍了系统的主要功能、硬件的组成和软件的设计。整个系统简单可靠、操作方便、性能价格比高,较好地满足了一般情况下的需要。关键词:FPGA;VHDL;AT89S52;ISD2560 ABSTRACTAlong with the information time coming, peoples production and the life is unfolding by one brand-new way in peoples front. The multimedia education appearance has the si

4、gn of significance, it can provide the ideal teaching environment, causes the teachers and students to exchange conveniently, is helpful to the enhancement study and the teaching efficiency. The system of the pronunciation fixed time and reminding is a multimedia system that is kind of important pro

5、duct, based on expansion and thorough of FPGA EDA technology development and application, and EDA technology is prominent day by day on electronic information, correspondence ,automatic control and computer. It is the extremely essential technology in the limited condition of the EDA design, it and

6、its design technology is the important part of practical digital design, and is the important approach to realize the high efficiency and high reliable logic controller. Depend on the clock time and the adjustment function with the limited condition may make the electric circuit to be simple and enh

7、ances its accuracy. In the daily life and learning, the display of clock and the reminder of pronunciation are our essential part of life. So, the system of pronunciation fixed time and reminding has the certain principle to determine price with the extremely important practical significance. This t

8、hesis introduces one kind of using the VHDL language that processes the control of realization time and fixed time with the monolithic integrated circuit realizes the function of the system language to the FPGA chip. This thesis introduces the mostly functions, the composition of the hardware and th

9、e design of the software to the system. The whole of the system is simple to realize, and reliable, it ease to operate, and the performance price are higher, has met the needs of the ordinary circumstances well.Key Words:FPGA;VHDL;AT89S52;ISD2560目 录1引言12 课题任务及方案论证32.1 主要任务32.2 方案论证32.2.1 计时功能32.2.2

10、EDA技术实现计时功能32.2.3 显示功能42.2.4语音功能43 原理概述53.1 原理框图及原理简述53.1.1 原理框图53.1.2 原理简述54 系统组成74.1 FPGA芯片简介74.1.1 FPGA芯片的发展74.1.2 EP1C6T144C8芯片结构介绍74.1.3 FPGA在本课题中的开发过程84.1.4 FPGA的编程方式94.2 FPGA硬件电路组成94.2.1系统框图94.2.2 系统内部顶层文件连接图104.2.3 FPGA印制板电路图104.3单片机AT89S52简介104.3.1 芯片的引脚图114.3.2 AT89S52的引脚及功能114.3.3 单片机硬件电路

11、124.3.4 单片机在该课题中的程序124.4 ISD2560语音芯片124.4.1 芯片引脚功能介绍134.4.2 ISD2560硬件电路组成144.5 LED显示部分144.5.1 LED段显示器结构与原理154.5.2 LED显示器在该课题中的应用电路155 软件设计部分165.1 VHDL语言设计部分165.1.1 VHDL简介165.1.2 VHDL的发展趋势165.1.3 VHDL的特点165.2 程序设计175.2.1 程序设计步骤175.2.2 VHDL语言程序编程过程介绍185.3程序中各模块设计框图185.3.1 各功能模块的程序195.4课题设计过程中软件介绍205.4

12、.1 MAX+PLUS II软件介绍205.4.2 MAX+PLUS II软件在该课题中的应用20总结22参考文献23附录1 FPGA芯片内部文件连接图24附录2 FPGA印制板电路原理图25附录3 FPGA印制板PCB图26附录4 单片机和ISD2560语音芯片的硬件电路27附录5 LED显示器的硬件电路28附录6 VHDL编写的各功能模块程序29附录7 单片机程序42致谢431引言目前市面上的计时提醒产品种类繁多,从设计方式看有机械型、电子型;从外观方面看有传统型、可爱型;从显示方面看有数码管显示型,有液晶显示型等等,但大多数的提醒铃声都比较单调、刺耳。由于时间是我们每个人时时都在关注,一

13、刻也离不开的问题,所以数字闹钟是我们生活中必不可少的产品,可是数字闹钟在提醒铃声设计这方面又有些欠缺,例如:不能在提醒时间到来时提醒用户要做的是什么事情及提醒铃声过于单一等问题,本文介绍的定时语音提醒系统主要是针对改进提醒铃声设计的。具有精确度高、提醒铃声可随时更新、铃声更新方便、调试方便、实用性强等特点。该设计可将其稍作修改或完善形成产品推向市场。本文介绍的计时提醒系统主要是应用FPGA和单片机相结合的技术来实现的语音录放提醒、定时功能。FPGA(Filed Programmable Gate Array)可编程逻辑器件是设计最新一代数字系统的逻辑器件3。数字逻辑器件通常分为三大类5:一是通

14、用的标准数字集成电路,即由基本逻辑门和触发器构成的中小规模集成逻辑器件,如74系列、4000系列;二是由软件组态的大规模集成器件12,如微处理器、单片机等,它们本身也只作为通用芯片,其特殊功能是通过用户用汇编语言或高级语言编写程序而实现的4,执行不同的软件可以实现不同的逻辑功能;另一类就是专用集成电路 ASIC(Application Specific Integrated Circuit),即为某一数字系统专门设计的芯片13。从分类上看,可编程逻辑器件是ASIC10的一个重要分支。FPGA是用户自行定义逻辑功能的逻辑器件15,它与传统定制器件的主要区别是它的可编程性11,而传统逻辑器件的功能

15、是固定的。可编程逻辑器件14是由厂家提供通用芯片,由用户自行根据实际应用,对器件进行编程定义其逻辑功能的高级逻辑器件6,8,是继74系列TTL和CMOS等中小规模通用数字逻辑器件之后发展起来的新技术。它不是特指某个名称、某个型号的某种芯片,而是泛指具有某些共性和特点的一个集成电路群。它不但具有高速度、高集成度性能,而且用户可以通过VHDL(Very high speed integrated circuit Hardware Description Language)等硬件描述语言重复定义逻辑功能 (即可重复编程)1,因而它能够适应各种应用的需要,使数字系统的设计非常灵活,大大缩短系统研制的周

16、期,大大减小系统的体积和所用芯片的品种,提高系统可靠性和可维护性9。单片机自问世以来,性能不断提高和完善,其资源又能满足很多应用场合的需要,加之单片机具有集成度高、功能强、速度快、体积小、功耗低、使用方便、价格低廉等特点2,因此,在工业控制、智能仪器仪表、数据采集和处理、通信系统、高级计算器、家用电器等领域的应用日益广泛,并且正在逐步取代现有的多片微机应用系统。单片机的潜力越来越被人们所重视。特别是当前用CMOS工艺制成的各种单片机,由于功耗低,使用的温度范围大,抗干扰能力强、能满足一些特殊要求的应用场合,更加扩大了单片机的应用范围,也进一步促使单片机性能的发展。ATMEL89S52单片机以其

17、可靠性高、体积小、价格低、功能全等优点,广泛地应用于各种智能仪器中,这些智能仪器的操作在进行仪器校核以及测量过程的控制中,达到了自动化,传统仪器面板上的开关和旋钮被键盘所代替,测试人员在测量时只需按需要的键,省掉很多烦琐的人工调节,智能仪器通常能自动选择量程,自动校准。有的还能自动调整测试点,这样不仅方便了操作,也提高了测试精度。虽然单片机的引入使控制系统大大“软化”,但与其它计算机应用问题相比,单片机控制应用中的硬件内容仍然较多,所以说单片机控制应用有软硬件相结合的特点7。为此,在单片机的应用设计中需要软、硬件统筹考虑,设计者不但要熟练掌握汇编语言等编程技术,而且还要具备较扎实的单片机硬件方

18、面的理论和实践知识。2 课题任务及方案论证2.1 主要任务该课题中计时功能是最基本功能,实现每隔一秒钟计时一次,并在显示屏上显示当前的时、分、秒时间;闹钟提醒功能是通过人为设定提醒时间,如果当前时间与所设定的提醒时间相同,则扬声器发出蜂鸣声;语音功能是通过按下语音录放键使其进行语音录入,也可以对语音进行存储和回放,同时可以将录入的语音作为时钟音乐进行语音提醒。2.2 方案论证2.2.1 计时功能方案一 采用单片机控制日历时钟芯片DS12887来实现时钟信号的产生,但由于单片机的I/O资源较少(例如51系列只有P1口完全为用户开放),在一些场合下,如使用键盘及LED数码管显示时,就必须外扩接口电

19、路才能满足系统要求,在本例中若只使用单片机进行控制,需10根以上的端口与DS12887进行通信,而驱动六个数码管需要采用静态方式的四个端口,这样设计增加了设计成本。方案二 采用分立的电子元器件4060、7447、7490、7408等来实现时钟信号的产生,但分立元件焊接比较复杂,调试容易出错,而且不够稳定,跟单片机等硬件的兼容性不好。方案三 采用以EDA技术为基础FPGA数字发展实验系统为辅助工具完成计时,整个过程中以软件设计为核心,使用计算机进行自动编译、分析、综合、仿真,验证无误后下载到FPGA芯片中使用。通过EDA技术来实现时钟信号的产生,FPGA在系统编程及有丰富的I/O口资源方面有极大

20、的优势,作为一种尝试我们采用了EP1C6T144C8芯片,没有附加任何扩展芯片实现了计时功能。2.2.2 EDA技术实现计时功能方案一画层次原理图,此设计方法类似用逻辑门符号画一个逻辑图,先将选用的模块图形符号和连接器符号画在编辑窗口上,然后用连线将它们连接起来,最后将选用的符号名放在相应的模块及其节点上。此方法比较直观,也可直接实现门级设计和控制,但用来设计接近万门的功能芯片,难度很大,虽然有抽象化的模型库可以使用 ,可其间关系复杂,采用连线的方法过于简单,也很难实现正确的描述。故我们没有采用此方案。方案二使用硬件描述语言,硬件描述语言(HDL)是一种用于设计硬件电子系统的计算机语言,它用软

21、件编程的方式来描述电子系统的逻辑功能、电路结构和连接形式,与传统的门级描述方式相比它更适合大规模系统的设计。 VHDL是一种应用非常广泛的硬件描述语言,其语法与C语言类似,非常容易上手,使用灵活且方便。它可以用简洁明确的代码描述来进行复杂控制逻辑的设计 可借助高级语言的精巧结构来简化电路的描述具有电路仿真与验证机制,从而保证设计的正确性。方案三 使用硬件描述语言和画层次原理图相结合的方法,来实现电路的整体设计,此方案针对本课题来说,是最简捷、最高效的途径。所以该系统采用了硬件描述语言与画层次图相结合的方法。2.2.3 显示功能方案一使用液晶显示,如果我们只需要显示数字可以选择字符型液晶,但是液

22、晶在控制方面比较复杂,规格繁多、接口方面不易选择,价格比较昂贵。所以此课题没有选择该方案。方案二使用数码管显示,因为我们只需要显示数字且没有什么特殊的要求。基于数码管的价格便宜,使用方便,易于控制等特点所以采用了该方案。2.2.4语音功能方案一采用自动存储的语言芯片进行语音的提醒和录制,但在实现时不能较好的与FPGA部分进行兼容,而且语音的提醒音乐也较为单一。方案二采用单片机控制ISD2560语言芯片来实现语音的录放,该方案能够较好的与FPGA部分兼容而且该语音芯片自带有存储空间不需要外扩存储设备。基于此特点本课题采用了该方案。3 原理概述3.1 原理框图及原理简述3.1.1 原理框图该课题的

23、原理框图如图3-1所示图3-1 原理框图3.1.2 原理简述语音定时提醒系统是指在计时的同时进行语音定时提醒功能,应用FPGA芯片进行时钟设计和模式转换。FPGA芯片内部的时钟设计主要是通过分频器把较高的外部时钟频率分频成每一秒计一次数的时钟脉冲,从而实现计时功能。而提醒时间设计主要是通过寄存器和控制器来对提醒时间进行设计和存储。时间的显示主要是通过显示器来显示当前时间或用户设计的提醒时间,同时还要进行当前时间是否与提醒时间相符的比较,如果相同则FPGA输出提醒信号。显示模块的上电复位初值是12:30分,显示结果是由FPGA芯片内部的程序定义的,显示的值根据FPGA所给的信号不同发生改变,可以

24、显示正常的时间、提醒时间、还有闪烁的调整时间。单片机模块在接收到FPGA输出的提醒信号后开始工作,控制语音芯片发出提醒声音。语音模块的可以单独进行录音操作,但是必须注意的是在录音时必须按下录音键的同时再按下启停按键才可以进行录音。录音时如果想让新的录音覆盖原来已经存储的录音,要首先按下复位键后再进行录音操作。录音结束后一定要再次按录音键使该键处于放音状态。4 系统组成4.1 FPGA芯片简介4.1.1 FPGA芯片的发展本课题中采用了ALTER公司的EP1C6T144C8芯片,以下对FPGA芯片进行简单的介绍。早期的数字系统多采用试凑法设计,此法无固定的套路可循,主要凭借设计者的经验。所设计出

25、的电路,虽然不乏构思巧妙者,但交流和修改不方便,设计所花费时间也较长。随着FPGA器件的发展,自身与开发手段上的完善,以及推广应用方面的成就,不仅为ASIC的做出了贡献,而且使数字系统逻辑设计的观念、模式、方法面临又一次新的冲击。以往采用通用逻辑芯片 (TTL, CMOS, MOS等)堆砌的模式面临新的挑战。人们今后做逻辑设计,不再是通用系列芯片的选用、搭配、堆砌,也不是对商品化的未封装芯片做内部连线与组装 (例如 GA),而是对己封装好的商品化的FPGA器件进行外部编程固化 (与EPROM固化的过程相类似),使之具备由若干通用逻辑电路芯片组成的逻辑单元的同等功能,可以含组合门逻辑、寄存器、时

26、序逻辑等。于是形成了购买通用FPGA器件,经用户编程而实现专用化的特殊设计过程。4.1.2 EP1C6T144C8芯片结构介绍FPGA基本由6个部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式模块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。芯片结构图如图4-1所示。(1) I/O单元,它们是芯片与外界电路的接口部分,完成不同电气特性下对输入/输出信号的驱动与匹配需求。为了使FPGA有更灵活的应用,目前大多数FPGA的I/O单元设计为可编程模式,即通过软件的灵活配置,可以适配不同的电气标准与I/O物理特性;可以调整匹配阻抗特性,上下拉电阻;可以调整输出驱动电流的大小

27、等。(2) 基本可编程逻辑单元,是可编程逻辑的主体,可以根据设计灵活地改变其内部连接与配置,完成不同的逻辑功能。(3) 嵌入式块RAM,目前大多数FPGA都有内嵌的RAM,FPGA内部嵌入可编程RAM模块,大大拓宽了FPGA的应用范围和使用的灵活性。(4) 丰富的布线资源,是用来连通FPGA内部所有单元,连线的长度和工艺决定着信号在连线上的驱动能力和传输速度。(5) 底层嵌入功能单元,他的概念比较笼统,这里指的是那些通用程度较高的嵌入式功能模块,如DSP、CPU等,随着FPGA的发展,这些模块被越来越多地嵌入到FPGA的内部,以满足不同场合的需求。(6) 内嵌专用硬核,使指那些通用性相对较弱,

28、不是所有FPGA器件都包含硬核的,该课题中用的FPGA是通用器件,是区分专用集成电路而言的。图4-1 EP1C6T144C8结构图4.1.3 FPGA在本课题中的开发过程FPGA的开发工作多是在PC机上完成的,也可在各种工作站平台上进行。系统设计者希望开发FPGA的软件容易使用、人机界面友好,能够随时得到 “在线求助”。开发过程主要包括如下几个步骤。(1)设计输入。文本方式、图形方式或两者混合的设计输入方式。对于简单的FPGA,可用ABEL, CUPL和PALASM等可编程逻辑设计语言描述设计;对于复杂的FPGA可以用原理图输入方式,也可用DSL和VHDL等硬件描述语言进行设计输入,以及采用

29、“自顶向下”的层次式结构设计方法,将多个输入文件合并成一个设计文件。在设计输入时,可以规定器件的引脚分配;也可以暂时不规定器件引脚分配,留在后续处理中自动定位,以提高器件适配的成功率。(2)设计编译和器件适配。这是开发过程中的重要部分。编译软件对 “设计文件”进行逻辑化简、综合和优化,并恰当地用一个或多个器件自动进行适配,产生供器件编程用的编程文件。编程文件通常采用电子器件工程联合委员会(JEDEC)标准格式。编译和适配自动进行,消除了人工布局和布线的麻烦,还可通过设计规则检查,标出错误的位置和潜在的不可靠电路。在编译和适配过程中,系统设计者可规定设计中任何部分的定时等约束条件,进行人工干预。

30、(3)设计校验。除了很简单的FPGA设计外,至少要进行“功能仿真”。功能仿真可在编译前进行,也可在编译后进行,以检验设计功能的正确性。“定时仿真”可模拟在最不利的时间配合情况下器件内各信号之间的时间关系:“定时分析可给出影响器件工作速度的性能的关键路径。对于用多个器件实现的一个设计来说,进行多个器件的联合仿真是非常必要的。实践证明,在FPGA开发过程中,解决好器件内、外各信号之间的时间关系是设计成败的关键,甚至需要反复修改设计才能获得成功。4.1.4 FPGA的编程方式FPGA 的编程方式分为两大类:一类是一次性编程,另一类是可多次编程。只允许对FPGA器件编程一次的,编程后不能修改,其优点是

31、集成度高、工作频率和可靠性高,可用于辐射较强的恶劣环境。可多次编程的FPGA的优点是可多次修改设计,特别适合于系统样机的研制。可多次编程 FPGA的编程信息存储在器件中用以控制器件内部连线关系的PROM, EEPROM, FLASH存储器或SRAM中。4.2 FPGA硬件电路组成4.2.1系统框图FPGA部分大致划分为以下几个模块:(1) 状态机,系统有多种显示模式(如显示当前时间,报时时间),如果把每种模式当成一种状态,那么用状态机来进行模式的切换是最方便的,因此可以采用状态机作为中心控制模块。(2) 计时模块,本系统中有一部分功能类似于数字钟,因此计时模块是必不可少的。(3)报时时间设定模

32、块,系统要求报时可调,由于此功能相对对立,可以单独用一个模块来实现。(4)报时长度设定模块,用以设定报时时间的长短。(5)显示控制及报时控制模块,根据当前时间(由计时模块输出)、报时时间(由报时时间设定模块输出)等信息决定当前的输出数字和报时信号灯的亮、灭情况。(6)其他,如分频模块、七段数码管译码电路、按键消抖电路等。系统基本框图如图42所示。图4-2 FPGA内部系统框图4.2.2 系统内部顶层文件连接图FPGA芯片内部文件连接图如附录1所示。4.2.3 FPGA印制板电路图FPGA印制板电路原理图如附录2所示。FPGA印制板PCB图如附录3所示。4.3单片机AT89S52简介单片微型计算

33、机SCMC (Single Chip Microcomputer)简称单片机。它是把组成微型计算机的各功能部件:中央处理器CPU(Central Processing Unit)、随机存储器RAM(Random Access Memory)、只读存储器ROM(Read Access Memory)、I/O (Input/Output)接口电路、定时器/计数器以及串行通讯接口等部件制作在一块集成芯片中,构成一个完整的微型计算机。由于它的结构与指令功能都是按照工业控制要求设计的,故又叫单片微控制器。4.3.1 芯片的引脚图89S52采用40引脚的双列直插封装(DIP方式)。89S52的引脚图如图4

34、3所示。图43 89S52的引脚4.3.2 AT89S52的引脚及功能(1) 主电源引脚Vcc和VssVcc(40脚):接5V电压;Vss(20脚):接地。(2) 外接晶体引脚XTAL1和XTAL2XTAL1 接外部晶体的一个引脚。在单片机内部,它是构成片内振荡器的反相放大器的输入端。当采用外部振荡器时,该引脚接收振荡器的信号,既把此信号直接接到内部时钟发生器的输入端。XTAL2 接外部晶体的另一个引脚。在单片机内部,它是上述振荡器的反相放大器的输出端。采用外部振荡器时,此引脚应悬浮不连接。晶振接法如图4-4所示。图44 89S52晶振接法图选用12MHz频率的晶体,允许输入的脉冲频率为500

35、kHz。电容的大小范围为20pF40pF,本设计选用30pF电容。4.3.3 单片机硬件电路单片机在该课题中的主要作用是实现FPGA和ISD2560语音芯片之间的通信和连接,所以单片机的硬件电路和ISD2560语音芯片混合连接在一起,见附录3所示。4.3.4 单片机在该课题中的程序单片机程序见附录74.4 ISD2560语音芯片ISD2560是ISD系列单片语音录放集成电路的一种。这是一种永久记忆型语音录放电路,录音时间为60S,可重复录放10万次。该芯片采用多电平直接模拟量存储专利技术,每个采样值可直接存储在片内单个EEPROM单元中,因此能够非常真实、自然地再现语音、音乐、音调和效果声,从

36、而避免了一般固体录音电路因量化和压缩造成的量化噪声和“金属声”。该器件的采样频率为8.0KHZ,同一系列的产品采样频率越低录放时间越长但通频带和音质会有所降低。此外,ISD2560还省去了A/D和D/A转换器。其集成度较高,内部包括前置放大器、内部时钟、定时器、采样时钟、滤波 器、自动增益控制、逻辑控制、模拟收发器、解码器和480K字节的EEPROM。ISD2560内部EEPROM存储单元均匀分为600行,有600个地址单元,每个地址单元指向其中一行,每一个地址单元的地址分辨率为100ms。此外,ISD2560还具备微控制器所需的控制接口。通过操纵地址和控制线可完成不同的任务,以实现复杂的信息

37、处理功能,如信息的组合、连接、设定固定的信息段和信息管理等。ISD2560可不分段,也可按最小段长为单位来任意组合分段。4.4.1 芯片引脚功能介绍ISD2560具有28脚SOIC和28脚PDIP两种封装形式。图4-5所示为PDIP封装形式。图4-5 ISD2560引脚图电源(VCCD):芯片内部的模拟和数字电路使用不同的电源总线,并且分别引到外封装上,模拟和数字电源端最好分别走线,并应尽可能在靠近供电端处相连,而去耦电容则应尽量靠近芯片。地线(VSSA,VSSD):芯片内部的模拟和数字也可使用不同的地线,这两脚最好在引脚焊盘上相连。 节电控制(PD):本端拉高使芯片停止工作,进入不耗电的节电

38、状态,芯片发生溢出,即 端输出低电平后,要将本端短暂变高复位芯片,才能使之再次工作。 片选():本端变低后(而且 PD为低),允许进行录放操作。芯片在本端的下降沿锁存地直线和 P/R端的状态。 录放模式(P/R): 本端状态在 的下降沿锁存。高电平选择放音,低电平选择录音。录音时,由地址端提供起始地址,录音持续到或PD 变高,或内存溢出;如果是前一种情况,芯片自动在录音结束处写入 EOM 标志。放音时由地址端提供起始地址,放音持续到 EOM 标志。如果一直为低,或芯片工作在某些操作模式,放音会忽略 EOM,继续进行下去。 信息结尾标志(): EOM 标志在录音时由芯片自动插入到该信息的结尾。放

39、音遇到 EOM 时,本端输出低电平脉冲。芯片内部会检测电源电压以维护信息的完整性,当电压低于 3.5V 时,本端变低,芯片只能放音。 溢出标志(): 芯片处于存储空间末尾时本端输出低电平脉冲表示溢出,之后本端状态跟随 端的状态,直到 PD端变高。 话筒输入(MIC)本端连至片内前置放大器。片内自动增溢控制电路(AGC)将置增益控制在-15 至24dB。外接话筒应通过串联电容耦合到本端。耦合电容值和本端的 10K输入阻抗决定了芯片频带的低频截止点。自动增益控制(AGC):AGC可动态调整前置增益以补偿话筒输入电平的宽幅变化,这样在录制变化很大的音量(从耳语到喧嚣声)时就能保持最小失真。响应时间取

40、决于该端内置的5K电阻和从该端到VSSA端所接电容的时间常数。释放时间则取决于该端外接的并联对地电容和电阻设定的时间常数。选用标称值分别为470K和4.7F的电阻、电容可以得到满意的效果。模拟输出(ANA OUT):前置放大器输出。其前置电压增益取决于AGC端电平。模拟输入(ANA IN):该端为芯片录音信号输入。对话筒输入来说,ANAOUT端应通过外接电容连至该端,该电容和本端的3K输入阻抗决定了芯片频带的附加低端截止频率。其它音源可通过交流耦合直接连至该端。4.4.2 ISD2560硬件电路组成该课题中的ISD2560芯片可以单独进行录放音。其中开关SW是控制芯片录放音时使用的,当开关放开

41、电路处于放音状态,当开关按下电路处于录音状态;按键S1是控制电路录放音的起停按键,但要单独进行录音时必须把按键按下也就是说必须一直按住按键才能进行录音,当处于放音状态时按下该键可以暂停放音,再次按下时接着原来的状态进行重放;按键S2是该电路的复位按键,要对该电路进行重新录音时必须按一下该键才能使所录入的音是从该单元的起始地址开始的,如果在放音状态时按下该键,则放音就重新开始。ISD2560语音芯片连接图见附录4所示。4.5 LED显示部分在单片机系统中,常用的显示器有:发光二极管显示器,简称LED;液晶显示器,简称LCD;荧光管显示器。而发光二极管显示又分为固定段显示和可以拼装的大型字段显示,

42、此外还有共阳极和共阴极之分等。4.5.1 LED段显示器结构与原理LED显示器是由发光二极管显示字段组成的显示块,有7段和“米”字段之分。这种显示块有共阳极和共阴极两种。此外,显示块中还有一个圆点型发光二极管用于显示小数点。通过发光二极管亮、暗的不同组,可以显示多中数字、字母以及其他符号。LED显示块中的发光二极管共有两种连接方法。(1) 共阳极接法发光二极管的阳极连在一起构成公共阳极。使用时公共阳极接5V,这样,阴极端输入低电平的段的发光二极管被点亮,相应的段被显示;其余的段则不点亮。 (2) 共阴极接法发光二极管的阴极连在一起构成公共阴极。使用时公共阴极接地,这样,阳极端输入高电平的段的发

43、光二极管被点亮,相应的段被显示;而输入低电平的段则不点亮。4.5.2 LED显示器在该课题中的应用电路该电路采用的是六位数码管译码电路,所示电路从左到右显示分别为时、分、秒。电路中的S1按键的功能是实现正常时间和提醒时间的调整,当按下该键时一次显示正常时间,再按一次表示提醒时间;S2按键的功能是实现时间的加一功能,也就是把选定的时或分按键按下一次就加一的功能;S3按键的功能是实现时间的减一功能,也就是把选定的时或分按键按下一次就减一的功能;S4按键的功能是实现时和分的选择,当按键按下一次就移动一次位置对时或分进行选定。为了能够建立一个好的人机交互界面所以在显示电路部分加了五个发光二极管进行电路

44、功能的指示,其中LED1是表示提醒时间显示状态;LED2表示正常时间显示状态;LED3、LED5 表示没有任何调整时钟正常显示状态;LED4表示提醒时间到并且与当前时间相同开始提醒。LED显示器的硬件电路图见附录5 。5 软件设计部分5.1 VHDL语言设计部分5.1.1VHDL简介VHDL是Very high speed integrated circuit Hardware Description Language的缩写,即“甚高速集成电路硬件描述语言”,最初由美国国防部和Intermetris、IBM、TI公司联合开发,1987年成为IEEE标准,即IEEE1076标准(俗称 87 版

45、VHDL)。此后,美国国防部要求官方的与高速集成电路设计相关的所有文档必须用VHDL描述,因此VHDL在电子设计领域得到了广泛的应用,渐渐成为工业界的标准。1993年,IEEE对VHDL进行了修订,公布了新的VHDL标准,即IEEE1076-1993版(俗称 93 版 VHDL);5.1.2 VHDL的发展趋势(1) 面向对象的VHDL研究VHDL的系统级描述缺乏设计概念上的抽象性,面向对象的VHDL可提高设计者在较高的设计层次上描述模型的能力,帮助设计者实现更复杂设计、更大规模的元件的重用。VHDL面向对象的发展是语言本身进步的方向之一。面向对象的方法在软件开发中已被广泛地接受,它不仅仅是一

46、种新的程序设计技术,而且是一种全新设计和构造软件的思维方法,它使计算机解决问题的方式更加类似于人类的思维方式和更强的管理能力。面向对象的语言必须包含抽象性、可封装性、模块化、层次化及信息机制。抽象性意味着一个对象的特性可以在类描述中文档化。可封装性是指代码和数据必须保存在同一单元中,封装性可有选择性的隐藏信息,使得某些信息对外界不可取。模块化定义了单元的重用。层次化使得对象的行为精炼,不必重复设立前驱中已有的内容。(2) VHDL的开发一般的,VHDL的设计均自RTL开始,模拟验证正确后综合到门级。最后移植到非VHDL模拟器上进行处理。这样做是因为ASIC开发缺少VHDL库。而且存在的VHDL

47、库的速度太慢,实用性差。另一方面,在用VHDL设计电路时,缺乏统一的、有效的时序处理的描述方法。以前的唯一方法是通过组装实现,但此方法编译太慢,而且VHDL库过分依赖模拟器环境。5.1.3 VHDL的特点(1) 支持“自顶向下”的设计方法设计可按层次分解,采用结构化开发手段,可实现多人、多任务的并行工作方式,使系统得设计效率大幅提高。(2) 硬件描述能力强可以同时支持“行为描述”、“数据流描述”和“结构描述”3种描述方式,并可混用。其中,强大的“行为描述”能力使设计者可以避开具体的器件结构,从逻辑行为上描述和设计大规模电子系统。这一特点使VHDL成为系统设计中最佳的硬件描述语言。(3) 系统仿真能力强VHDL最初是作为一种仿真标

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑/施工/环境 > 项目建议


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号