《数字电路基础课件:第5章时序逻辑电路.ppt》由会员分享,可在线阅读,更多相关《数字电路基础课件:第5章时序逻辑电路.ppt(125页珍藏版)》请在三一办公上搜索。
1、2023/2/23,1,第5章 时序逻辑电路,5.1.3 寄存器的应用实例,5.1.1 数码寄存器,5.1.2 移位寄存器,5.1 寄存器,返回,结束放映,2023/2/23,2,复习,触发器按触发方式分类?各自特点?触发器按逻辑功能分类?各自功能表?,定义:时序逻辑电路在任何时刻的输出不仅取决于该时刻的输入,而且还取决于电路的原来状态。电路构成:存储电路(主要是触发器,必不可少)组合逻辑电路(可选)。时序逻辑电路的状态是由存储电路来记忆和表示的。,第5章 时序逻辑电路,时序逻辑电路的结构框图,2023/2/23,4,按各触发器接受时钟信号的不同分类:同步时序电路:各触发器状态的变化都在同一时
2、钟信号作用下同时发生。异步时序电路:各触发器状态的变化不是同步发生的,可能有一部分电路有公共的时钟信号,也可能完全没有公共的时钟信号。,本章内容提要:时序逻辑电路基本概念、时序逻辑电路的一般分析方法;异步计数器、同步计数器、寄存器与移位寄存器的基本工作原理;重点介绍几种中规模集成器件及其应用、介绍基于功能块分析中规模时序逻辑电路的方法。,2023/2/23,5,1.寄存器通常分为两大类:,5.1 寄存器,数码寄存器:存储二进制数码、运算结果或指令等信息的电路。移位寄存器:不但可存放数码,而且在移位脉冲作用下,寄存器中的数码可根据需要向左或向右移位。,2.组成:触发器和门电路。,一个触发器能存放
3、一位二进制数码;N个触发器可以存放N位二进制数码。,2023/2/23,6,3.寄存器应用举例:,(1)运算中存贮数码、运算结果。(2)计算机的CPU由运算器、控制器、译码器、寄存器组成,其中就有数据寄存器、指令寄存器、一般寄存器。,4.寄存器与存储器有何区别?,寄存器内存放的数码经常变更,要求存取速度快,一般无法存放大量数据。(类似于宾馆的贵重物品寄存、超级市场的存包处。)存储器存放大量的数据,因此最重要的要求是存储容量。(类似于仓库),2023/2/23,7,数码寄存器具有接收、存放、输出和清除数码的功能。在接收指令(在计算机中称为写指令)控制下,将数据送入寄存器存放;需要时可在输出指令(
4、读出指令)控制下,将数据由寄存器输出。,5.1.1 数码寄存器,图5-1 单拍工作方式的数码寄存器,返回,仿真,1由D触发器构成的数码寄存器(1)电路组成,CP:接收脉冲(控制信号输入端),输出端,数码输入端,2023/2/23,8,(2)工作原理,当CP时,触发器更新状态,Q3Q2Q1Q0=D3D2D1D0,即接收输入数码并保存。,单拍工作方式:不需清除原有数据,只要CP一到达,新的数据就会存入。,常用4D型触发器74LS175、6D型触发器74LS174、8D型触发器74LS374或MSI器件等实现。,2023/2/23,9,2由D型锁存器构成的数码寄存器(1)锁存器的工作原理,图5-2
5、锁存器,送数脉冲CP为锁存控制信号输入端,即使能信号(电平信号)。,工作过程:当CP=0时,Q=D,电路接收输入数据;即当使能信号到来(不锁存数据)时,输出端的信号随输入信号变化;,当CP=1时,D数据输入不影响电路的状态,电路锁定原来的数据。即当使能信号结束后(锁存),数据被锁住,输出状态保持不变。,2023/2/23,10,(2)集成数码锁存器74LS373,图5-3 8D型锁存器74LS373(a)外引脚图(b)逻辑符号,2023/2/23,11,表5-1 8D型锁存器74LS373功能表,2023/2/23,12,5.1.2移位寄存器,返回,移位寄存器除了具有存储数码的功能外,还具有移
6、位功能。移位功能:寄存器中所存数据,可以在移位脉冲作用下逐位左移或右移。在数字电路系统中,由于运算(如二进制的乘除法)的需要,常常要求实现移位功能。,2023/2/23,13,图5-4 4位右移位寄存器,1单向移位寄存器 单向移位寄存器,是指仅具有左移功能或右移功能的移位寄存器。(1)右移位寄存器 电路组成,仿真,串行输入,同步时序逻辑电路,2023/2/23,14,工作过程(仿真运行图54电路。),将数码1101右移串行输入给寄存器(串行输入是指逐位依次输入)。在接收数码前,从输入端输入一个负脉冲把各触发器置为0状态(称为清零)。,状态表,表5-2 4位右移位寄存器状态表,2023/2/23
7、,15,时序图,图5-5 4位右移位寄存器时序图,并行输出,串行输出,2023/2/23,16,图5-6 4位左移位寄存器,(2)左移位寄存器,仿真,串行输入,异步清零,2023/2/23,17,工作过程(仿真运行图56电路。),将数码1011左移串行输入给寄存器。在接收数码前清零。,状态表,表5-3 4位左移位寄存器状态表,2023/2/23,18,时序图。,图5-74位左移位寄存器时序图,并行输出,串行输出,2023/2/23,19,2集成双向移位寄存器,在单向移位寄存器的基础上,增加由门电路组成的控制电路实现。74LS194为四位双向移位寄存器。与74LS194的逻辑功能和外引脚排列都兼
8、容的芯片有CC40194、CC4022和74198等。,图5-8 双向移位寄存器74LS194(a)外引脚图(b)逻辑符号,2023/2/23,20,表5-4 74LS194功能表,结论:清零功能最优先(异步方式)。计数、移位、并行输入都需CP的到来(同步方式),2023/2/23,21,工作方式控制端M1M0区分四种功能。,2023/2/23,22,5.1.3 寄存器的应用实例,数据显示锁存器;序列脉冲信号发生器;数码的串并与并串转换;构成计数器,图5-9 2位数据显示锁存器,返回,1数据显示锁存器,在许多设备中常需要显示计数器的计数值,计数值通常以8421BCD码计数,并以七段数码显示器显
9、示。问题:如果计数器的计数速度高,人眼则无法辨认显示的字符。措施:在计数器和译码器之间加入锁存器,就可控制数据显示的时间。,若锁存信号C1时,计数器的输出数据可通过锁存器到达译码显示电路;,若锁存信号C0时,数据被锁存,译码显示电路稳定显示锁存的数据。,2023/2/23,23,2序列脉冲信号发生器,序列脉冲信号是在同步脉冲的作用下,按一定周期循环产生的一组二进制信号。如111011101110,每隔4位重复一次1110,称为4位序列脉冲信号。序列脉冲信号广泛用于数字设备测试、通信和遥控中的识别信号或基准信号等。,图5-10 8位序列脉冲信号产生电路,M1M0=01,为右移方式,Q3经非门接D
10、SR,同时Q3作为OUT。,首先令CR0,输出端全为零,则DSR为1;,CP,DSR数据右移,Q3的输出依次为0000111100001111。,电路产生的8位序列脉冲信号为00001111。,图5-11 8位序列脉冲信号发生器输出波形,2023/2/23,24,3.顺序脉冲发生器,(1)顺序正脉冲,2023/2/23,25,(2)顺序负脉冲,2023/2/23,26,作业题,5-15-25-3,返回,2023/2/23,27,5.2.1异步二进制计数器,5.2.2 同步二进制计数器,5.2 二进制计数器,返回,结束放映,2023/2/23,28,复习,时序逻辑电路的特点?寄存器分类?位二进制
11、数码需几个触发器来存放?,计数器:用以统计输入时钟脉冲CP个数的电路。计数器的分类:,5.2 二进制计数器,1按计数进制分 二进制计数器:按二进制数运算规律进行计数的电路称作二进制计数器。十进制计数器:按十进制数运算规律进行计数的电路称作十进制计数器。任意进制计数器:二进制计数器和十进制计数器之外的其它进制计数器统称为任意进制计数器。,二进制计数器是结构最简单的计数器,但应用很广。,2023/2/23,30,2按数字的变化规律 加法计数器:随着计数脉冲的输入作递增计数的电路称作加法计数器。减法计数器:随着计数脉冲的输入作递减计数的电路称作减法计数器。加/减计数器:在加/减控制信号作用下,可递增
12、计数,也可递减计数的电路,称作加/减计数器,又称可逆计数器。也有特殊情况,不作加/减,其状态可在外触发控制下循环进行特殊跳转,状态转换图中构成封闭的计数环。,3按计数器中触发器翻转是否同步分 异步计数器:计数脉冲只加到部分触发器的时钟脉冲输入端上,而其它触发器的触发信号则由电路内部提供,应翻转的触发器状态更新有先有后的计数器,称作异步计数器。同步计数器:计数脉冲同时加到所有触发器的时钟信号输入端,使应翻转的触发器同时翻转的计数器,称作同步计数器。,2023/2/23,31,异步计数器的计数脉冲没有加到所有触发器的CP端。当计数脉冲到来时,各触发器的翻转时刻不同。分析时,要特别注意各触发器翻转所
13、对应的有效时钟条件。异步二进制计数器是计数器中最基本最简单的电路,它一般由接成计数型的触发器连接而成,计数脉冲加到最低位触发器的CP端,低位触发器的输出Q作为相邻高位触发器的时钟脉冲。,5.2.1 异步二进制计数器,返回,2023/2/23,32,1异步二进制加法计数器,必须满足二进制加法原则:逢二进一(1+1=10,即Q由10时有进位。)组成二进制加法计数器时,各触发器应当满足:每输入一个计数脉冲,触发器应当翻转一次(即用T触发器);当低位触发器由1变为0时,应输出一个进位信号加到相邻高位触发器的计数输入端。,2023/2/23,33,图5-12 3位异步二进制加法计数器,仿真,(1)JK触
14、发器构成的3位异步二进制加法计数器(用CP脉冲下降沿触发)电路组成,工作原理,2023/2/23,34,计数器的状态转换表,表5-5 3位二进制加法计数器状态转换表,2023/2/23,35,时序图,图5-13 3位二进制加法计数器的时序图,2023/2/23,36,状态转换图,图5-14 3位二进制加法计数器的状态转换图,圆圈内表示Q2Q1Q0的状态,用箭头表示状态转换的方向,2023/2/23,37,结论,如果计数器从000状态开始计数,在第八个计数脉冲输入后,计数器又重新回到000状态,完成了一次计数循环。所以该计数器是八进制加法计数器或称为模8加法计数器。,如果计数脉冲CP的频率为f0
15、,那么Q0输出波形的频率为1/2f0,Q1输出波形的频率为1/4 f0,Q2输出波形的频率为1/8 f0。这说明计数器除具有计数功能外,还具有分频的功能。,2023/2/23,38,图5-15 由D触发器构成的3位异步二进制加法计数器(a)电路图(b)时序图,仿真,(2)由D触发器构成的3位异步二进制加法计数器(用CP脉冲上升沿触发),2023/2/23,39,2异步二进制减法计数器,必须满足二进制数的减法运算规则:0-1不够减,应向相邻高位借位,即10-11。组成二进制减法计数器时,各触发器应当满足:每输入一个计数脉冲,触发器应当翻转一次(即用T触发器);当低位触发器由0变为1时,应输出一个
16、借位信号加到相邻高位触发器的计数输入端。,2023/2/23,40,图5-16 3位异步二进制减法计数器(a)逻辑图(b)时序图,仿真,(1)JK触发器组成的3位异步二进制减法计数器(用CP脉冲下降沿触发)。,2023/2/23,41,表5-6 3位二进制减法计数器状态表,2023/2/23,42,图5-17 3位异步二进制减法计数器的状态转换图,圆圈内表示Q2Q1Q0的状态,用箭头表示状态转换的方向,2023/2/23,43,图5-18 由D触发器构成的3位异步二进制减法计数器,仿真,(2)D触发器构成的3位异步二进制减法计数器(用CP脉冲上升沿触发)。,2023/2/23,44,异步二进制
17、计数器的构成方法可以归纳为:,N位异步二进制计数器由N个计数型(T)触发器组成。,若采用下降沿触发的触发器加法计数器的进位信号从Q端引出 减法计数器的借位信号从Q端引出,若采用上升沿触发的触发器加法计数器的进位信号从Q端引出 减法计数器的借位信号从Q端引出,N位二进制计数器可以计2N个数,所以又可称为2N进制计数器。,2023/2/23,45,异步二进制计数器的优点:电路较为简单。,缺点:进位(或借位)信号是逐级传送的,工作频率不能太高;,状态逐级翻转,存在中间过渡状态。,状态从111000的过程?,111110 100 000,2023/2/23,46,5.2.2同步二进制计数器,返回,同步
18、计数器中,各触发器的翻转与时钟脉冲同步。同步计数器的工作速度较快,工作频率也较高。,1同步二进制加法计数器,(1)设计思想:所有触发器的时钟控制端均由计数脉冲CP输入,CP的每一个触发沿都会使所有的触发器状态更新。应控制触发器的输入端,可将触发器接成T触发器。当低位不向高位进位时,令高位触发器的T0,触发器状态保持不变;当低位向高位进位时,令高位触发器的T=1,触发器翻转,计数加1。,2023/2/23,47,(2)当低位全1时再加1,则低位向高位进位。111111100111110001111110000可得到T的表达式为:,T0=J0=K0=1T1=J1=K1=Q0 T2=J2=K2=Q1
19、Q0T3=J3=K3=Q2Q1Q0,2023/2/23,48,表5-7 4位二进制加法计数器的状态转换表,2023/2/23,49,图5-19 4位同步二进制加法计数器的时序图,2023/2/23,50,图5-20 4位同步二进制加法计数器,T0=J0=K0=1T1=J1=K1=Q0 T2=J2=K2=Q1Q0T3=J3=K3=Q2Q1Q0,仿真,2023/2/23,51,2同步二进制减法计数器,(1)设计思想:所有触发器的时钟控制端均由计数脉冲CP输入,CP的每一个触发沿都会使所有的触发器状态更新。应控制触发器的输入端,可将触发器接成T触发器。当低位不向高位借位时,令高位触发器的T0,触发器
20、状态保持不变;当低位向高位借位时,令高位触发器的T=1,触发器翻转,计数减1。,2023/2/23,52,(2)触发器的翻转条件是:当低位触发器的Q端全1时再减1,则低位向高位借位。,1011100111100011111000011111可得到T的表达式为:,2023/2/23,53,表5-8 4位二进制减法计数器的状态转换表,2023/2/23,54,3同步二进制可逆计数器,将加法和减法计数器综合起来,由控制门进行转换,可得到可逆计数器。,图5-21 4位同步二进制可逆计数器,S为加减控制端S=1时,加法计数S=0时,减法计数,2023/2/23,55,作业题,5-4,返回,2023/2/
21、23,56,5.3.1异步计数器,5.3.2 同步计数器,5.3 任意进制计数器,返回,结束放映,2023/2/23,57,复习,如果计数脉冲CP的频率为f0,希望得到八分频的输出波形,需几进制计数器?异步二进制计数器的构成方法?,2023/2/23,58,重点:,1实现任意进制异步计数器的脉冲反馈法。,2同步计数器的分析方法。,任意进制计数器是指计数器的模N不等于2n的计数器。,5.3 任意进制计数器,在异步二进制计数器的基础上,通过脉冲反馈或阻塞反馈来实现。,5.3.1 异步计数器,返回,1脉冲反馈式(以10进制计数器为例),设计思想:通过反馈线和门电路来控制二进制计数器中各触发器的RD端
22、,以消去多余状态(无效状态)构成任意进制计数器。,2023/2/23,60,实现10进制计数器的工作原理:,4位二进制加法计数器从0000到1001计数。,当第十个计数脉冲CP到来后,计数器变为1010状态瞬间,要求计数器返回到0000。,显然,1010状态存在的时间极短(通常只有10ns左右),可以认为实际出现的计数状态只有00001001,所以该电路实现了十进制计数功能。,当计数器变为0000状态后,RD又迅速由0变为1状态,清零信号消失,可以重新开始计数。,可令RD=Q1Q3,当1010状态时Q1、Q3同时为1,RD=0,使各触发器置0。,2023/2/23,61,状态转换表,表149
23、十进制加法计数器状态转换表,短暂过渡状态1010,2023/2/23,62,状态转换图,图5-22 十进制加法计数器状态转换图,10个稳定状态,短暂过渡状态1010,2023/2/23,63,逻辑电路图,图5-23异步十进制加法计数器,取状态1010,异步置0,仿真,2023/2/23,64,时序图,图5-24 异步十进制加法计数器时序图,0000,0000,十进制,2023/2/23,65,2阻塞反馈式(以10进制计数器为例),设计思想:通过反馈线和门电路来控制二进制计数器中某些触发器的输入端,以消去多余状态(无效状态)来构成任意进制计数器。,逻辑电路图,图5-25阻塞反馈式异步十进制加法计
24、数器,CP3=Q1,进位信号C=Q3Q0,J3=Q2Q1,J1=Q3,2023/2/23,66,实现10进制计数器的计数原理:,由于J1=Q3=1,计数器从0000状态到0111状态的计数,其过程与二进制加法计数器完全相同;当计数器为0111状态时,由于J1=1、J3=Q2Q1=1,若第八个CP计数脉冲到来,使Q0、Q1、Q2均由1变为0,Q3由0变为1,计数器的状态变为1000;,第九个CP计数脉冲到来后,计数器的状态变为1001,同时进位端C=Q0Q3=1;,2023/2/23,67,第十个CP计数脉冲到来后,因为此时J1=Q3=0,从Q 0送出的负脉冲(Q 0由1变为0时)不能使触发器F
25、1翻转;但是,由于J3=Q2Q1=0、K3=1,Q0能直接触发F3,使Q3由1变为0,计数器的状态变为0000,从而使计数器跳过10101111六个状态直接复位到0000状态。此时,进位端C由1变为0,向高位计数器发出进位信号。,可见,该电路实现了十进制加法计数器的功能。,仿真,2023/2/23,68,状态转换表,表5-10 十进制加法计数器状态转换表,进位信号C=Q3Q0,J3=Q2Q1,CP3=Q1,2023/2/23,69,状态转换图,图5-26 异步十进制加法计数器状态转换图,10个有效状态构成计数环,能自启动,说明:,六种无效状态,六种无效状态,自启动是指若计数器由于某种原因进入无
26、效状态后,在连续时钟脉冲作用下,能自动从无效状态进入到有效计数状态。,2023/2/23,70,5.3.2同步计数器,返回,分析步骤:(1)写驱动方程和输出方程。(2)将驱动方程代入触发器的特性方程,求出电路的状态方程(Qn+1表达式)。(3)画出相应的Qn+1卡诺图,然后画计数器的状态卡诺图。(4)列计数器的状态转换表,并画状态转换图和时序图。(5)说明计数器的逻辑功能。,下面介绍同步计数器的分析方法。计数器的分析:根据给定的逻辑电路图,分析计数器状态和它的输出在输入信号和时钟信号作用下的变化规律。,2023/2/23,71,图5-27 同步计数器电路,例5-1 试分析图5-27所示计数器的
27、逻辑功能。,解:(1)根据给定的逻辑图写出驱动方程和输出方程 J=?K=?(驱动方程)Y=?(输出方程),2023/2/23,72,解:(1)根据给定的逻辑图写出驱动方程和输出方程,(2)将驱动方程代入JK触发器的特性方程,可以得到各触发器的状态方程,2023/2/23,73,(3)填Qn+1卡诺图及计数器的状态卡诺图,图5-28 计数器的状态卡诺图(a)Q2n+1卡诺图(b)Q1n+1卡诺图(c)Q0n+1卡诺图(d)计数器的状态卡诺图,2023/2/23,74,(4)列出状态转换表,表5-11 例5-1电路的状态转换表,2023/2/23,75,画状态转换图,图5-29 例5-1电路的状态
28、转换图,能自启动,7个有效状态构成计数环,2023/2/23,76,画时序图(即工作波形图),图5-30 例5-1电路的时序图,2023/2/23,77,(5)说明计数器的逻辑功能,是一个同步七进制加法计数器,Y为进位脉冲,能够自启动。,仿真,2023/2/23,78,作业题,5-7,返回,2023/2/23,79,1.74LS290的外引脚图、逻辑符号及逻辑功能,5.4 中规模集成计数器及其应用,2.基本工作方式,3.应用举例,5.4.1 异步2510进制计数器74LS290,返回,结束放映,2023/2/23,80,复习,同步计数器的分析方法、步骤?,2023/2/23,81,表5-11
29、部分常用集成计数器,5.4.1 异步2510进制计数器74LS290,返回,1.74LS290的外引脚图、逻辑符号及逻辑功能,图5-31 74LS290 2510进制计数器(a)外引脚图(b)逻辑符号,输出,CP输入,异步置数,2023/2/23,83,表5-12 74LS290功能表,CP1-Q3Q2Q1 5进制,CP0-Q0 2进制,CP下降沿有效,2023/2/23,84,2基本工作方式,(1)二进制计数:将计数脉冲由CP0输入,由Q0输出,图5-32(a)二进制计数器,返回,2023/2/23,85,2基本工作方式,(2)五进制计数:将计数脉冲由CP1输入,由Q3、Q2、Q1 输出,图
30、5-32(b)五进制计数器,2023/2/23,86,2基本工作方式,(3)8421BCD码十进制计数:将Q0与CP1相连,计数脉冲CP由CP0输入,图5-32(c)8421BCD码十进制计数器,二进制,五进制,2023/2/23,87,2基本工作方式,(4)5421BCD码十进制计数:把CP0和Q3相连,计数脉冲由CP1输入,图5-32(d)5421BCD码十进制计数器,五进制,二进制,2023/2/23,88,附:用级联(相当于串行进位)法实现N进制计数器的方法(异步)。,课堂讨论:级联法实现更大容量计数器时,计数器的顺序如何?,这样构成的N进制计数器的计数状态将保留M1进制计数器的特点。
31、,2023/2/23,89,返回,用S0,S1,S2,SN表示输入0,1,2,N个计数脉冲CP时计数器的状态。N进制计数器的计数工作状态应为N个:S0,S1,S2,SN-1在输入第N个计数脉冲CP后,通过控制电路,利用状态SN产生一个有效置0信号,送给异步置0端,使计数器立刻置0,即实现了N进制计数。,(1)利用脉冲反馈法获得N进制计数器,3应用举例,课堂讨论:异步置0时状态SN出现的时间有多久?,时间极短(通常只有10ns左右),2023/2/23,90,构成七进制计数器,图5-33(a)七进制计数器,先构成8421BCD码的10进制计数器;再用脉冲反馈法,令R0BQ2Q1Q0实现。当计数器
32、出现0111状态时,计数器迅速复位到0000状态,然后又开始从0000状态计数,从而实现00000110七进制计数。,仿真,2023/2/23,91,构成六进制计数器,图5-33(b)六进制计数器,先构成8421BCD码的10进制计数器;再用脉冲反馈法,令R0AQ2、R0BQ1。当计数器出现0110状态时,计数器迅速复位到0000状态,然后又开始从0000状态计数,从而实现00000101六进制计数。,2023/2/23,92,计数器的级联是将多个集成计数器(如M1进制、M2进制)串接起来,以获得计数容量更大的N(=M1M2)进制计数器。一般集成计数器都设有级联用的输入端和输出端。异步计数器实
33、现的方法:低位的进位信号高位的CP端,先用级联法,再用脉冲反馈法,(2)构成大容量计数器,2023/2/23,93,例:利用两片74LS290构成23进制加法计数器。,图5-34 74LS290构成二十三进制计数器,先将两片接成8421BCD码十进制的CT74LS290级联组成1010=100进制异步加法计数器。,仿真,0010,0011,再将状态“0010 0011”通过反馈与门输出至异步置0端,从而实现23进制计数器。,10进制计数器的进位信号?,1001 0000时Q3有下降沿。,2023/2/23,94,作业题,5-11,返回,2023/2/23,95,1.74LS161的逻辑功能,5
34、.4 中规模集成计数器及其应用,2.应用举例,5.4.2 同步四位二进制计数器74LS161,返回,结束放映,2023/2/23,96,复习,实现异步N进制计数器的级联法?实现异步N进制计数器的脉冲反馈法?,5.4.2 同步四位二进制计数器74LS161,返回,1.74LS161的逻辑功能,图3-35 74LS161的外引线图,状态输出,图3-36 74LS161的逻辑符号,并行输入,CP输入,2023/2/23,98,表5-14 74LS161的功能表,CP上升沿有效,异步清0功能最优先,同步并行置数,CO=Q3 Q2 Q1 Q0 CTT,2023/2/23,99,图5-22 74LS161
35、的时序图,2023/2/23,100,返回,(1)同步二进制加法计数,2应用举例,实现四位二进制加法计数,2023/2/23,101,(2)构成16以内的任意进制加法计数器:,设计思想:利用脉冲反馈法 用S0,S1,S2,SMSN表示输入0,1,2,N个计数脉冲CP时计数器的状态。SM可以为S0,但需小于SN。,对于异步置数:在输入第N个计数脉冲CP后,通过控制电路,利用状态SN产生一个有效置数信号,送给异步置数端,使计数器立刻返回到初始的预置数状态SM,即实现了SMSN-1计数。,对于同步置数:在输入第N1个计数脉冲CP时,利用状态SN-1产生一个有效置数信号,送给同步置数控制端,等到输入第
36、N个计数脉冲CP时,计数器返回到初始的预置数状态SM,从而实现SMSN-1计数。,2023/2/23,102,分析74LS161的置数功能:,反馈信号的拾取,可利用与非门拾取状态SN或SN1可利用进位输出CO拾取状态1111,2023/2/23,103,十进制计数器的计数状态顺序表,电路举例(以十进制计数器为例),2023/2/23,104,图5-23 74LS161构成十进制计数器,改变D3 D2 D1 D0的状态,可以实现其它进制计数。,令D3 D2 D1 D00110,利用进位输出CO取状态1111,实现十进制计数(0110到1111),2023/2/23,105,图5-24用74LS1
37、61构成从0开始计数的十进制计数器,改变与非门的输入信号,可以实现其它进制计数。,令D3 D2 D1 D00000,利用与非门拾取状态1001,可实现从0开始计数的十进制计数(0000到1001),2023/2/23,106,用74LS161构成从0开始计数的十进制计数器,改变与非门的输入信号,可以实现其它进制计数。,利用与非门拾取状态1010,实现十进制计数(0000到1001),2023/2/23,107,(3)利用多片74LS161实现大容量计数,先用级联法 计数器的级联是将多个集成计数器(如M1进制、M2进制)串接起来,以获得计数容量更大的N(=M1M2)进制计数器。一般集成计数器都设
38、有级联用的输入端和输出端。,同步计数器实现的方法:低位的进位信号高位的保持功能控制端(相当于触发器的T端),有进位时,高位计数功能T 1;无进位时,高位保持功能T 0。,2023/2/23,108,用两片CT74LS161级联成1616进制同步加法计数器,低位片,高位片,在计到1111以前,CO10,高位片保持原状态不变,在计到1111时,CO11,高位片在下一个CP加一,再用脉冲反馈法,2023/2/23,109,例:用两片74LS161级联成五十进制计数器,0010,0011,实现从0000 0000到0011 0001的50进制计数器,十进制数50对应的二进制数为0011 0010,20
39、23/2/23,110,作业题,5-85-95-10,返回,2023/2/23,111,1.构成分频器,5.4 中规模集成计数器及其应用,2.组成数字钟计数显示电路,5.4.3 计数器的应用实例,5.5 中规模时序逻辑电路的分析,5.5.1 MSI时序逻辑电路的分析步骤,5.5.2 分析举例,本章小结,返回,结束放映,2023/2/23,112,复习,实现同步N进制计数器的级联法?实现同步N进制计数器的脉冲反馈法?,5.4.3 计数器的应用实例,返回,1.构成分频器,分频器可用来降低信号的频率,是数字系统中常用的电路。分频器的输入信号频率fI与输出信号频率fO之比称为分频比N。N进制计数器可实
40、现N分频器。程序分频器是指分频比N随输入置数的变化而改变的分频器。用集成计数器实现的程序分频器,在通信、雷达和自动控制系统中被广泛应用。具有并行置数功能的计数器都可以构成程序分频器。,2023/2/23,114,表5-14 74LS161的功能表,同步并行置数,CO=Q3 Q2 Q1 Q0 CTT,CP上升沿有效,清零功能最优先,2023/2/23,115,图5-40 程序分频器(分频比N为1256),CC4516为可逆4位二进制计数器,接成减法计数器(U/D0),当高、低位计数器均减为0时,00,1,分频器的输出信号fO,改变预置数的值,可以改变分频比。,当前置数值S7S6S5S4S3S2S
41、1S0为10000011,则该程序分频器的分频比N=?,13281631,2023/2/23,116,返回,2组成数字钟计数显示电路,通常数字钟需要一个精确的时钟信号,一般采用石英晶体振荡器产生,经分频后得到周期为1秒的脉冲信号CP。,图5-41 数字钟“秒”计数、译码、显示电路,个位十进制十位六进制六十进制加法计数器,进位信号,BCD-七段显示译码器7448,输出为高电平有效。,选共阴型数码管BS201。,仿真,2023/2/23,117,5.5 中规模时序逻辑电路的分析,5.5.1 MSI时序逻辑电路的分析步骤,可以采用与分析MSI组合逻辑电路类似的划分功能块方法。划分的功能块既有组合逻辑
42、电路功能块,又有时序逻辑电路功能块。如有必要,在对整个电路进行整体功能分析时,可以画出电路的工作波形。,图5-42 分析MSI时序逻辑电路的流程图,返回,2023/2/23,118,(1)将电路按功能划分成3个功能块,5.5.2 分析举例,例5-2 分析图5-43所示电路的逻辑功能。设输出逻辑变量R、Y、G分别为红、黄和绿灯的控制信号,时钟脉冲CP的周期为10 S。,计数器,译码器,门电路,(2)分析各功能块电路的逻辑功能,8进制计数器,反码输出的数据分配电路,输出译码电路,返回,2023/2/23,119,图5-44 例5-2电路的工作波形,(3)分析总体逻辑功能,画出电路的工作波形。,在C
43、P作用下,计数器循环计数,输出信号R持续30S,Y持续10S,G持续30 S,Y持续10S,周而复始。总体电路逻辑功能为交通灯控制电路。,该电路只是原理性的,与实用的电路有较大差距。实际的交通灯,黄灯(Y)通常只亮12秒,而红灯(R)和绿灯(G)通常要亮60秒左右,故其控制电路要复杂一些。读者可自行设计实际的交通灯控制电路。,2023/2/23,120,例5-3 分析图5-45所示电路的逻辑功能。,(1)将电路按功能划分成3个功能块,分析各功能块电路的逻辑功能,4位二进制数值比较器,门级组合电路,双时钟输入4位二进制可逆计数器,电路I:把输入的二进制数DA与标准值DB比较,电路:时钟输入控制电
44、路。若YAB=0,CPCPU,加法计数;若YAB=1,CPCPD,减法计数;若YA=B=1,CP被封锁,停止计数。,电路:可逆计数器。在CR脉冲的作用下每7个CP计数器复零。,2023/2/23,121,(3)分析电路的总体逻辑功能,设在CR作用下,计数器起始状态为0000。以后,在每一个CP脉冲到来时,若DADB,计数器加1;若DADB,计数器减1;若DA=DB,CP被封锁,计数器处于保持状态。,分析结果:该电路是数字误差检测电路。电路可以在规定的时间内,检测输入的二进制数码与标准值的正负误差是否在规定的范围内。,2023/2/23,122,若从计数器清0开始到7个时钟脉冲过后,一直有DAD
45、B,计数器做加法,从0001计到0111状态,则计数器输出Q3 Q2Q1Q0为0111;反之,若一直有DADB,计数器做减法,从1111计到1001状态,则计数器输出为1001(1001状态是7的补码)。7个脉冲过后,CR信号使计数器清0,准备下一次比较。在7个脉冲的作用期间,计数器输出的正常值应在一77之间变化。,例如,需要在一段时间内多次测量恒温室的温度误差是否在规定的范围内。,2023/2/23,123,本章小结,时序电路任何时刻的输出不仅与当时的输入信号有关,而且还和电路原来的状态有关。从电路的组成上来看,时序逻辑电路一定含有存储电路(触发器)。时序逻辑电路的功能可以用状态方程、状态转
46、换表、状态转换图或时序图来描述。数码寄存器是用触发器的两个稳定状态来存储0、1数据,一般具有清0、存数、输出等功能。移位寄存器除具有数码寄存器的功能外,还有移位功能。由于移位寄存器中的触发器一定不能存在空翻现象,所以只能用主从结构的或边沿触发的触发器组成。移位寄存器还可实现数据的串行-并行转换、数据处理等。,返回,2023/2/23,124,对各种集成寄存器和计数器,应重点掌握它们的逻辑功能,对于内部电路的分析,则放在次要位置。现在已生产出的集成时序逻辑电路品种很多,可实现的逻辑功能也较强,应在熟悉其功能的基础上加以充分利用。,计数器是一种非常典型、应用很广的时序电路,不仅能统计输入时钟脉冲的个数,还能用于分频、定时、产生节拍脉冲等。计数器的类型很多,按计数器时钟脉冲引入方式和触发器翻转时序的异同,可分为同步计数器和异步计数器;按计数体制的异同,可分为二进制计数器、二十进制计数器和任意进制计数器;按计数器中数字的变化规律的异同,可分为加法计数器、减法计数器和可逆计数器。,2023/2/23,125,作业题,5-12,返回,