集成电路设计流程与工程技术.doc

上传人:仙人指路1688 文档编号:2708077 上传时间:2023-02-23 格式:DOC 页数:21 大小:2.09MB
返回 下载 相关 举报
集成电路设计流程与工程技术.doc_第1页
第1页 / 共21页
集成电路设计流程与工程技术.doc_第2页
第2页 / 共21页
集成电路设计流程与工程技术.doc_第3页
第3页 / 共21页
集成电路设计流程与工程技术.doc_第4页
第4页 / 共21页
集成电路设计流程与工程技术.doc_第5页
第5页 / 共21页
点击查看更多>>
资源描述

《集成电路设计流程与工程技术.doc》由会员分享,可在线阅读,更多相关《集成电路设计流程与工程技术.doc(21页珍藏版)》请在三一办公上搜索。

1、集成电路IC(integrated circuit)是现代信息产业群的核心和基础,集成电路产业对国民经济、国家安全、人民生活和社会进步正在发挥着越来越重要的作用,因此发展我国集成电路产业对促进国民经济信息化的具有重要作用,也是信息产业发展的重中之重。集成电路设计业是集成电路产业中的一个重要环节,它是连接芯片制造和系统整机生产的纽带,是提升集成电路产品创新和整机功能的驱动器。在本章节中,首先介绍集成电路设计的发展现状及发展趋势,接着介绍现代集成电路设计业中所采用的主要设计方法。关 键 词发展趋势;正/逆向设计;工程技术(DRC、LVS)引 言集成电路简称IC,是信息产业的核心和先导,被世界各国列

2、为国家战略工业之首。日本、韩国、台湾和今天中国大陆的经济起飞,无不是从IC工业开始。目前,中国集成电路产业已经形成了IC设计、制造、封装测试三业及支撑配套业共同发展的较为完善的产业链格局,集成电路设计业是集成电路产业的源头,它是连接芯片制造和系统整机生产的纽带,是提升集成电路产品创新和整机功能的驱动器。因此发展我国集成电路产业是推动国民经济信息化的重要保证,也是信息产业发展的重中之重。1.1 国内外IC的发展情况及发展趋势图-1.1在全球IC 设计产业分布区域来看,北美IC 设计业者仍是大赢家,占全球市场规模的75% ,中国台湾IC设计业者居次,占全球20% 的比重,欧洲、日本各占2% ,中国

3、大陆和加拿大分别有0.4% 的比例(图-1.1) 。图-1.2从(图-1.2)可以看出我国IC产业规模很大,产量也很高,但是利润却很低。根本原因是我国不掌握高新技术产业的核心技术,没有自己的知识产权。产量越大,向外国缴的专利费、技术提成费也越多,中方只是获得微薄的劳务加工费。 2004年全球IC设计公司收入前强都是来自北美地区,依序是Qualcom、Broadcom、ATI、NVIDIA与SanDisk,前20大的中国台湾IC设计业者包括第七的联发科,第11名的威盛以及分局第12、13的凌阳和联咏。凌阳与联咏的营收入增幅分别为70.7%与68.6%,前20名种的美国Zoran一营收增幅75%据

4、首。如图-1.3所示。图-1.3目前,中国集成电路产业已经形成了IC设计、制造、封装测试三业及支撑配套业共同发展的较为完善的产业链格局,集成电路设计业是集成电路产业的源头,它是连接芯片制造业和系统整机生产的纽带,是提升集成电路产品创新和整机功能的驱动器。图-1.4 我国IC设计业经过初步发展,产品已经开始呈现多元化。近几年在全国IC设计业销售额中,IC卡芯片所占比重一直在20%左右。其应用领域涵盖了交通、通信、银行、信息管理、石油、劳动保障、身份识别、防伪等诸多方面。主要设计企业有大唐微电子、中国化大、上海华虹、清华同方、复旦微电子等,目前他们的产品包括以8位MCU位基础的接触卡和非接触卡、3

5、2位CPU接触卡和非接触卡、RF模块及射频读写IC以及智能标签等芯片。 我国IC设计业的历史是以政府为主导,企业数量急速扩张的道路。面对世界发达国家和地区及IC列强,我国集成电路设计业无论在技术水平,还是经济规模都显得极其弱小。目前,虽然国内的IC设计公司很多,但经验规模和设计力量偏弱,主要盈利方式还是靠政府采购和行业用户,大多数IC设计公司难逃被淘汰和兼并的命运;此外,IC设计人才短缺是困扰全球IT业界的大问题,在信息产业蓬勃发展的中国显得更加突出。目前国内IC设计人员约4000人,2008年以前国内IC设计人员需求量约250000人。目前,美国Silicon Valley,IC 设计人员约

6、4000000。我国IC设计行业发展任重而道远。1.2 IC设计的两种模式集成电路设计是指根据电路功能和性能的要求,在正确悬着系统弄个配置、电路形式、器件结构、工艺方案和设计规则的情况下,尽量减小芯片面积,降低设计成本,缩短设计周期,以保证全局优化,设计出满足要求的基础电路。自20世纪60年代中期集成电路产业在工业发达国家形成以来,为适应技术的发展和市场的需求,产业结构经历了三次大的变革,从三次变革中直接导致了集成电路设计业的形成。现在集成电路设计方法从大的方面可以分为两大类:正向设计和逆向设计(逆向工程)。正向设计正向设计即根据产品确定的指标和要求,从电路原理或系统原理出发,通过查阅相关规定

7、和标准,利用已有知识和能力来设计模块和电路,最后得到集成电路物理实现所需要的几何图形。一般认为正向设计具体包含了以下三种基本的设计方法:自下而上(bottom up)即结构设计方法,自上而下(top-down)设计方法和并行设计方法。 设计过程反复较多,开发效率低,重复使用性差 。“自上向下”与“自下向上”的设计1 自下而上(bottom up)设计方法自下而上的设计方法是集成电路系统的基本设计方法,其基本思想是将复杂的系统逐层进行功能块划分和描述功能块的拓扑连接,直到用底层模块或部件来描述,当完成底层模块或部件的描述后,自下而上进行层次扩展和层次功能的仿真验证,从而完成整个系统的功能设计和验

8、证。最后根据底层模块或部件的几何图形和拓扑关系完成布图设计和验证。虽然采用自下而上设计的系统结构清晰明了,但作为传统的系统硬件设计方法,在系统设计的早期就将系统人为地分为硬件和软件两部分,软件的开发受到硬件的严格限制,软件的设计和调试常常要在硬件设计完成之后。这种设计方法的一些缺点也是很明显,如要求设计者具有丰富的设计经验,设计过程反复较多,开发效率低,可移植性差,可继承性差,开发时间长,不易修改等等。2自上而下设计方法自上而下设计方法的思想是按从抽象到具体,从概念到实现的思路和次序进行设计的,从系统总体要求出发,自上而下地逐步将设计内容细化,最后完成系统硬件的整体设计。具体实施时,首先从系统

9、设计入手,在顶层进行功能方框图划分和结构设计,在方框图一级进行仿真和纠错,用硬件设计语言对高层次的系统行为级进行描述并在系统级进行验证,这时的设计与工艺无关。然后用逻辑综合化工具生成具体的门级逻辑电路的网表,具体过程如图所示。然后再通过布局、布线、版图设计等,得到最终生产所用的描述文件。采用自上而下的设计方法时,主要的仿真和调试过程是在高层次完成的,这有利于早期发现在结构设计上的错误,避免设计反复,同时也减少了逻辑仿真的工作量。自上而下设计流程3并行设计方法随着工艺技术的发展,深亚微米(DSM)已经投入使用,系统级芯片的规模更大、更复杂,物理连线延迟、信号串扰和噪音等互连效应及功耗都成为影响超

10、大规模集成电路(VLSI)产品性能的重要因素。在这种情况下,由于采用自上而下的设计方法与工艺无关的高层次行为功能设计时并不考虑物理上的互连效应和功耗等的影响,与实际情况差异较大,因而常常产生设计错误,并行设计方法正是面对这一挑战而提出来的。并行设计方法一开始就考虑产品在整个生命周期中从概念形成到产品报废处理的所有因素。并行设计方法要求在进行层次功能设计的同时,进行层次物理设计规划或虚拟物理设计,充分利用各层次设计中的信息反馈,形成合理的约束集,并依此优化设计。逆向设计(逆向工程)芯片反向设计(工程)是一种从人们设计的优秀芯片中提取技巧和知识的过程,是获取芯片工艺、版图、电路、设计思想等信息的一

11、种手段。简单而言,芯片反向设计就是通过对芯片内部电路的提取与分析、整理,实现对芯片技术原理、设计思路、工艺制造、结构机制等方面的深入洞悉,可用来验证设计框架或者分析信息流在技术上的问题,也可以助力新的芯片设计或者产品设计方案。通过这种逆向分析手段,我们可以帮助客户了解其他产品的设计,用于项目可行性研究、打开思路、寻找问题、成本核算等,比如:在进入新领域之前,评估、验证自己技术方案和设计思路的可行性;通过对市场上成熟产品的研究,协助解决关键性的技术问题;利用已有产品的市场资源,降低进入壁垒,实现更好的产品兼容性等等。芯谷芯片反向设计服务包括网表/电路图反向提取、电路层次化整理、逻辑功能分析、版图

12、提取与设计、设计规则检查调整、逻辑版图验证、单元库替换以及工艺尺寸的缩放等方面。网表/电路图反向提取。在芯片反向设计中,网表/电路图的提取是个很大的课题,网表提取的质量和速度直接影响后续整理、仿真、LVS等方方面面的工作。我们在总结众多成功案例的基础上,依托自主研发的软件应用,可准确、快速、高质量地进行网表/电路图的提取。1.3正向设计的工程技术测试综合:目的:集成电路的测试简单化;嵌入可测试结构,加速可测性设计;产品制造前就可评价的可测性;消除冗余逻辑;诊断不可测的逻辑结构。内容:测试嵌入、设计规则检查测试码生成、故障模拟/诊断和输出测试图样。仿真:仿真可以分为前仿真和后仿真,前仿真是功能仿

13、真,目标是分析电路的逻辑关系的正确性,仿真速度快,可以根据需要观察电路输入输出端口和电路内部任一信号和寄存器的波形,后仿真是将电路的门延迟参数和各种电路单元之间的连线情况考虑在内后进行仿真,得到的仿真结果接近真实的应用情况,后仿真的速度相对于前仿真慢得多,在观测内部节点波形时比较困难,在一个完整的电路设计中应该包括这两个过程。1.4 IC逆向设计工程技术从下图中我们不难看出,在实现整个IC逆向设计的过程中涉及到很多相关的工程技术,如DRC、LVS验证等, 下面几节我们将从三个大的方面:版图分析、设计规则以及设计验证来对相关的工程技术进行介绍。芯片化学解剖、处理、分析、显微拍照将芯片进行贴图、标

14、线进行版图工艺分析根据特定工艺进行版图设计提取电路逻辑图并仿真分析根据特定生产线进行DRC验证电路与版图比较(LVS)从版图提取SPICE网表进行晶体管级的仿真输出标准的GDSII文件 图-1.4 IC逆向设计流程 1.版图分析集成电路的版图定义为制造集成电路时所用的掩模版上的几何图形,这些几何图形包括阱、有源区、多晶硅、N+和P+注入、接触孔以及金属层等。进行版图分析的主要目的有:一方面判断出版图使用的工艺,另一方面从版图中提取电路逻辑图,以进行相应的电路仿真。下面分别对一些常见的IC工艺加以介绍,并对如何从版图提取电路加以分析。2.IC工艺分析IC工艺的发展是紧随着器件的发展而发展的,同时

15、它又反作用于器件的发展,采用不同的制造工艺,器件在物理特性方面就有差异,最后表现在集成电路上就是采用不同工艺的集成电路有不同的性能,适用于不同的应用领域。现在IC工艺主要有两大主流,分别是双极工艺和MOS工艺,因为双极工艺和MOS工艺各有各的优势,因此还出现了结合两者优点而发展起来的BICMOS工艺。3. 设计规则版图绘制是要根据一定的设计规则来进行的,所谓的设计规则就是不管制造工艺的每一步出现什么样的偏差都能保证正确制造晶体管和各种连接的一套规则,虽然设计规则有很多,但具体的可以分为四大类:1最小宽度:掩模板上定义的几何图形的宽度(和长度)必须大于一个最小值,该值是由光刻和工艺的水平决定的。

16、比如,若矩形多晶硅连线的宽度太窄,那么由于制造偏差的影响,可能导致多晶硅的断开。 2最小间距:在同一层掩模板上,各图形之间的间隔必须大于最小间距,比如,两条多晶硅连线之间间隔太小,就可能造成短路;在某些情况下,不同层的掩模图形的间隔也必须大于最小间距,比如,一条多晶硅连线靠近晶体管的源或漏区时,此时必须要有一最小间距来保证包围晶体管的注入区与该多晶硅连线不会发生交叠。3最小包围:有时候,某些层次的掩模板是必须做在另一些层次的掩模板里面的,比如,一些器件必须做在N阱里面,这时,N阱在环绕器件时就应有足够的余量,以确保即使在出现制造偏差时,器件部分始终在N阱里面。4最小延伸:有些图形在其它图形的边

17、缘外还应至少延长一个最小长度,以确保一些边缘区能正常工作。在设计一个版图时,需要定义好几个版图层次,只有每个版图层次都符合设计规则,整个版图才能符合设计规则。图-1.5为多晶硅层需要满足的设计规则,当然设计规则是随着厂家的不同而不同的,我们这里只是举个例子,其它层次需要满足的设计规则原理上和多晶硅层是一样的,可以照此类推。图-1.5A: 代表在N沟道器件内,多晶硅的最小宽度;B:代表在P沟道器件内,多晶硅的最小宽度;C:代表多晶硅之间的最小距离;D:代表多晶硅门超出场区的最短距离;E:代表在场区上的多晶硅到注入区边缘的距离;F:代表多晶硅门到注入区边缘的距离; 当完成一个版图的绘制时,一定要进

18、行验证,如验证版图的每个层次是否都符合设计规则等,下一节我们将具体介绍设计验证。3. 设计验证 上一节提到版图设计要符合一定的设计规则,因此版图设计完以后一定要对它进行设计规则检查(DRC检查),但是编辑好的版图即使通过了设计规则的检查,还是有可能存在错误。这些错误不是由于违反了设计规则,而是可能与实际线路图不一致造成。版图中少连了一根铝线这样的小毛病对整个芯片来说是致命的,所以编辑好的版图还要通过LVS(Layout Versus Schematic)验证, 下面分别就在如何进行DRC和LVS验证进行介绍。4. DRC验证设计规则检查用于检查版图和几何设计规则的一致性,根据设计规则的内容,我

19、们知道DRC检查无非就是检查版图是否符合上一节中讲述的四大方面的设计规则。下面具体介绍做DRC验证的步骤:1编写DRC文件:DRC文件是一组用UNIX文本编辑器(Text Editor)编写的ASCII文件,它识别设计中的各层及Dracula执行的检验操作。Dracula的DRC文件由描述块、输入层块以及操作块构成。描述块:这部分描述了Dracula所运行的图形系统、输入输出文件名、主单元名、图形单位比例因子、分辨率等,其格式如下:PRIMARY= TOP ; 要验证模块名称PROGRAM2DIR = ; 验证工具的路径SYSTEM= GDS2 ; 版图数据格式INDISK= top. gds

20、 ; 版图数据文件RESOLUTION = 0. 01 MIC ; 版图分辨率PRINTFILE = 1vs ; 定义打印输出文件的名字MODE = EXEC NO ; 定义操作模式 KEEP DATA=INQUERY ; 把验证结果保存到INQUERY中输入层块:将系统的版图层号或层名与在本文文件中定义的符号名联系起来,此块指定的内容有:输入层号、层名、掩膜版顺序、输出层等,如下所示: NW= 1 ; 定义N 阱PN = 2 ; 定义有源区POLY= 3 ; 定义多晶硅层MET = 4 ; 定义金属层NPLU = 5 ; 定义N +PPLU = 6 ; 定义P +CONT = 8 ; 定义接

21、触孔SUBSTRATE = SUB 100 ; 定义衬底操作块:这部分定义了要进行的检查操作,这部分往往包含逻辑运算(logical operation),利用已有的层经过一定的逻辑运算(and,or,not,xor),取出需要检查的层的图形,以进行DRC,检查操作包括检查图形的长度(length)、宽度(width)、间距(spacing)等。下面这一小段演示一下如何写操作块部分: not P_diff B_diff collect; and P_diff base emitter;width metal1 lt 8 output drc1;ext base lt 6 output drc1

22、 2;enc hole lt 4 output drc1 3; 2编译规则文件:规则文件编写完成后,用PDRACULA对其进行编译,PDRACULA完成的工作包括:检查规则文件有无语法上的错误;编译无误的规则文件,将其存入文件,文件包含着递交给Dracula的命令。3运行:在命令窗口中输入并回车。4查看输出结果:当在描述块中设计KEEP DATA=INQUERY时,运行完毕,便可到版图编辑窗口中查看输出信息,并根据相应信息修改版图。5. LVS验证LVS主要检查连接性错误和参数错误,它的具体执行步骤是:从版图中通过提取命令得到一个版图对应的网表,这个网表与用户的原理图网表进行同构检查,检查的类

23、型一般有:掩模区域检查、器件检查、节点检查、子电路检查。掩模区域检查:用于检查某一指定区域的版图是否与某一特定的节点相连;器件检查则是检查是否有源漏相连的器件、端点悬空的器件、衬底类型不符的器件。 节点检查:将查出具有不同名字对应于同一内部节点编号,或者具有相同名字但对应于不同节点编号的节点,前者意味着多个节点短接在一起,后者意味着同一节点被断开了。 电路方面的检查:ERC可用于查找与电源或地相连的子电路,以及电路的输入或输出是否与其他子电路相连。 子电路规则检查:不可能查找出所有的连接性错,有些错误需要通过比较版图网表与原理图是否同构来判断。 图-1.6所示的电路中,假设(a)为原理图网表,

24、(b)为版图网表,并且在比较的过程中,已知a与a、i和i是两对已经通过别的途径发现是互相匹配的节点,i与i的匹配,导致器件N与N1匹配,于是器件N2为不匹配器件,即是从匹配节点(a,a)到不匹配器件N2错误。和电学规则所检查出的那些较为平凡的错误相比,网表比较所能查出的错误,修改起来要困难一些,需要复杂的算法来查找匹配错误。 图-1.6 1.4 总 结由于在学习过程中学的知识还不够扎实,对IC设计的认识还不是很了解,对有些IC设计上的技术问题还没有认识到,但是通过此次写毕业论文对我来说是很好的锻炼的机会,使我对几年来所学的知识有了更深刻的认识,深刻领悟到以前学习中意识模糊的概念,对IC在设计上

25、的认识了解的更加全面些、更加深刻。1.5 鸣 谢最后,要感谢各位信息系的老师给了我这次锻炼的机会,其中特别要感谢我的指导老师陈瑞森老师对我的指导、帮助!附 录读书笔记IC设计市场大观崔澎 电子产品世界 2005.9通过对全文的阅读后,了解了国内外IC设计行业的发展情况及未来的发展趋势。北美是大赢家,台湾居次。IC设计行业作为IC产业的重要性是不可替代的。IC设计人才短缺是困扰全球IT业界的大问题,在信息蓬勃发展的中国,这个问题就更加显得突出了。世界IC设计行业的发展极不平衡。我国内陆地区IC设计行业的发展虽然进展很快,但相对台湾地区来说还是较慢。我国的IC设计也刚刚起步,虽然得到政府的支持和鼓

26、励,但是想要支撑起国内半导体产业,还是任重道远。IC设计业的发展对我国未来在IT业的发展具有重大的意义。集成电路版图设计的技巧吴冬燕 福建电脑, 2009,(04)集成电路版图设计是把设计思想转化为设计图纸的过程,包括数字电路和模拟电路设计。集成电路设计是指根据电路功能和性能的要求,在正确选择系统配置、电路形式、器件结构、工艺方案和设计规则的情况下,设计出满足要求的集成电路。通过对文章的阅读,了解了目前大部分IC公司采用的是UNIX系统,使用的版本是SunSolaris。本文介绍了软件的使用方法及设计过程中应带注意的问题事项(如DRC、 画栅、画pmos、布线等)。对IC设计的初学者对IC设计

27、的有一定的了解。集成电路设计的概述林健磊,殷瑞祥 中国新通信,2007.9文章介绍了集成电路发展的各个阶段及其基本特征。把集成电路设计划分为三个阶段:需求分析系统设计、逻辑设计、物理设计,并且通过对每个阶段的叙述,介绍了集成电路设计的方法和基本知识。最后描述了集成电路设计面对的问题和未来的发展前景。集成电路设计发展可分为三个阶段:手工设计、计算机辅助设计(CAD)、电子设计自动化(EDA)。集成电路设计的流程:需求分析和系统设计阶段、逻辑设计阶段、物理设计阶段。随着半导体技术的进步,集成电路的设计在设计规模和复杂程度上不断取得进步。集成电路设计方法日新月异,集成电路的设计是一个非常广阔的领域。

28、基于逆向工程的MPU及其改进芯片的设计陈瑞森 厦门大学理学硕士论文 2006通过对文章的阅读,解到IC设计的逆向过程,IC逆向过程中常常涉及到的问题如是否具有商业价值、对自身设计水平的提高是有利还是有害以及合法性。对于其中的合法性和侵权问题是有严格的区别的,说明了逆向工程的合法性。当然逆向工程的不合理运用有可能导致侵犯知识产权的后果,如果说逆向工程的产品在布图上与原产品相似度很高,那么就有可能侵犯了原产品的著作权,这个是在逆向设计过程中应当避免的。可以说正确实施逆向工程有利于提高芯片的设计技术,提高企业的竞争力。我们应当正确利用逆向工程带来的利益,避免侵权问题。数字电路EDA设计顾斌 赵明忠

29、西安电子科技大学出版社,2004.2通过对书本的阅读,了解了集成电路的设计方法:正向设计、逆向设计。正向设计:即根据产品缺的的指标和要求,从电路原理或系统原理出发,通过查阅相关规定和标准,利用已有的知识和鞥能力来设计模块和电路,最后得到集成电路物理事项所需要的几何图形。正向设计包括了三种基本的设计方法:自下而上(bottom up)、自上而下(top-down)和并行设计方法。对正向设计的三种方法做了详细的介绍,说明了其中的步骤和过程。对三种方法做了比较,认识到这三种方法的优点与缺的。基于逆向工程的MPU及其改进芯片的设计陈瑞森 厦门大学理学硕士论文 2006对文章的阅读,了解了逆向工程的设计

30、流程,以及逆向工程的工程技术以及工艺。版图分析:集成电路的版图定义为制造集成电路时所用的掩模版上的几何图形,这些几何图形包括阱、有源区、多晶硅、N+和P+注入、接触孔以及金属层等。版图分析的主要目的有:一方面判断出版图使用的工艺,另一方面从版图中提取电路逻辑图,以进行相应的电路仿真。IC工艺:双极工艺、MOS工艺、BIMOS 工艺。设计规则:最小宽度、最小间距、最小包围、最小延伸。cadence版图设计环境的建立及设计规则的验证王翠霞,范学峰,许维胜,余有灵,王子君(同济大学 半导体与信息技术研究所上海200092Technology file 中包括一下几个部分:层定义(Layer defi

31、nitions)、器件定义、层物理电学规则、布线规则和特殊规则。层定义包括: (1)该层的用途设定,用来做边界线的或者是引脚标识等;(2)工艺层:即lsw中显示的层(3)层的优先权:名字相同用途不同的层按照用途的优先权的排序(4)层的显示(5)层的属性器件模块中可以定义一些增强型器件、耗尽型器件、柱塞器件、引脚器件等,这些器件定义好之后,在作版图时可以直接调用该器件,从而减轻重复的工作量。层、物理、电学规则的模块包括层与层间的规则,物理规则和电学规则。层规则中定义了通道层与柱塞层。物理规则中主要定义了层与层间的最小间距,层包含层的最小余量等。电学规则中规定了各种层的方块电阻、面电容、边电容等电

32、学性质。 布线规则主要为自动布局布线书写的,在启动自动布局布线时,将照该模块中定义的线宽和线间距进行。Caliber 物理验证工具管良花 许苏兰 苏州中科集成电路设计中心EDA平台管理部CAD工程师随着芯片集成度和规模的不断提高,在设计的各个层次上锁需要进行的验证工作量也不断增加;同时芯片就阿公工艺的不断进步也对物理验证提出了更高的挑战。特别是对于版图设计工程师,DRC(设计规则检查)、LVS(版图与原理图一致性检查)和PEX(寄生参数提取)变得更加重要。文章介绍了Caliber解决验证难题的方法和一些使用技巧。主要表现在以下几个方面:1) 层次化的检查2) 直接进行layout 数据的转换3

33、) 特定区域局部检查4) 规则分组和选定5) 多线程6) DFM检查参考文献1 陈瑞森 基于逆向工程的MPU及其改进芯片的设计 厦门大学理学硕士论文20062顾斌 赵明忠. 数字电路EDA设计.西安电子科技大学出版社2004.2.3崔澎IC 设计市场大观,电子产品世界2005.94 吴冬燕. 集成电路版图设计的过程与方法J 苏州工职院, 2008,(02) 5吴冬燕. 集成电路版图设计的技巧J 福建电脑, 2009,(04) .6 林健磊,殷瑞祥.集成电路设计的概述 中国新通信,2007.9.7 王翠霞,范学峰,许维胜,余有灵,王子君. cadence版图设计环境的建立及设计规则的验证同济大学 半导体与信息技术研究所上海20009,2 管良花,许苏兰Caliber 物理验证工具苏州中科集成电路设计中心EDA平台管理部CAD工程师

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑/施工/环境 > 项目建议


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号