TPS54340DDAR中文资料.docx

上传人:牧羊曲112 文档编号:3167187 上传时间:2023-03-11 格式:DOCX 页数:3 大小:37.79KB
返回 下载 相关 举报
TPS54340DDAR中文资料.docx_第1页
第1页 / 共3页
TPS54340DDAR中文资料.docx_第2页
第2页 / 共3页
TPS54340DDAR中文资料.docx_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

《TPS54340DDAR中文资料.docx》由会员分享,可在线阅读,更多相关《TPS54340DDAR中文资料.docx(3页珍藏版)》请在三一办公上搜索。

1、TPS54340DDAR中文资料可调降压芯片tps54340 一 芯片用途 该芯片是一个内部集成高端MOSFET的可调降压芯片。可用于12V 24V 48V的工业,自动汽车或通讯电力系统。 二 主要参数 输入电压:4.5V-42V 负载最大工作电流:3.5A 高端MOSFET电阻:92m 电流控制模式的直流-直流转换器 静态工作电流:146A 固定转换频率范围:100kHz2.5MHz 内部软启动 FB端误差运放参考电压:0.8V 1% EN端最低工作电压:1.2V 1. 绝对最大额定参数2.引脚说明 Boot:需在1脚8脚之间加一个电容。如果该电容两端的电压低于高端MOSFET的最低工作电压

2、,那么该引脚停止工作,直至电容重新充满电。 Vin:外部电源供电,电压范围4.5V到42V。 EN:使能端:内部带有上拉电流源,最低工作电压:1.2V. RT/CLK:(输入口)定时电阻和外部时钟:当该端口外接一个接地电阻时,该脚的内部运放会让该 脚维持在一个固定电压值。如果该脚上拉到超过PLL 的阀值上限,该脚就变成了同步输入。此时工作模式改变,内部的运放停止工作而且该脚对内部的PLL而言是一个高阻抗的时钟输入。如果时钟在边缘停止,内部运放则会重新开始工作并返回到电阻程控频率的模式。 FB:(输入口)内部是一个反向输入的跨导误差运放。 COMP:Error amplifier output

3、and input to the output switch current (PWM) comparator.该脚连接频率补偿元件。 GND: 略 SW:内部高端MOSFET的电源,开关转换器的节点 Thermal pad:该焊盘需接地 3.内部结构 三 典型电路 工作原理:上电以后,EN由于R1 R2的分压获得一个大于1.2V的电压使芯片开始工作。此时Vout会输出一个电压,通过R5 R6的分压,使得FB获得电压,从而反馈给芯片。在FB端内部有一个误差运放,当反馈的电压高于0.8V时,芯片降低输出电压,FB的分压也下降,直到FB的电压在0.8V之后,芯片输出稳定的电压值。 相关元件值计算公

4、式: 1. 输出电感L1 Vin:最大输入电压 Vout:实际输出电压 Iout:最大输出电流 Kind:在该电路中默认取0.3 f:转换频率 2. 输出电容C6 Vout = Vout*4% Iout = 负载最大电流 负载最小电流 3.输出电压Vout Rhs = R5 Rls = R6 四 注意事项 1. 输出电容C6和输出电感L1对输出电压的纹波影响很大。如果是自制电感应尽量减小其产生的电阻,C6最好选用陶瓷电容。电容值得计算根据自己设计电路的要求计算,并使选用的电容的电容值大于计算值。 2. 调整输出电压的唯一方式是调整R5 R6的大小,如果要设计一个可调输出电压电路,应选用电位器 3. 输入电压的范围为4.5V42V。在实际电路中,应选用尽量高的电压值。因输出负载的电流值较大,输出功率较大。选用更高的输入电压可保证输入功率大于电路消耗功率,否则会导致电路异常。 4. 二极管优先选用B560C-13-F。 5. 典型电路所示的两端FB应直接相连。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号