桂林理工大学 数电模拟题.docx

上传人:牧羊曲112 文档编号:3597268 上传时间:2023-03-14 格式:DOCX 页数:7 大小:38.38KB
返回 下载 相关 举报
桂林理工大学 数电模拟题.docx_第1页
第1页 / 共7页
桂林理工大学 数电模拟题.docx_第2页
第2页 / 共7页
桂林理工大学 数电模拟题.docx_第3页
第3页 / 共7页
桂林理工大学 数电模拟题.docx_第4页
第4页 / 共7页
桂林理工大学 数电模拟题.docx_第5页
第5页 / 共7页
亲,该文档总共7页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《桂林理工大学 数电模拟题.docx》由会员分享,可在线阅读,更多相关《桂林理工大学 数电模拟题.docx(7页珍藏版)》请在三一办公上搜索。

1、桂林理工大学 数电模拟题一、填空题 1、2 = ( 54 )10 = ( 66 )8 = ( 0101,0100 )8421BCD 。 2、逻辑函数有 逻辑真值表 、 逻辑函数式 、 逻辑图 、 波形图 、 卡诺图 五种表示方法。 3、 单稳态触发器 有一个稳定状态和一个暂稳状态。 施密特触发器 有两个稳定状态、有两个不同的触发电平,具有回差特性。 多谐震荡器 没有稳定状态,只有两个暂稳态。以上三种电路均可由 CMOS反相器 外接少量阻容元件构成。若要把三角波变换成矩形波,应采用 施密特触发器 。 4. A/D转换是将 模拟信号转换为数字信号 的转换过程,通过 取样 、保持 、量化 、 编码

2、等四个步骤完成。 5. 在编码器 、寄存器、触发器、全加器、计数器、ROM中属于组合逻辑电路的有 编码器 、 全加器 、 计数器 。 6. 三态输出门 和 集电极开路门 门可实现线与功能。 7.产生竞争冒险的主要原因是 尖峰干扰脉冲 。 二、函数化简题 Y(A、B、C、D)=A+ABC+ABC+BC+BC =A+A(非)+(BC)(非)+ABC+C=1 用卡诺图把下逻辑函数化简成最简与或式。 解:F(A,B,C,D)=( m0 , m2 ,m3, m7 ,,m8, m 10,m11, m13, m15) 用卡诺图把下逻辑函数化简成最简与或式F=A,B,C,Dm(0,1,4,6,9,13)+d(

3、2,3,5,7,11,15) 三、分析设计题 1. 如图,写出下图电路的真值表和逻辑表达式 答: A 0 0 1 1 2.已知逻辑函数F=ABC+ABC+ABC+ABC 用4选1数据选择器74LS153来实现,连线时可附加适当门电路。 用3/8线译码器74LS138和适当门电路来实现。 3.已知负边沿JK触发器JK的波形图,试绘出输出信号Q和Q的波形图。 B 0 1 0 1 L 1 0 0 0 Y=A+BQ Q 在图P4.15的主从结构JK触发器电路中,已知CP和输入信号T的电压波形如图所示,试画出触发器输出端Q和Q的电压波形。设触发器的起始状态为Q=0。 图P4.15 CP t 0 T t

4、0 Q 0 Q 0 图A4.15 t t CP t 0 T 0 t 4.已知74LS163功能如下 清零CR使能端CTPCTT置数LD功能说明 清零CR 0 1 1 使能端CTPCTT * * 1 置数LD * 0 1 时钟CP 功能说明 清零 置数 记数 用置数法和清零法分别构成九进制计数器 4 已知集成同步计数器74LS160和74LS161的应用电路如图所示,试分析: (1) 指出图组成的电路是多少进制的计数器 CP EP D0 D1 D2 D3 C ET 74LS160 LD EP D0 D1 D2 D3 C ET 74LS160 LD 1 1 Y CP Q0 Q1 Q2 Q3 RD

5、CP Q0 Q1 Q2 Q3 RD CP 1 图 5.用二进制计数器74LS161设计一个11进制计数器,已知74LS161的功能表和逻辑图如图所示: (10 分) 74LS161的功能表 P、T:计数选通端;C:进位输出端; 6.已知3-8线译码器74LS138的功能表如下图所示,试画出用3-8线译码器74LS138和门电Y1=AC路产生的如下多输出逻辑函数的逻辑图。Y2=ABC+ABC+BC Y3=BC+ABC74LS138的功能表 S1 S2+S3 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 X X X X 1 1 1 1 1 1 1 1 X 1 X X X 1

6、 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 0 1 0 0 1 1 1 1 0 1 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 1 1 1 1 0 1 A2 Y0 A1 Y1 A0 Y2 Y3 Y4 Y5 S0 Y6 S1 Y7 S2 7.分析下图中的时序逻辑电路,写出它的(1)驱动方程 (2)状态方程(3)输出方程,(4)画出状态转换表和(5) 画出状态转换图. (15分) 分析如图所示同步计数器,假设触发器的初始状态均为 “0”,试分析: (1) 写出驱动方程、状态方程、输出方程。 (2) 画出状态转换图,指出是几进制计数器; Q2Q1 Q0 F0 Q J Q J Q J 1 F2 K Q F1 K QF0 K Q CP 分析用集成十进制同步可逆计数器CT74LS192组成的下列计数器分别是几进制计数器。CT74LS192的CR为异步清零端,LD为异步置数控制端,CPU、CPD为加、减计数脉冲输入端,CO和BO分别为进位和借位输出端。 请指出下列555电路的名称。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号