武大电气数字电路实验报告.docx

上传人:小飞机 文档编号:3603748 上传时间:2023-03-14 格式:DOCX 页数:48 大小:48.39KB
返回 下载 相关 举报
武大电气数字电路实验报告.docx_第1页
第1页 / 共48页
武大电气数字电路实验报告.docx_第2页
第2页 / 共48页
武大电气数字电路实验报告.docx_第3页
第3页 / 共48页
武大电气数字电路实验报告.docx_第4页
第4页 / 共48页
武大电气数字电路实验报告.docx_第5页
第5页 / 共48页
亲,该文档总共48页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《武大电气数字电路实验报告.docx》由会员分享,可在线阅读,更多相关《武大电气数字电路实验报告.docx(48页珍藏版)》请在三一办公上搜索。

1、武大电气数字电路实验报告数字电路实验报告 年级: 姓名: 学号: 数电实验 目录 实验一组合逻辑电路分析. 3 一、实验目的. 3 二、实验原理. 3 三、实验内容. 3 实验二组合逻辑实验(一)半加器和全加器 . 7 一、实验目的. 7 二、实验原理. 7 三、实验内容. 9 实验三组合逻辑实验. 13 数据选择器和译码器的应用. 13 一、实验目的. 13 二、实验原理. 13 实验四触发器和计数器. 17 一、实验目的. 17 二、实验原理. 17 三、实验内容. 19 实验五数字电路实验综合实验. 22 一、实验目的. 22 二、实验原理. 22 三、实验内容:. 24 实验六 555

2、集成定时器 . 27 一、实验目的. 27 二、实验原理. 27 三、实验内容. 28 实验七数字秒表. 33 一、实验目的. 33 二、实验原理. 33 键入作者姓名 2 数电实验 实验一 组合逻辑电路分析 一、实验目的 掌握逻辑电路的特点 学会根据逻辑电路图分析电路的功能 二、实验原理 74LS00集成片有四块二输入与非门构成,逻辑表达式为Y=AB。 74LS20由两块四输入与非门构成。逻辑表达式为Y=ABCD。 三、实验内容 根据下列实验电路进行实验: VCC5VJ10Key = AJ221U1A74LS00DX22.5 V U1C74LS00D6J33U1B74LS00D457VCCK

3、ey = BKey = CJ4Key = D将上述逻辑关系记录于下列表格中: A 0 B 0 C 0 D 0 Y 0 键入作者姓名 3 数电实验 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 0 1 0 0 0 1 0 0 0 1 1 1 1 1 分析下图电路的密码 密码锁开锁的条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为”1”,将锁打开。否则,报警信号为”1”,接通警

4、铃。 键入作者姓名 4 数电实验 VCC5V2.5 V J110VCCKey = BJ33Key = CJ474LS00DU3B74LS00D4Key = DKey = AJ22U2A65U1A774LS20DU4C74LS00D874LS00DU6B74LS00DVCC5VVCCU5A9U7A74LS00D10U8B74LS00D11122.5 V X1X2得出真指标如下: A 0 0 0 0 0 0 0 0 1 1 1 1 1 键入作者姓名 B 0 0 0 0 1 1 1 1 0 0 0 0 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 C 0 1 0 1 0 1 0 1 0

5、 1 0 1 0 Y 0 0 0 0 0 0 0 0 0 1 0 0 0 5 数电实验 1 1 1 1 1 1 0 1 1 1 0 1 0 0 0 由真值表可知此密码锁的密码是“1001”。 键入作者姓名 6 数电实验 实验二 组合逻辑实验(一)半加器和全加器 一、实验目的 熟悉用门电路设计组合电路的原理和方法步骤。 预习内容 复习用门电路设计组合逻辑电路的原理和方法。 复习二进制的运算。 利用下列元器件完成: 完成用“异或”门、“与或非”门、“与非”门设计全加器的逻辑图。 完成用“异或”门设计的3变量判奇电路的原理图。 二、实验原理 1、半加器 半加器是算术运算电路中的基本单元,是完成1位二

6、进制数相加的一种组合逻辑电路。 如果只考虑了两个加数本身,而没有考虑低位进位的加法运算,称为半加器。实现半加运算的电路称为半加器。两个1位二进制数的半加运算可用如下真值表所示。 输入 输出 键入作者姓名 7 数电实验 A 0 0 1 1 B 0 1 0 1 C 0 0 0 1 S 0 1 1 0 其中,A、B是两个加数,S表示和数,C表示进位数。有真值表可得逻辑表达式: S=AB+ABC=AB 由上述表达式可以得出由异或门和与门组成的半加器。 2、全加器 全加器能进行加数、被加数和低位来的进位信号相加,并根据求和结果给出该位的进位信号。 根据全加器的功能,可列出它的真值表。 输入 A 0 0

7、0 0 1 键入作者姓名 输出 B 0 0 1 1 0 Ci 0 1 0 1 0 Co 0 0 0 1 0 S 0 1 1 0 1 8 数电实验 1 1 1 0 1 1 1 0 1 1 1 1 0 0 1 其中A和B分别是被加数及加数,Ci为低位进位数,S为本位和数,Co为向高位的进位数。得出全加器逻辑表达式: S=ABCi+ABCi+ABCi+ABCi=ABCiCo=AB+ABCi+ABCi=AB+(AB)Ci 3、集成4位超前进位加法器74HC283 U11214351115267A4A3A2A1B4B3B2B1C0C49SUM_4SUM_3SUM_2SUM_110131474LS283D

8、由于串行进位加法器的速度受到进位信号的限制,人们又设计了一种多位数超前进位加法逻辑电路,使每位的进位只由加数和被加数决定,而与低位的进位无关。 三、实验内容 1、用异或门、与或非门、与非门组成全加器,电路图如下图所示: 键入作者姓名 9 数电实验 VDD5V13J12124U1B6128X1U2A3X22.5 V 2.5 V U1A3574LS00D910Key = A74LS00DU1C74LS00D13J2274LS00D1213U1D11Key = B74LS00DGND图2-1 全加器 实验结果填入下表中: 被加数A 加数B 新进位C 和S 0 0 0 0 0 1 0 1 1 0 0

9、1 1 1 1 0 2、用异或门设计3变量判奇电路,要求变量中1的个数为奇数时,输出为1。否则为0。实验电路图如下图所示。 键入作者姓名 10 数电实验 VDD5VJ1U2AKey = 0J274LS136NU2B74LS136NX12.5 V Key = 1J3Key = 2图2-2 三变量判奇电路 实验结果填入下表中: 输入A 输入B 输入C 输出L 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 3、用异或门、与或非门、与非门组成全加器,电路实验图如下。 VDD5VJ1U1A3VDD5VR25k45VDD5VR15kU1B6X12.5 V X22.5 V

10、1Key = 0J2274LS136D74LS136D2345U3B6Key = 1J3U2A74LS00DKey = 2GND74LS51D图2-3 全加器 键入作者姓名 11 数电实验 被加数Ai 加数Bi 前级进位Ci-1 和Si 新进位Ci 0 0 0 1 0 0 0 1 0 1 1 0 0 0 1 0 0 1 0 1 0 0 1 1 0 4、“74LS283”全加器逻辑功能测试 测试结果填入下表: 被加数A4A3A2A1 加数B4B3B2B1 前级进位C0 和S4S3S2S1 新进位C4 0 1 1 1 0 0 0 1 0或1 1000/1001 0 1 0 0 1 0 1 1 1

11、0或1 0000/0001 1 键入作者姓名 12 数电实验 实验三 组合逻辑实验 数据选择器和译码器的应用 一、实验目的 熟悉数据选择器和数据分配器的逻辑功能和掌握其使用方法。 二、实验原理 数据选择器74LS151工作原理 数据选择器又称多路转换器或称多路开关,其功能是从多个输入数据中选择一个送往唯一通道输出。74LS151互补输出的8选1数据选择器,其引脚图如下图所示. U1432115141312111097D0D1D2D3D4D5D6D7ABCGYW5674LS151D使能端S=1时,不论A2、A1、A0状态如何,均无-输出,多路开关被禁止。 使能端S=0时,多路开关正常工作,据地址

12、码A2、A1、A0的状态选择D0D7中某一个通道的数据输送到输出端Q。 数据分配器3-8线译码器74LS138工作原理 在译码器是能段输入数据信息,器件就成为一个数据分配器,如图所示为74LS138的引脚图。 键入作者姓名 -13 数电实验 U1123645ABCG1G2AG2BY0Y1Y2Y3Y4Y5Y6Y71514131211109774LS138D该译码器共有3位二进制输入A、B、C,共8种状-态的组合,即可译出8个输出信号Y0Y7,输出为低电平有效。另外三个是使能端,当G1端接高电平,G2、G3接地电平时,译码器处于工作状态。 三、实验内容 1、数据选择器的使用 当使能端EN=0时,Y

13、是A2、A1、Ao和输入数据DOD7的与或函数,其表达式为:Y=mgDi。式中mi是A2、A1、Ao构成i=07的最小项,显然当Di=1时,其对应的最小项mi在与或表达式中出现,当Di=0时,其对应的最小项就不出现,利用这一点,不难实现组合电路。 将数据选择器的地址信号A2、A1、Ao作为函数的输入变量,数据输入DOD7作为控制信号,各最小项在输出逻辑函数中是否出现,是能段EN始终保持低电平,这样,八选一数据选择器就成为一个三变量的函数产生器。 用八选一数据选择器74LS151产生逻辑函数 L=ABC+ABC+ABC+ABC=m1D1+m3D3+m6D6+m7D7-该式符合表达式1的标准,显然

14、D1、D3、D6、D7都应该等于1,键入作者姓名 14 数电实验 而式中没有出现的最小项m0、m2、m4、m5,它们的控制信号D0、D2、D4、D5都应该等于0。由此可以画出该逻辑函数产生器的逻辑图。 X1VCC5V432115141312D0D1D2D3D4D5D6D7ABCG2.5 V U1YW564VCCGND12J1111097GNDKey = SpaceJ23Key = SpaceJ3GND74LS151DKey = SpaceGNDGNDGND图 3-1 74LS151构成的八一数据选择器电路图 用八一数据选择器74LS151产生逻辑函数 L=ABC=ABC+ABC+ABC+ABC

15、=m1D1+m2D2+m4D4+m7D7-即74LS151输入端1、2、4、7接高电平,其余接低电平。 2、3线-8线译码器的应用 用3线-8线译码器74LS138和与非门构成一个全加器。S=ABCi=m=Y1Y2Y4Y7 C0=AB+(AB)Ci=AB+ABCi+ABCi=m(3,5,6,7)=Y3Y5Y6Y7键入作者姓名 15 数电实验 图 3-2 74LS138构成的全加器电路图 键入作者姓名 16 数电实验 实验四 触发器和计数器 一、实验目的 熟悉JK触发器的基本逻辑功能和原理。 了解二进制计数器工作原理。 设计并验证十进制、六进制计数器。 二、实验原理 1、触发器 在时钟边沿脉冲作

16、用下的状态刷新称为触发,具有这种特性的存储单元称为触发器。不同电路结构对时钟脉冲的敏感边沿可能不同。触发器在每次时钟脉冲触发沿到来之前的状态成为现态,而在此之后的状态称为次态。 触发器的逻辑功能是指次态与现态、输入信号之间的逻辑关系,这种关系可以用状态图、特性表、特性方程来描述。按照逻辑功能的不同,通常可以分为D触发器、JK触发器、T触发器、SR触发器。 2、JK触发器 JK触发器是数字电路触发器中的一种电路单元。JK触发器具有臵0、臵1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。可用简单的附加电路转化为其他功能的触发器。由JK触发器可以构成D触发器和T触发器。JK触发器如

17、下图: 键入作者姓名 17 数电实验 U1SETJCPKJCLKKRESETQQQQJK_FF-n-nQ=JQ+KQ特性方程:n+1 当J=1,K=0,触发器的下一状态将臵1;当J=0,K=1,将臵0;当J=K=0,触发器状态保持不变;当J=K=1,触发器翻转。 3、SR触发器 把两个与非门G1、G2的输入、输出端交叉连接,即可构成基本RS触发器。仅有复位和臵位功能的触发器成为SR触发器。当S=R=1,触发器状态不确定。SR触发器必须遵循SR=0的约束条件。逻辑符号如下: U3SETSCPRSCLKRRESETQQQSR_FF_NEGSR Q-n+1Q=S+RQn SR=0(约束条件) 特性方

18、程:实际上,另J=S,K=R,便可用JK触发器实现SR触发器所有逻辑功能。 4、D触发器 逻辑符号如下: 键入作者姓名 18 数电实验 U4SETDCPDCLKQQQQD_FF_NEGSR RESETn+1Q=D 特性方程:常用的D触发器有主从触发器和维持阻塞触发器。D触发器的功能也较为完善。可以转化为JK、SR、T、T触发器等。 三、实验内容 RS触发器逻辑功能测试 用一块74LS00与非门构成RS触发器,连接CP端,然后从CP输入单脉冲,实验原理图如下: X2VCC5V12.5 V 2Q2.5 V 74LS00DVCCJ130Key = SpaceJ2U1AU1B74LS00D4Key =

19、 Space用万用表测试Q及Q的电位,记录与下表: 键入作者姓名 19 数电实验 R S Q Q 触发器电位 0 1 1 0 1 0 1 0 0 1 0 1 1 0 1 0 1 0 1 连接CP端,然后从CP输入单脉冲。按下表进行测试并记录于表格。 实验结果及分析 1、当R端无效,S端有效时,则Q=0,Q=1,触发器臵1。 2、当R端有效、S端无效时,则Q=1,Q=0,触发器臵0。 当触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q有两种互补的稳定状态。S=0,R=1使触发器臵1,或称臵位。因臵位的决定条件是S=0。若触发器原来为1态,欲使之变为0态,必须令R端的电平由1变0,S端的

20、电平由0变1。 3、当RS端均无效时,触发器状态保持不变。 4、当RS端均有效时,触发器状态不确定。 在此条件下,两个与非门的输出端Q和Q全为1,在两个输入信号都同时撤去后,由于两个与非门的延迟时间无法确定,触发器的状态不能确定是1还是0,因此称这种情况为不定状态,这种键入作者姓名 20 数电实验 情况应当避免。 键入作者姓名 21 数电实验 实验五 数字电路实验综合实验 一、实验目的 学会计数器,译码器,寄存器,显示器的内容。 熟悉有关元件器件的脚管排列。 设计十进制计数译码显示电路。画出电路图。 二、实验原理 计数器分为同步计数器和异步计数器;按计数数值增减分类可分为加计数器,减计数器和可

21、逆计数器;计数器的容量来区分。例如五进制,六十进制计数器等,计数器的容量也成为模,一个计数器的状态等于其模数。 异步计数器是一个四位异步二进制计数器,它由4个T触发器组成。计数脉冲CP通过输入缓冲器加至触发器FF0的始终脉冲输入端,每输入一个计数脉冲,FF0翻转一次。FF1,FF2和FF3都以前级触发器的Q端输出作为触发信号,当Q0由1变为0时,FF1翻转,区域类推。从出台0000开始,每输入一个计数脉冲,计数器的状态就按二进制编码递增1,输入第16个计数脉冲开始,每输入一个计数脉冲,计数器的状态就按二进制编码值递增1,输入第16个脉冲构成一个计数周期,是模16加数器。其中Q0的频率是CP的1

22、/2,即实现了二分频,Q1得到CP的四分频,以此类推,Q2,Q3分别对CP进行了8分频键入作者姓名 22 数电实验 和16分频,因而,计数器也可作为分频器使用。 异步计数器的原理,结构简单,因而触发器不是同时翻转,而是逐级脉动翻转实现的,故亦称为波纹计数器。当计数器从0111加1时,先后要经过0110,0100,0000几个状态,才最终翻转为1000。如果对0110,0100,0000译码时,这时译码输出端则会出现毛刺状波形。 同步二进制计数器,Q0在每个计数脉冲到来时都要翻转一次;Q1需要在Q0-=Q1=1时需要准备好翻转条件,更多的位数。于是,同步二进制计数器可用T触发器来实现,根据每个触

23、发器状态翻转的条件确定其T输入端的逻辑值,以控制它是否翻转。 时钟脉冲CP 是计数脉冲输入端,也是芯片内4个触发器的公共时钟输入端。 异步清零CR 当它为低电平时,无论其它输入端是何种状态,都使芯片内所有触发器状态臵0,称为异步清零。CR有优先最高的控制权。下述各信号都是在CR=1时才起作用。 并行臵数使能PE 臵数控制端。只需在CP上升沿之前保持低电平,数据输入D3D0的逻辑值便在CP上升沿到来后臵入芯片4个相应的触发器中。 同步并行预臵 为保证数据正确输入,要求PE在CP上升沿之前建立稳定的低电平,其最短提前时间称为建立时间t,PE臵数操作具有次高优先级,仅低于CR,计数和保持操作时间都要

24、求PE=1。 数据输入端D 在上升沿到来后,D3D0的数据便直键入作者姓名 23 数电实验 入触发器。该市徐与D触发器相似。CP上升沿对D的时序要求如图。 计数使能端CEP 只要在CP上升沿到来前至少一个建立时间t期间内保持高电平,且CET=1,CP上升沿就能使计数器进行一次计数操作。它与CP上升沿时序如图。CEP主要控制本芯片的计数操作。 计数使能端CET 该信号和CEP做与运算后实现对本芯片的技术控制,当CET,CEP=0,即有两个计数使能端中有0时,不管有无CP脉冲作用,计数器都将停止计数,保持原有状态;当CR=PE=CEP=CET=1时处于计数状态。与CEP不同的是,CET还直接控制着

25、进位输出信号TC。 进位信号TC 只有当CET=1, 且Q3Q2Q1Q0=1111时,TC才为1。表明下一个CP上升沿到来时将会有进位发生。 三、实验内容: 按自行设计的电路图接线。 1、六进制 键入作者姓名 24 数电实验 U3VCC5VU13456710219ABCDENPENTLOADCLRCLKQAQBQCQDRCO1413121115DCD_HEXU2A74LS00DV150 Hz 5 V 74LS163DGNDGND2、十进制 U3VCC5VU13456710219ABCDENPENTLOADCLRCLKQAQBQCQDRCO1413121115DCD_HEXU2A74LS00DV

26、150 Hz 5 V 74LS163DGNDGND3、六十进制 键入作者姓名 25 数电实验 U3VCC5VU13456710219ABCDENPENTLOADCLRCLKQAQBQCQDRCO1413121115U6DCD_HEX412341322314DCD_HEXU2A74LS00DV150 Hz 5 V 74LS163DGNDVCC5VGNDU43456710219ABCDENPENTLOADCLRCLKQAQBQCQDRCO1413121115U5A74LS00D74LS163DGND合上电源。当计数器预臵初始状态“0000”后,将“指数”改为“1”态,由CP输入1HZ的连续方波。检

27、查输入脉冲数与显示器上显示的十进制数字是否相符。 键入作者姓名 26 数电实验 实验六 555集成定时器 一、实验目的 熟悉与使用555集成定时器。 二、实验原理 555定时器如下图所示 U1555_TIMER_RATEDVCCRSTDISTHRTRICONGNDOUT器件说明:555集成定时器包括一个放电三极管T,两个电压比较器,一个基本RS触发器以及5KW电阻组成的分压器。比较器上的参考电压从分压器电阻上去的,分别为2E3和E3。高电平触发端6和低电平触发端2作为阀值端和外触发输入端,用来启动电路电路。RST复位端为低电平时,电压输出为低电平,电压控制端CON可以在一定范围内调节比较器的参

28、考电压,不用是将它与地之间接0.01mF的电容器,以防止干扰电压引入。电源电压范围+4.5+13V,输出电流可高达200mA。利用这种定时器,只需外接RC电路,就可以构成单稳电路,多谐振荡器,施密特触发器,接触开关等,应用广泛灵活。 555定时器的功能表 键入作者姓名 27 数电实验 输入 阀值输入v11 v12 输出 触发输入复位RD -输出vo T放电管 导通 截止 导通 不变 X 2VCC32VCC32VCC3X VCC3VCC3VCC30 1 1 1 0 1 0 不变 555定时电路的几个特点: 555在电路结构上由模拟电路和数字电路组合而成,它将模拟功能和数字功能兼容一体,能够产生精

29、确的时间延时和振荡。 它采用单电源,双极型555的电压范围为4.515V,而CMOS型的电源适应范围更宽,为218V。这样,它就可以和模拟运算放大器和TTL或CMOS数字电路公用一个电源。 555可独立构成一个定时电路,且定时精度高。 555的最大输出电流达200mA,带负载能力强,可直接驱动小电机、喇叭、继电器等。 三、实验内容 1、555单稳电路 按图连接,组成一个单稳触发器。 键入作者姓名 28 数电实验 测量输出端、控制端的电位并与理论计算值比较。 用示波器观察输出波形以及输出电压的脉宽。tw=RCln3=1.1RC。 VCC5VU1555_TIMER_RATEDVCCRSTOUTX1

30、2.5 V 3VCCR1100k1C110uF04V12C210nF1 Hz 05 V DISTHRTRICONGND0图1 由555定时器构成的单稳态触发器 2、555多谐振荡器 按图接线,组成一个多谐振荡器。输出矩形波的频率为:. f=(R1+1.432R2)C用示波器观察输出波形。 键入作者姓名 29 数电实验 VCC5VVCCR2100kRSTU1555_TIMER_RATEDVCCOUTX12.5 V 31R110k52C1270pF0C210nFDISTHRTRICONGND0图2 555定时器构成的多谐振荡器 3、接触开关 按图接线,构成一个接触开关。摸一下触摸线,LED亮一秒。

31、 VCC5VU1555_TIMER_RATEDX12.5 V VCCVCCR2100k1RSTDISTHRTRIOUT3C3100nFC147uFCON2C450nFGND0触摸线图 3 由555定时器构成的触摸开关 实验现象分析 键入作者姓名 30 数电实验 1、555单稳电路 Vccv没有触发信号时输入端处于高电平,如果接通电源,电路处于一种稳定状态vo=0。若触发输入端施加触发信号,电路的输出状态由低电平跳变到高电平,电路进入暂稳态。此后电容C充电,当C充电至vc=2Vcc3,电路的输出电压vo有高电平翻转为低电平,同时555定时器中的反放电三极管导通,于是电容C放电,电路返回到稳定状态

32、。 2、555多谐振荡器 电路接通电源后,电容C被充电,当vc上升到2Vcc3时,使输出vo为低电平,同时放电三极管T导通,此时电容C通过R1和三极管放电,vc下降。当vc下降到Vcc3时,vo翻转为高电平。当放电结束时,T截止,2Vcc3Vcc将通过R1、R2向电容器C充电,当vc上升到时,电路又翻转为低电平。如此周而复始,于是在电路的输出端就得到一个周期性的矩形波。 3、555接触开关 当触摸端悬空时相当于接高电平,最终输出vo为低电平,灯灭。用手触摸2端瞬间相当于2端接地臵的电平,输出端为高电平即灯亮,电容C1被充电。当手拿开后,触摸端由恢复为悬空状态,电容C1放电则灯亮持续到电容放电完

33、毕。 接触过程相当于给输入端2一个下降沿的单脉冲,所以其工作原理与单稳电路相同。 键入作者姓名 31 数电实验 实验总结 555定时器中比较器因为没有反馈电路,所以比较器只能工作在饱和区和截止区,即比较器只能输出两个状态。当同相端电压反相端电压时,输出为高电平,反之为低电平,由此控制基本RS触发器的工作状态。 555控制电压端通常接一个电容防止干扰电压的引入,如果在此端施加一个外电压,比较器的参考电压将发生变化,电路相应的阀值,触发电平也将随之变化,进而影响电路的工作状态。 键入作者姓名 32 数电实验 实验七 数字秒表 一、实验目的 了解数字计时装臵的基本工作原理和简单设计方法。 熟悉中规模

34、集成器件和半导体显示器的使用。 了解简单数字装臵的调试方法,验证所设计的数字秒表的功能。 实验参考元件 集成元件:555一片 74LS163二片 74LS248二片 LED二片 74LS00二片。二极管IN4148一个;电位器100K一个;电阻、电容。 二、实验原理 原理框图 74LS163工作原理 74LS163为可预制的4位二进制同步计数器。 清除同步:当清除端为低电平时,在时钟端上升沿作用下,才可能完成清除功能。 键入作者姓名 数码显示器 译码电路 秒计数器 控制电路 秒信号发生器 33 数电实验 预臵同步:当臵入控制端为低电平时,在CLK上升沿作用下,输出端与数据输入端相一致。 计数同

35、步:当ENP、ENT均为高电平时,在CLK上升沿作用下从而消除了异步计数器中出现的计数尖峰。74LS163QAQD同时变化,的ENP、ENT跳变与CLK无关。 在不外加门电路的情况下,可级联成N位同步计数器。 U1并行数据输入端3123456710219ABCDENPENTLOADCLRCLKQAQBQCQDRCO141312117计数控制端同步并行置入控制端输出端4515进位输入端同步清除输入端74LS163D时钟输入端图 1 74LS163引脚图 74LS248工作原理 74LS248是BCD码到七段码的显示译码器,它可以直接驱动共阴极数码管。它的外引脚图如下图所示: U17126354ABCDLTRBIBI/RBOOAOBOCODOEOFOG131211109151474LS248D图 2 74LS248引脚图 74LS148在使用时注意以下几点: BI必须开路或保持高电平。要求输入数字015时“灭灯输入端”键入作者姓名 34 数电实验 如果不要灭十进制的0,则“动态灭灯输入”RBI必须开路或保持高电平。 当灭灯输入端BI接低电平时,不管其它输入为何种电平,所有各段输出均为低电平。 当“动态灭灯输入端”RBID、C、B、A输入为低电平而“灯测试端”LT为高电平时,所有各段输出均为低电平,并且“动态灭灯输出端”RBO处于低电平。 “灭灯输入/动态灭灯

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号