同步时序逻辑电路的设计方法课件.ppt

上传人:牧羊曲112 文档编号:4027344 上传时间:2023-04-01 格式:PPT 页数:23 大小:832KB
返回 下载 相关 举报
同步时序逻辑电路的设计方法课件.ppt_第1页
第1页 / 共23页
同步时序逻辑电路的设计方法课件.ppt_第2页
第2页 / 共23页
同步时序逻辑电路的设计方法课件.ppt_第3页
第3页 / 共23页
同步时序逻辑电路的设计方法课件.ppt_第4页
第4页 / 共23页
同步时序逻辑电路的设计方法课件.ppt_第5页
第5页 / 共23页
点击查看更多>>
资源描述

《同步时序逻辑电路的设计方法课件.ppt》由会员分享,可在线阅读,更多相关《同步时序逻辑电路的设计方法课件.ppt(23页珍藏版)》请在三一办公上搜索。

1、6.4 同步时序逻辑电路的设计方法,6.4.1 简单同步时序逻辑电路的设计 简单时序逻辑电路:是指用一组驱动方程、状态方程和输出方程完全可以描述其逻辑功能的电路。设计的一般步骤一、分析设计要求,找出电路应有的状态转换图或状态转换表1.确定输入/输出变量、电路状态数。2.定义输入/输出逻辑状态以及每个电路状态的含义,并将电路状态顺序进行编号。3.按设计要求实现的逻辑功能画出电路的状态转换图或列出状态转换表。二、状态化简 若两个电路状态在相同的输入下有相同的输出,并转向同一个次态,则称为等价状态;等价状态可以合并。,三、状态编码1.确定触发器数目。2n-1 M 2n2.给每个状态规定一个n位二进制

2、代码。(通常编码的取法、排列顺序都依照一定的规律)四、从状态转换图或状态转换表画出次态卡诺图,然后求出电路的状态方程,驱动方程和输出方程。五、根据得到的驱动方程和输出方程画出逻辑图。六、检查所设计的电路能否自启动。,例:设计一个串行数据检测电路。正常情况下串行的数据不应连续出现3个或3个以上的1。当检测到连续3个或3个以上的1时,要求给出“错误”信号。,解:一、首先进行逻辑抽象,建立电路的状态转换图取输入数据为输入变量,用A表示;取检测结果为输出变量,用Y表示;正常时Y=0、有错时Y=1。设电路没有输入1之前状态为S0,输入一个1以后状态为S1,连续输入两个1以后状态为S2,连续输入3个或3个

3、以上1以后状态为S3 二、状态化简等价状态:若两个电路状态在相同的输入下有相同的输出,并且转向同一个次态,则称这两个状态为等价状态。观察发现:S2、S3是等价状态,三、规定电路状态的编码取n=2,取Q1Q0的00、01、10为S0、S1、S2;,四、填写次态卡诺图,且化简得到状态方程,五、选用JK触发器,求方程组,六、画逻辑图,七、检查电路能否自启动,能自启动,将无效状态 代入状态方程和输出方程计算,得到A=1时次态转为10、输出为1;A=0时次态转为00、输出为0。,6.4.2 复杂时序逻辑电路的设计,采用层次化结构设计方法,无论哪一种做法,首先都需要将整个电路逐级划分为若干比较简单的、容易

4、实现的功能模块,每个模块实现一定的逻辑功能。在比较复杂的时序逻辑电路中,通常还必须设计一个控制电路,用来控制这些模块电路按照规定的时序运行。通常把这种含有控制模块的数字电路称为数字系统。一般用自底向上的方法设计,则用已有的标准化中、小规模集成电路完全可以实现每一个底层模块的功能。,例6.4.3 设计一个简单的电子钟,要求以十进制数显示时、分、秒,并具有时、分、秒校准功能。解:根据设计要求,首先将电子钟划分为计时电路、显示电路和计时/校准控制电路三个顶级模块。将计时电路划分为秒计数器、分计数器和时计数器三个下一级模块。将显示电路划分为秒显示、分显示和时显示三个下一级模块。解读:图6.4.13,6

5、.5 时序逻辑电路中的竞争冒险现象 分为两类:*由组合逻辑电路的竞争冒险所引起。产生的输出脉冲噪声不仅影响整个电路的输出,还可能使存储电路产生误动作。如果存储电路中触发器的输入信号和时钟信号在状态变化时配合不当,也可能导致触发器误动作。分析图6.5.1,学习基本要求:1、掌握时序逻辑电路的分析方法 2、掌握同步计数器的设计方法3、掌握常用时序逻辑器件(集成计数器、移位寄存器)逻辑功能和应用重点与难点:1、时序逻辑电路的分析2、用时序逻辑器件构成任意进制计数器(包括分析和设计两部分),本章学习要求,作业:选作P192 6.26,4、重点掌握由555定时器组成的多谐、单稳、施密特触发器的电路、工作

6、原理及电路主要参数的估算。,1、熟练掌握多谐振荡电路、单稳态电路、施密特触发电路的工作特点;正确理解其电路组成及工作原理。,2、掌握多谐、单稳、施密特触发器MSI器件的逻辑功能及主要参数的估算。,3、掌握555定时器的工作原理。,教学基本要求,第9章 脉冲波形的产生和整形,9.1 矩形脉冲的特性参数,脉冲幅度Vm:脉冲电压波形的高、低电平之差。脉冲宽度TW:从脉冲前沿的0.5Vm到达脉冲后沿0.5Vm所需的时间。上升时间tr:脉冲上升沿从0.1Vm上升到0.9Vm所需要的时间。下降时间tf:脉冲下降沿从0.9Vm下降到0.1Vm所需要的时间。脉冲周期T:相邻两个脉冲之间的时间间隔。占空比q:脉

7、冲宽度与脉冲周期的比值。,脉冲波形的获取,通常有两种方法:,1、将已有的非脉冲波形通过波形变换电路获得;如单稳态电路、施密特触发电路。,2、采用脉冲信号产生电路直接获得;如多谐振荡电路。,1、电路组成:,2、工作原理,9.2 施密特触发电路9.2.1 施密特触发电路的工作原理,根据叠加原理:,由CMOS反相器组成,(1)I上升,当I=0时,,正向阈值电压(VT+):输入信号在上升过程中,使输出电平发生跳变时所对应I 的值。,I为三角波,负向阈值电压(VT-):输入信号在下降过程中,使输出电平发生跳变时所对应I 的值。,施密特触发电路的电压传输特性:,同相输出施密特触发器,反相输出施密特触发器,

8、施密特触发电路的工作特点:,强调:施密特触发器属于电平触发器件。电平触发:电路状态的维持和转换都取决于输入信号的电平。,1、电路具有两个不同的阈值电压,存在回差。,输入信号在上升过程中,使输出电平发生跳变时所对应I 的值正向阈值电压(VT+);输入信号在下降过程中,使输出电平发生跳变时所对应I 的值负向阈值电压(VT-)。,2、由于输出状态转换时有正反馈过程发生,所以输出电压波形的边沿很陡,可以得到比较理想的矩形输出脉冲。,集成施密特触发器,2.TTL集成施密特触发器74LS14,1.CMOS集成施密特触发器CC40106,1、用于波形变换,例:,已知UI为半波,UI m=9V,,电路的VT+=6V,VT-=3V,UOH=VDD,试画UO波形。,9,6,3,VT+,VT-,VDD,VDD,9.2.2 施密特触发电路的应用,2、用于脉冲整形,VT+,VT-,VT+,VT-,VT+,VT-,3、用于脉冲鉴幅,P249 9.5,熟练掌握施密特触发电路的工作特点、回差的估算和应用。,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号