数字电路组合逻辑电路中的竞争与冒险.ppt

上传人:小飞机 文档编号:4980054 上传时间:2023-05-27 格式:PPT 页数:18 大小:296KB
返回 下载 相关 举报
数字电路组合逻辑电路中的竞争与冒险.ppt_第1页
第1页 / 共18页
数字电路组合逻辑电路中的竞争与冒险.ppt_第2页
第2页 / 共18页
数字电路组合逻辑电路中的竞争与冒险.ppt_第3页
第3页 / 共18页
数字电路组合逻辑电路中的竞争与冒险.ppt_第4页
第4页 / 共18页
数字电路组合逻辑电路中的竞争与冒险.ppt_第5页
第5页 / 共18页
点击查看更多>>
资源描述

《数字电路组合逻辑电路中的竞争与冒险.ppt》由会员分享,可在线阅读,更多相关《数字电路组合逻辑电路中的竞争与冒险.ppt(18页珍藏版)》请在三一办公上搜索。

1、1,4.5 组合逻辑电路中的竞争冒险,竞争冒险现象及其原因,逻辑冒险的检查和消除,功能冒险的消除,2,竞争冒险现象及其原因,竞争:在组合电路中,信号经由不同的路径达到某一会合点的时间有先有后的现象;,如门的延迟时间为0,则输出 F恒为逻辑0。,冒险:由于竞争而引起电路输出发生瞬间错误。表现为输出端出现了原设计中没有的窄脉冲(毛刺)。,3,4,信号经过任何逻辑门电路时都会有一定的延迟,所以如果信号从输入到输出的过程中,在不同通路上经过的门的级数不同,或者各个门电路平均延迟时间不同,就存在着竞争,并可能出现冒险。,竞争冒险就是因信号传输延迟时间不同,而引起输出逻辑错误的现象。,4.5.1 竞争冒险

2、的现象及其原因,5,6,逻辑冒险的检查与消除方法,逻辑冒险是指只有一个输入逻辑变量发生变化所产生的冒险,代数法检查检查表达式是否可在一定条件下成为卡诺图检查观察是否存在“相切”的卡诺圈画卡诺图,并按原表达式形式画出合并圈观察两个合并圈之间是否有相邻最小项(相切),7,逻辑冒险,解:变量A和C具备竞争的条件,应分别进行检查。,检查C:,C发生变化时不会产生险象.,逻辑冒险的检查与消除方法,8,检查A:,当B=C=1时,A的变化可能使电路产生险象.,逻辑冒险的检查与消除方法,9,因此当BD=1,C0时,电路可能由于A的变化而产生险象。,逻辑冒险的检查与消除方法,10,逻辑冒险的检查与消除方法,增加

3、冗余项代数法卡诺图增加惯性延时电路用选通脉冲(时间门)取样,11,代数法消除逻辑冒险,例:原电路对应的函数表达式为,根据公式增加冗余项BC,有,12,消除逻辑冒险后的电路,13,用卡诺图消除逻辑冒险,卡诺图中增加冗余圈以消除“相切”,00 01 11 10,00011110,AB,CD,1,1,1,1,1,1,0,1,0,0,0,1,0,0,0,0,14,增加乘积(冗余)项,消除了C跳变时对输出状态的影响,从而消除了冒险。,当A=B=1时,,1,1,G5输出为1,,G4输出亦为1;,15,用惯性延时电路消除逻辑冒险,在电路的输出端连接一个惯性延时环节,通常是RC滤波器。,电容器容量为420pF之间,16,功能冒险的消除方法,1.惯性延迟,输出端电容器致使输出波形上升沿和下降沿变化变慢,可对于很窄的负跳变脉冲起到平滑的作用,但也降低了电路工作速度,2.时间门选通,17,本章小结,组合电路设计分析冒险常用中规模组件编码器译码器运算电路:加法器 比较器数据选择器,18,补充题:应用74LS138设计地址译码器,译出输入地址A7,A0A8H,AFH。试仅用一片74LS151,不加任何门电路实现逻辑函数:,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号