《维持阻塞触发器.ppt》由会员分享,可在线阅读,更多相关《维持阻塞触发器.ppt(35页珍藏版)》请在三一办公上搜索。
1、维持阻塞触发器,1.电路结构与工作原理,由3个基本SR锁存器组成,根据 确定触发器的状态,0,1,1,D,1,&,C,P,Q,1,&,G3,3,&,&,&,Q,2,Q,3,S,R,Q,4,D,Q,Q,&,CP=0,Qn+1=Qn,D 信号进入触发器,为状态刷新作好准备,2、工作原理:,触发器,状态不变,G2,G1,G4,G5,G6,维持阻塞触发器,0,1,D,当CP 由0跳变为1,1,0,0,D,在CP脉冲的上升沿,触法器按此前的D信号刷新,1,1,G2,G4,G6,G5,G3,2、工作原理:,维持阻塞触发器,当CP=1,置0维持线,1,1,0,D信号不影响、的状态,Q的状态不变,0,置1阻塞
2、线,如Qn+1=0,G1,G2,G3,G4,G5,G6,0,1,D不能改变Q3、Q2,维持阻塞触发器,1,当CP=1,0,1,置1维持线,置0 阻塞线,1,结论:在CP脉冲的上升沿到来瞬间使触发器的状态变化,D信号不影响、的状态,Q的状态不变,如Qn+1=1,G1,G2,G3,G4,G5,G6,0,1,1,Q2、Q3状态不变,触发器的次态与CP脉冲的上升沿到来前一瞬间D的状态相同,维持阻塞触发器,工作波形,逻辑功能表,维持阻塞D触发器状态变化产生在时钟脉冲的上升沿,其次态决定于该时刻前瞬间输入信号D。,维持阻塞触发器,典型集成电路:74LS74和74F74-双D维持阻塞触发器,维持阻塞触发器,
3、工作原理(自学),利用传输延迟的JK触发器,JK触发器特性方程,利用传输延迟的JK触发器,利用传输延迟的JK触发器,典型集成电路1/2 74F112逻辑符号,74F112功能表,触发器的动态特性,触发器的动态特性,触发器的动态特性,复习思考题,触发器有哪几种常见的电路结构?试归纳它们的工作原理和动作特点。D触发器要求时钟信号CP与输入信号D有什么样的定时关系?输出信号Q和Q与CP有什么样的定时关系?试画出图中JK触发器的定时图,注意定时图中各信号与时钟脉冲CP的哪一个边沿有定时关系。课后习题。,5.4 触发器的逻辑功能,5.4.1 D 触发器,特性方程,Qn+1=D,状态图,逻辑符号,J K
4、触发器,J=K=0,Qn=0,Qn+1=0,Qn=1,Qn+1=1,J=0 K=1,Qn=0,Qn+1=0,Qn=1,Qn+1=0,J=1 K=0,Qn=0,Qn+1=1,Qn=1,Qn+1=1,J=K=1,Qn=0,Qn+1=1,Qn=1,Qn+1=0,逻辑符号,5.4 触发器的逻辑功能,不变,置0,置1,翻转,特性表,特性方程,JK 触发器的逻辑功能,5.4 触发器的逻辑功能,逻辑符号,特性表,状态图,J=XK=1,J=1K=X,J=XK=0,J=0K=X,JK 触发器的逻辑功能,5.4 触发器的逻辑功能,工作波形,J K 触发器状态变化发生在时钟脉冲的下降沿,次态决定于该时刻前瞬间输入的
5、J K信号。,5.4 触发器的逻辑功能,画出触发器的工作波形,Q,5.4 触发器的逻辑功能,T触发器,特性方程,状态转换图,逻辑符号,5.4 触发器的逻辑功能,T触发器,1,逻辑符号,特性方程,上升沿触发的T触发器,时钟脉冲每作用一次,触发器翻转一次。,5.4 触发器的逻辑功能,SR触发器,5.4 触发器的逻辑功能,特性表,逻辑符号,SR触发器,5.4 触发器的逻辑功能,特性方程,状态图,S=1R=0,S=0R=1,S=0R=X,S=XR=0,5.4 触发器的逻辑功能,上升沿触发的不同功能触发器,下降沿触发的不同功能触发器,5.4.5 D 触发器功能的转换,D 触发器构成 J K 触发器,Qn
6、+1=D,D,2.D 触发器构成 T 触发器,D,Qn+1=D,5.4.5 D 触发器功能的转换,3.D 触发器构成 T 触发器,Qn+1=D,T 触发器可实现二分频逻辑功能,5.4.5 D 触发器功能的转换,:输入信号电平直接控制其状态,传输门控锁存器:,维持阻塞触发器,传输延迟结构触器,锁存器,主从触发器,基本SR锁存器,在使能电平作用下由输入信号决定其状态。,在时钟脉冲的上升沿或下降沿作用下改变状态。,小 结,1、结构与工作特点,逻辑门控锁存器:,2、结构与工作特点,3、触发器的电路结构与逻辑功能,D触发器,JK触发器,SR触发器,逻辑功能的描述方式:特性表、特性方程和状态图、波形图。,
7、触发器的电路结构与逻辑功能没有必然联系。,相同结构有不同功能,相同功能有不同结构,复习思考题,触发器的逻辑功能和电路结构之间有什么关系?写出D触发器、JK触发器、T触发器和SR触发器的特性方程,并画出它们的状态图。怎样利用JK触发器实现D触发器、T触发器、T以及SR触发器的逻辑功能。课后习题。,本章小结(1),锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元或记忆单元。锁存器是对脉冲电平敏感的电路,它们在一定电平作用下改变状态。基本SR锁存器由输入信号电平直接控制其状态,传输门控或逻辑门控锁存器在使能电平作用下由输入信号决定其状态。在使能信号作用期间,门控锁存器输出跟随输入信号变化而变化。,本章小结(2),触发器是对时钟脉冲边沿敏感的电路,根据不同的电路结构,它们在时钟脉冲的上升沿或下降沿作用下改变状态。目前流行的触发器电路主要有主从、维持阻塞和利用传输延迟等几种结构,它们的工作原理各不相同。触发器按逻辑功能分类有D触发器、JK触发器、T(T)触发器和SR触发器。它们的功能可用特性表、特性方程和状态图来描述。触发器的电路结构与逻辑功能没有必然联系。例如JK触发器既有主从结构的,也有维持阻塞或利用传输延迟结构的。每一种逻辑功能的触发器都可以通过增加门电路和适当的外部连线转换为其他功能的触发器。,