时间倒计时显示牌设计.docx

上传人:小飞机 文档编号:5332588 上传时间:2023-06-27 格式:DOCX 页数:12 大小:503.73KB
返回 下载 相关 举报
时间倒计时显示牌设计.docx_第1页
第1页 / 共12页
时间倒计时显示牌设计.docx_第2页
第2页 / 共12页
时间倒计时显示牌设计.docx_第3页
第3页 / 共12页
时间倒计时显示牌设计.docx_第4页
第4页 / 共12页
时间倒计时显示牌设计.docx_第5页
第5页 / 共12页
亲,该文档总共12页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《时间倒计时显示牌设计.docx》由会员分享,可在线阅读,更多相关《时间倒计时显示牌设计.docx(12页珍藏版)》请在三一办公上搜索。

1、辽宁工业大学数字系统综合实验课程设计(论文)题目 时间倒计时显示牌设计院(系):电子与信息工程学院专业班级:通信091学 号: 090405031学生姓名:张晓妲指导教师:于玲教师职称:讲师起止时间:201L12.122011.12.26课程设计(论文)任务及评语院(系):电子与信息工程学院教研室:通信工程学号090405031学生姓名张晓妲专业班级通信091班课程设计(论文)题 目时间倒计时显示牌设计课程设计(论文)任务设计时间倒计时显示牌,能够手动调整起始显示时间,最大倒计时时间60 分钟,每秒更新显示,并用MAX+PLUSn验证设计的正确性。设计要求:1. 熟练掌握组合逻辑电路的设计思路

2、和方法;2. 熟练掌握MAX+PLUS n原理图输入方法;3 .熟练掌握MAX+PLUS n仿真方法并对设计进行仿真验证,直至得出正确的 设计方案4. 熟练掌握MAX+PLUS II编程下载方法并利用EDA实验箱验证设计的正确性;5. 熟练掌握计数器的设计方法。报告要求:1. 能够对原理及设计方案进行适当的说明;2. 按照给定的模板要求完成设计报告。指导教件语及成绩平时成绩(20%): 论文成绩(50%): 答辩成绩(30%): 总成绩: 指导教师签字: 学生签字:年 月 日目录第1章引言1第2章总体设计思路1第3章详细设计23.1要求23.2秒显示电路图33.3分显示电路图43.4 60分钟

3、倒计时模块电路设计: 53.5 60分钟倒计时总电路图如下63.6仿真波形63.7电路实物图7第4章总结8参考文献9本文针对简易数字倒计时器的设计要求,提出了总体设计方案,详细设计过程,主 要运用了 74168的减法计数功能,一个模块一个模块地完成设计,最后组装电路,管脚 锁定,并调试成功。设计过程采用系统设计的方法,先分析任务书,明确任务的要求,然后进行总体设 计,划分系统模块,然后进行详细的设计,决定各个功能系统模块中的内部电路,然后 进行波形模拟。四进制计数器控制哪个数码管工作以及工作频率,当60分钟倒计时计时完毕,即分的显示和秒的显示都为0时,计时模块停止工作。要想实现60分钟倒计时功

4、能。就需要将控制秒循环的60进制减法计数器和控制 分递减的60进制减法计数器相连接,每个计数器都由两片加减计数器74168构成,低位 计数器每循环一次给高位信号一个借位信号,高位计数器依此开始工作,两者共同构成 60分钟倒计时模块第1章引言所谓数字倒计时器,就是运用电子技术基础理论的原理,将现有的减法计数器通过恰当的方式级联起来,在脉冲信号的作用下,完成倒计时的功能。设计过程采用系统设计的方法,先分析任务书,明确任务的要求,然后进行总体设 计,划分系统模块,然后进行详细的设计,决定各个功能系统模块中的内部电路,然后 进行波形模拟,如果所得波形与所要求的结果形同,证明电路基本上符合实验要求,就

5、可以上箱测试了。第2章总体设计思路因为为时钟倒计时,所以需要将1HZ的脉冲信号给60分钟倒计时模块,控制端控制倒 计时模块的启动和暂停,当控制端电位为高电平时,倒计时模块开始工作,当控制端电 位为地点平时,倒计时模块停止工作。计时信号通过译码模块译码后再由实验箱上的数 码管显示出来。四进制计数器控制哪个数码管工作以及工作频率,当60分钟倒计时计时 完毕,即分的显示和秒的显示都为0时,计时模块停止工作。要想实现60分钟倒计时功能。就需要将控制秒循环的60进制减法计数器和控制分 递减的60进制减法计数器相连接,每个计数器都由两片加减计数器74168构成,低位计数 器每循环一次给高位信号一个借位信号

6、,高位计数器依此开始工作,两者共同构成60分 钟倒计时模块。此外,实际电路还需要74153和7448都能模块这些在连接电路时都不需要 自己连接,因此电路中省略掉了。第3章详细设计3.1要求本课程设计的题目要求是设计一个60分钟倒计时,最终目的是用数码管显示时间, 从59: 59倒记时到00: 00停止,有手动功能。看到题目要求,我们首先想到用现成的具有倒记时功能的减法计数器通过级联的方 式来实现这一功能,我们可以选择同步十进制加/减计数器7416874160DOD1D2QOD3erfU/DNQ2.ENTNC3ENPNTCNALDNClKCOUNTER图3.1 74168结构74168真值表:表

7、3.2真值表InputsOutputLDNENTNENPNU/DNCLKD3D2D1D0Q3Q2Q1Q0TCNLXXXHD3.0D3.0HHXXXXXXXQ30-QO0HXHXXXXXXQ30-QO0HLLHHXXXXCount UpHLLLHXXXXCount Down通观察74168的真值表发现,LDN端为低电平时该计数器强行置数,LDN端为高平时, 并且ENTN与ENPN同时为低电平,U/DN为高电平时器件开始加法计数,在此条件下U/DN 为低电平时开始减法计数。用低位器件的借位端控制高位的开始计数是这一课程设计的主要思路。74168实现自 减功能是从9计到0时再进行下一轮计数,即从10

8、01减至0000停止。3.2秒显示电路图作为秒计时的60进制减法计数器的电路设计59秒的电路计时如下图:dOdi 珥叫 就井lit;-d3J:ld2rd:3DODID2QOD3QIU.-DNQ2ENTNQ3ENPNTCNLDNCLKDOD1D2Q0D3Q1U.-DNQ2ENTNQ3ENPNTCNLDNCLK图3.3 59秒电路计时如上电路图所示,当控制端为低电平时,计数器置数,左边高电位输出为5右边低 电位输出为9,当控制端为高电平时,计数器开始做计数工作,低电位从9递减到0,即 输出为0000时,给高电位一个借位信号,用一个四输入的或门实现这一功能,只有当输 入全为零时或门的输出端才为全零,

9、74168的使能端为低电平有效,此时高位信号进行 一次减法计数工作。如此反复,实现60进制减法计数器的功能。3.3分显示电路图作为分显示的60制减法计数器的电路设计如下电路图所示,此60制减法分计数器的工作原理与60进制减法秒计数器的工作原 理相同。clk1clk2clk3旧叫T:Vuij -IN叫T:TCl: -I旺W :Tuu -DODID2QOD3Q1LLDNQ2ENTNQ3ENPNTONLDNCLKDUD1D2Q0D3Q1U.DNQ2ENTNQ3ENPNTONLDNCLK图3.4 59秒电路计时3.4 60分钟倒计时模块电路设计:将60进制减法分计数器与60制减法秒计数器进行恰当合理的

10、级联,就构成了60分 钟倒计时计数器模块,如下图所示。计数工作的原理前面已经讲过,下面主要分析一下 它的手动功能。由74168的工作特性我们知道,当ENT或ENP其中的一个为高电平时,计 数器就会开始它的保持功能。要想让它在结束了60分钟的计数后让它停止计数工作,那 么我们就得想办法去控制它的ENT或ENP端在结束了60分钟计数后就保持在高电平。用它们四片输出都为0的状态信号作为输入控制信号,由一片或非门将输入信号转变 为高电平,再将高电平接到四片74168的ENP端,这样,当计数器进行完60分钟倒计时工 作后就自然而然地保持在了 0000的状态而不再计数。60分钟倒计时计数器的暂停设计思路是

11、,将输入的脉冲信号和一个开关a用一个与 门相连接,这样当开关给定的是高电平时,计数器工作,当开关给定低电平时,将使其 停止计数,并使其保持在当前的数值上。当给en端输入低电平时,计数器停止计数,并 且将自动回到计数器的最初状态即59:59状态。3.5 60分钟倒计时总电路图如下DiED9 iLIE 2ET4FN09ET-FTIriZHLCT-I OK图3.5总电路图3.6仿真波形maichong3maichong2m a i c h o n g 1 kaigusn aa7aaSaa1y3.Q itled2:1|b3 .0itled2:1|d3.D itled2:1|c3.O itled2:1|

12、a3.O ong:2|A33. .0 ong:2|A23.O ong:2|A1 3.0 ng:2|AJD3,.O zon0:2|Y3.O ount:21 (countcount:21 |temp400.0nsI1II匚l1 1IiH II H H H 0H H H 0 H FH H n性新建 Mi”勇 :3.6耄仿真波t1:11 8 .少3.7电路实物图图3.7实物图图3.8实物图第4章总结本课程设计的题目要求是设计个60分钟倒计时,最终目的是用数码管显示时间,从59: 59倒记时到00: 00停止,有手动功能。选用合适的芯片,经分析选用了74168芯片,通观察74168的真值表发现,LDN端

13、为低 电平时该计数器强行置数,LDN端为高平时,并且ENTN与ENPN同时为低电平,U/DN为 高电平时器件开始加法计数,在此条件下U/DN为低电平时开始减法计数。用低位器件的借位端控制高位的开始计数是这一课程设计的主要思路。74168实现 自减功能是从9计到0时再进行下一轮计数,即从1001减至0000停止在整个课程设计过程中,我熟练掌握MAX+PLUS II软件的使用方法及EDA实验箱的使 用。应用了 74168减法计数功能,列真值表,画卡诺图,分布设计。首先,利用60进制 减法计数先设计60秒倒计时,编译、执行、仿真、连接。入箱,得以验证。其次再设计 60进制分减法计数,模仿60秒的设计

14、,最后得出60分的减法计数。总之,要完成实验应该有较好的理论基础,整个实验都是在理论的指导下完成的, 并且设计过程中使用了许多理论课上学的内容,如真值表、卡诺图等。本次设计把理论 应用到了实践中,同时通过设计,也加深了自己对理论知识的理解和掌握。参考文献1 阎石.数字电子技术基础.高等教育出版社,19932 康华光.数字电子技术基础.高等教育出版社,20004 万锦坤.中国大学学报论文文摘.中国大百科全书出版社,19985 华柏兴,卢葵芳.数字电子技术.浙江大学出版社,20046 高文焕.电子技术实验.清华大学出版社,20007 毕满清.电子技术实验与课程设计.机械工业出版社,19968 彭介华.电子技术课程设计指导.高等教育出版社,1998

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号