Altiumdesigner学习的好书籍好资料Hispeed布线.ppt

上传人:sccc 文档编号:5363247 上传时间:2023-06-29 格式:PPT 页数:18 大小:4.94MB
返回 下载 相关 举报
Altiumdesigner学习的好书籍好资料Hispeed布线.ppt_第1页
第1页 / 共18页
Altiumdesigner学习的好书籍好资料Hispeed布线.ppt_第2页
第2页 / 共18页
Altiumdesigner学习的好书籍好资料Hispeed布线.ppt_第3页
第3页 / 共18页
Altiumdesigner学习的好书籍好资料Hispeed布线.ppt_第4页
第4页 / 共18页
Altiumdesigner学习的好书籍好资料Hispeed布线.ppt_第5页
第5页 / 共18页
点击查看更多>>
资源描述

《Altiumdesigner学习的好书籍好资料Hispeed布线.ppt》由会员分享,可在线阅读,更多相关《Altiumdesigner学习的好书籍好资料Hispeed布线.ppt(18页珍藏版)》请在三一办公上搜索。

1、PCB高速布线支持 High speed PCB design supportBy Tonny.Ma,2,传输线理论,1.什么时候必须作为传输线考虑?如信号在走线上的传输时间与电平跳变时间(上升/下降时间)接近,则该走线判定为传输线。2.传输线的定义传输线由两个具有一定长度的导体组成,一个导体用来发送信号,另一个用来接收信号(切记“回路”取代“地”的概念)。3.传输线模型传输线模型段由串联电阻和电感、并联电容组成。,3,传输线理论,4,传输线理论,当信号频率很高,我们针对上述传输线模型分析得到如下3个结论:当信号频率100KHz时,传输线的特征阻抗为当信号频率100KHz时,传输线的单位长度传

2、输延时为当信号频率100KHz时,传输线的单位长度损耗为,5,反射分析,6,反射分析,7,串扰分析,串扰是由电磁耦合形成的,耦合分为容性耦合和感性耦合两种。,8,串扰分析,9,高速数字设计中典型的PDS,10,埋入式电容原理,11,设计中理想的器件布局,设计中理想的器件布局,电源Power Supply,时钟源Clocks,低速数字电路LowSpeedIC,高速数字电路Hi-Speed IC,数字端口Digital I/O,数模/模数转换器ADCs/DACs,12,电流回路,环路面积 信号和回流信号通路构成了一个闭合回路。随着环路面积的增大,将产生更多的差模辐射噪声,且更易于受外界干扰的影响。

3、,A 环路面积,cm2IL 环路电流,Af 频率,MHzR 观测点到电场中心的距离,m,13,高速布线分析,3W规则3W规则可保持70%的线间电场不互相干扰。如要达到98%的电场不互相干扰,可使用10W规则。20H原则若内缩20H则可以将70%的电场限制在接地边沿内;内缩100H则可以将98%的电场限制在内。,14,高速、高密度板布线能力的增强,差分对布线交互式长度调节差分对交互式长度调整阻抗布线功能智能交互布线总线布线功能布局后管脚定义优化BGA封装扇出逃逸式布线实用编辑工具信号完整性分析,15,信号完整性分析,信号完整性分析是高速电子设计中致关重要的一环,在链路中保持信号的完整性,可以有效

4、地提高板子的抗干扰能力和降低EMI。Altium Designer提供了信号完整性(SI)工具,包含了布线前(即原理图设计阶段)及布线后(PCB板图设计阶段)两部分SI分析功能。Altium Designer采用成熟的传输线计算方法,以及I/O缓冲宏模型(IBIS)进行仿真。信号完整性分析器使用完全可靠的算法,从而能够产生出准确的仿真结果。,16,信号完整性分析的作用,布线前仿真,确定板子的层叠结构布线前仿真,及时发现阻抗不匹配的网络筛选功能,可以快速定位有问题的网络专家端接方案,提供了有效的解决办法参数扫描分析,快速确定端接元件的参数布线过程中作仿真分析,及时发现问题布线完成后作全面的仿真分析,确定没有问题后做板,17,三本参考书,High-Speed digital design 作者Jonshon High-Speed digital System design 作者Stephen H.Hall等 Digital Signal Integrity 作者Young,Brian,谢谢大家!,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑/施工/环境 > 农业报告


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号