《北航通信电路原理课件ch074.ppt》由会员分享,可在线阅读,更多相关《北航通信电路原理课件ch074.ppt(43页珍藏版)》请在三一办公上搜索。
1、2023年9月6日,通信电路原理-北航06年,1,笫7章 锁相环路,7.1 概 述7.2 PLL基本原理7.3 PLL的线性分析7.4 PLL的非线性分析7.5 集成锁相环介绍7.6 PLL电路实例与应用举例举例PLL小结,2,7.5.1 集成锁相环分类,参考:锁相环设计、仿真与应用(英)(LPLL和DPLL可仿真到五阶)。线性模拟环 linear PLL(LPLL):通用型(多功能):VCO,PD,VCO+PD+AMP;专用型:AM/PM 的解调,CTV中的色度信号同步环。部分数字环 digital PLL(DPLL):完全数字环 all-digital PLL(ADPLL):通用型(多功能
2、):数字VCO,数字PD+数字VCO;专用型:频率合成器。,2023年9月6日,通信电路原理-北航06年,3,7.5.2 工艺特点与频率范围,模拟型-双极性电路(050MHz):NE565(500KHz);NE560NE562(30MHz);NE564(50MHz)。数字型:双极性电路(0250MHz);CMOS电路(025MHz)。,2023年9月6日,通信电路原理-北航06年,4,7.5.3 实验用集成锁相环NE565电路分析,集成锁相环NE565介绍(电路:P458),7.5.4 数字锁相环,参考:锁相环设计、仿真与应用(英)(LPLL和DPLL可仿真到五阶)。锁相环路可分为LPLL、D
3、PLL 和 ADPLL三类。数字锁相环路有如下特点:1、全部或部分采用数字电路。受干扰的影响比模拟电路小,使工作的可靠性提高。2、易于采用大规模集成电路。3、在全数字锁相环路中,时钟源通常不直接受控,这将有利于提高环路的性能。4、应用全数字锁相环路,在一定范围内可以消除类似于模拟锁相环路中压控振荡器控制特性的非线性、环路滤波器传输函数的不稳定等的影响,从而改善锁相环路的性能。,2023年9月6日,通信电路原理-北航06年,6,7.5.4 数字锁相环(续1),线性环 linear PLL(LPLL):线性环LPLL是由线性元件构成的;鉴相器PD是四象限模拟相乘器;环路滤波器可采用passive
4、lead-lag filter(Passive LL),active lead-lag filter(Active LL)或 active PI filter(Active PI);振荡器可采用VCO 或 VCO followed by a divide-by-N counter(VCO+scaler)。,2023年9月6日,通信电路原理-北航06年,7,7.5.4 数字锁相环(续2),部分数字环 digital PLL(DPLL):部分数字环DPLL是线性元件和数字方块的混合系统;仅鉴相器是利用数字方块,其余相同;鉴相器PD是采用 the EXOR gate,the edge-trigger
5、ed JK flipflop 或 phase-frequency detector(PFD);PFD 的性能最好。环路滤波器用Passive LL,Active LL或 Active PI;振荡器用VCO 或VCO+scaler。,2023年9月6日,通信电路原理-北航06年,8,7.5.4 数字锁相环(续3),完全数字环 all-digital PLL(ADPLL):完全数字环ADPLL是全部由数字方块构成的;完全数字环ADPLL的类型很多,下面仅介绍仿真中用的各类数字方块;鉴相器PD是采用 the EXOR gate 或 the edge-triggered JK flipflop;环路滤
6、波器在仿真中总是采用K-Counter;振荡器可采用Increment/Decrement Counter。,7.6.1 PLL的基本特性与应用领域,(1)锁定特性:环路锁定状态时,VCO跟踪输入信号频率,只有很小的稳态相差。叫“取样锁相环”。这种环路可用于载波恢复和频率合成。(2)载波跟踪特性:压控振荡器的输出频率只跟踪输入信号的载频,那么就称之为载波跟踪状态,这种环路叫“载波跟踪环”,或称“窄带跟踪环”。这种环路可用于锁相接收机。(3)调制跟踪特性:压控振荡器的输出频率跟踪输入的调制信号变化。这种状态就是调制跟踪状态,这种环称为“调制跟踪环路”,或称“宽带跟踪环”。这种环路可实现高质量的调
7、角信号的解调。(4)易于集成化。(5)主要应用领域:窄带跟踪接收;锁相鉴频;载波恢复;频率合成。,2023年9月6日,通信电路原理-北航06年,10,7.6.2 窄带跟踪滤波器(锁相接收机)-载波跟踪环,(1)空间信号的基本特性卫星或其它宇宙飞行器向地面发回的信号通常都较微弱。频率漂移严重(因存在多普勒效应与振荡器中心频率不稳)。例如:频率为100MHZ,多普勒频移为3KHz。信标信号本身频带宽度较窄。例如:为6Hz左右。若使用普通接收机,带宽为6KHz左右。接收机带宽比信号带宽大1000倍,接收的噪声大1000倍,很微弱的信号被淹没。锁相接收机的中频频率可以跟踪接收信号频率的漂移,而且带宽又
8、很窄,故又称为“窄带跟踪滤波器”。,2023年9月6日,通信电路原理-北航06年,11,7.6.2 窄带跟踪滤波器-载波跟踪环(续1),(2)方框原理图,本地标准中频参考信号 f4,是高度稳定的。混频器输出中频信号的频率与本地中频参考信号的频率相等。f1有漂移,f2 跟踪 f1 的漂移。PLL电路设计为窄带(6Hz),故又称为“窄带跟踪滤波器”。,2023年9月6日,通信电路原理-北航06年,12,7.6.2 窄带跟踪滤波器-载波跟踪环(续2),(3)跟踪滤波器的频率特性,13,7.6.3 用作相干解调器中的载波恢复电路,对于数字调相信号,相干解调是最佳解调方式。实现相干解调,需要一个与输入信
9、号频率相等和有很小相差的本地参考载波。如果输入信号内含有载波频率分量,则可用一个带宽很窄的滤波器将其提取出来。PLL的带宽可以做得很窄,而且能够跟踪载波频率的变化,所以用它来提取载波特别合适。对于PSK信号,由于不包含有载频及其倍频成分,故不能直接用载波跟踪环提取载波,必须选用非线性变换(例如:利用平方律器件的平方作用),将PSK信号中的载波信息变换成载波分量;再用PLL提取出来作相于解调载波使用。这种抑制载波的调制信号的载波提取的锁相环路形式很多,例如有:平方环、Costas环、反调制环等。,2023年9月6日,通信电路原理-北航06年,14,7.6.3 用作相干解调器中的载波恢复电路(续1
10、),(1)平方环用来作载频提取的平方环组成原理图,如下图所示。它利用平方律器件的平方作用,将无载频分量的输入信号变换为有载频倍频分量的信号输出,用载波跟踪环提取出此倍频分量,再经分频可获得相干载波。,2023年9月6日,通信电路原理-北航06年,15,7.6.3 用作相干解调器中的载波恢复电路(续2),(2)Costas 环考斯特斯环(又称同相-正交环)原理图,如下图所示。它由两个互为正交的环路通路组成,利用相乘器的非线性变换功能,环路设计成窄带,可以提取相干载波。,2023年9月6日,通信电路原理-北航06年,16,7.6.4 锁相鉴频-调制跟踪环,(1)方框原理图,环路对于输入相位的变化相
11、当于一低通滤波器。若输入信号为调频信号,中心角频率为i0,相位变化部分i(t)。当环路已锁定于i0,并且假定对输入相位i(t),环路的传输特性近似为1,则有o(t)=i(t),即压控振荡器的相位变化部分与输入信号相同。产生o(t)的变化所需的控制电压vp(t)与调制信号成正比。,7.6.4 锁相鉴频-调制跟踪环(续1),(2)求解调信号的输出vp(t),设:,锁定时:,有:,上图,2023年9月6日,通信电路原理-北航06年,18,7.6.4 锁相鉴频-调制跟踪环(续2),(3)实验电路分析,2023年9月6日,通信电路原理-北航06年,19,举例 1:PLL频率特性的测试电路,下图为锁相环路
12、频率特性的测试电路。,LF为无源比例积分滤波器:,求:画此电路的线性相位数学模型;,求此电路的传递函数。,2023年9月6日,通信电路原理-北航06年,20,举例 1:PLL频率特性的测试电路(续1),锁相鉴频电路,是。,有:,上图,21,举例2:,一阶环路的正弦鉴相器灵敏度为,压控振荡器调制灵敏度为,电压幅度为,中心角频率为,求:环路锁定时的稳态相差;,压控振荡器的直流控制电压。,(2)设输入信号为:,求:环路锁定时压控振荡器的输出电压;,环路的3dB 带宽为多少KHz。,(1)设输入信号为:,举例3:,一阶环路接通瞬间输入和输出信号分别为:,环路参数有两种组合:,(1),(2),求:(1)
13、上述两种环路参数下,哪一种能使环路锁定?为什么?,(2)计算环路锁定后的稳态相差。,(3)写出输出信号 的表示式和环路的3dB 带宽。,2023年9月6日,通信电路原理-北航06年,23,PLL小结,(1)一个相位数学模型,24,PLL小结(续1),(2)两个数学方程,线性化复频域方程:,时域方程:,(3)三个传递函数,误差传递函数:,闭环传递函数:,开环传递函数:,2023年9月6日,通信电路原理-北航06年,25,PLL小结(续2),(4)线性PLL的特性与分析的方法跟踪特性:采用拉氏变换及其逆变换的方法求解瞬变过程;采用拉氏终值定理求稳态相差。频率特性:利用闭环传递函数求相位传递的幅频特
14、性和相频特性,环路 3dB 带宽。稳定特性:利用开环传递函数。噪声特性:利用PLL工作于线性范围内的噪声相位模型。,2023年9月6日,通信电路原理-北航06年,26,PLL小结(续3),(5)非线性分析的几个问题相平面图的特点。稳定平衡点与不稳定平衡点的含义。同步带H的含义。捕捉带P,快捕带L 与捕捉时间TP 的含义。捕捉过程:频率牵引过程与相位锁定过程。,2023年9月6日,通信电路原理-北航06年,27,PLL小结(续4),(6)PLL的应用载波跟踪环-窄带跟踪环。调制跟踪环-宽带跟踪环。载波恢复-平方环和 Costas环。频率合成-取样锁相环。,28,举例2求解:,返回,求:环路锁定时
15、的稳态相差,压控振荡器的直流控制电压,(2)设输入信号为:,求:环路锁定时压控振荡器的输出电压,环路的3dB 带宽为多少KHz()。,(1)设输入信号为:,29,举例3求解:,返回,一阶环路接通瞬间输入和输出信号分别为:,(1),(2),能使环路锁定。,不能使环路锁定。,环路锁定后的稳态相差:,输出信号:,环路的3dB 带宽:(),2023年9月6日,通信电路原理-北航06年,30,具有理想积分滤波器的二阶环路的幅频特性:,2023年9月6日,通信电路原理-北航06年,31,附录一:锁相环设计、仿真与应用,passive lead-lag filter:,2023年9月6日,通信电路原理-北航
16、06年,32,附录一:锁相环设计、仿真与应用(续1),First-order active lead-lag filter:,2023年9月6日,通信电路原理-北航06年,33,附录一:锁相环设计、仿真与应用(续2),Second-order active lead-lag filter:,2023年9月6日,通信电路原理-北航06年,34,附录一:锁相环设计、仿真与应用(续3),Third-order active lead-lag filter:This filter is built from 2 sections.The first section is an ordinary fir
17、st-order active lead-lag filter having one pole and one zero.The section section is a two pole filter having no zero.,2023年9月6日,通信电路原理-北航06年,35,附录一:锁相环设计、仿真与应用(续4),The section section is a two pole filter having no zero.Let the transfer function of section 1 be F1(s),the transfer function of section
18、 2 F2(s).,2023年9月6日,通信电路原理-北航06年,36,附录一:锁相环设计、仿真与应用(续5),This filter also consists of 2 sections.Section 1 is identical with the second-order lead-lag filter.It has two real poles and one zero.the transfer function of section 1 be F1(s).The section section is a two pole filter having no zero.,2023年9月
19、6日,通信电路原理-北航06年,37,附录一:锁相环设计、仿真与应用(续6),active PI filter:The name PI filter is derived from proportional+integral,hence is the same circuit which is also used in PI or PID controllers.The output signal of a PI filter is in effect a weighted sum of input signal and integral of the input signal.,2023年9
20、月6日,通信电路原理-北航06年,38,附录一:锁相环设计、仿真与应用(续7),Second-order active PI filter.This filter has two poles and one zero.The poles are at s=0 and s=-1/3,the zero is at s=-1/(2+3).,2023年9月6日,通信电路原理-北航06年,39,附录一:锁相环设计、仿真与应用(续8),It consists of two cascaded filter sections.Section 1 is an ordinary first-order PI fi
21、lter having the transfer function F1(s).The second section is the same used in the design of the active lead-lag loop filter.,2023年9月6日,通信电路原理-北航06年,40,附录一:锁相环设计、仿真与应用(续9),It again consists of two filter sections.The first is identical with the 2nd-order PI filter having the transfer function F1(s).
22、,The second section is identical with that used in the design of the active lead-lagloop filter.,41,附录一:锁相环设计、仿真与应用(续10),K-Counter Loop Filter.The K-counter consists of two separate counters,called up-counter and down-counter.The counters have a common clock input(CP).The counter input CP is driven
23、by a high frequency clock whose frequency is Mtimes the center frequency f0 of the PLL.The U/D input is a direction input.When it is low,the up-counter is enabled,otherwise the down-counter is active.Normally,the U/D input is driven by the output Q of a phase detector(EXOR or JK flipflop).K is the m
24、odulus of the K counter.The content of both counters can therefore be in the range 0.K-1.,2023年9月6日,通信电路原理-北航06年,42,附录一:锁相环设计、仿真与应用(续11),If the up-counter is enabled and the content would exceed K-1,the counter recycles to zero and puts out a carry pulse.This pulse is used to insert a half cycle in
25、the I/D counter.If the down-counter is active and the content would exceed K-1,it recycles to 0 and generates a borrow pulse.This is used to remove a half cycle in the I/D counter.Usually the modulus K is chosen to be an integer power of 2.the minimum value of K is 8,the maximum is 217.,2023年9月6日,通信电路原理-北航06年,43,附图:Regeneration Divider Design:,LNRD(low noise regeneration divide-by-two)dividers。,