《原理图的绘制》课件.ppt

上传人:小飞机 文档编号:6075683 上传时间:2023-09-20 格式:PPT 页数:113 大小:1.19MB
返回 下载 相关 举报
《原理图的绘制》课件.ppt_第1页
第1页 / 共113页
《原理图的绘制》课件.ppt_第2页
第2页 / 共113页
《原理图的绘制》课件.ppt_第3页
第3页 / 共113页
《原理图的绘制》课件.ppt_第4页
第4页 / 共113页
《原理图的绘制》课件.ppt_第5页
第5页 / 共113页
点击查看更多>>
资源描述

《《原理图的绘制》课件.ppt》由会员分享,可在线阅读,更多相关《《原理图的绘制》课件.ppt(113页珍藏版)》请在三一办公上搜索。

1、第二章原理图中的基本操作,要求:熟悉OrCADCapture设计环境,熟练掌握Capture的操作方法及环境参数的设置,涉及工程的新建,元器件的摆放、旋转、镜像,元器件的连接,元器件属性编辑,绘图区属性编辑等,一直到导出网标为止,最终完全掌握Capture。,主要内容,电路图设计的基本步骤电路图编辑模块 Page Editor单页电路图的绘制多页电路图的绘制层次电路图的绘制,2.1 电路图设计的基本步骤,第一步 启动capture,从开始/程序/orcad10.5/capture启动,第二步 新建设计项目(project),在菜单栏中选择filenewProject:Capture的Proje

2、ct是用来管理相关文件及属性的。新建Project的同时,Capture会自动创建相关的文件,如DSN、OPJ文件等,根据创建的Project类型的不同,生成的文件也不尽相同。根据不同后续处理的要求,新建Project时必须选择相应的类型。Capture支持四种不同的Project类型。,第三步 启动电路图编辑模块,第四步 装载元器件符号库,第五步 绘制电路图,电路图的绘制和修改主要在page editor窗口中完成,这也是本软件使用最频繁的一个窗口。在后面的课程中,我们详细介绍不同电路的绘制方法。,第六步 电路图的后处理,绘制完电路图后,在项目管理器窗口中,执行tool命令菜单中的有关命令,

3、可对电路图进行各种后处理,包括元器件自动编号、设计规则检查、统计报表生成、网络表生成、DXF文件的导出等等。,第七步 设计结果的保存,电路设计过程中,可生成多种代表设计结果的文件,可在设计项目管理器窗口中执行有关命令,保存结果文件。,2.2 电路图编辑模块page editor,窗口结构命令系统调整绘图页规格放置电路元件连线元器件属性的编辑和设置网络标号的编辑,窗口结构,系统控制菜单,标题栏,工具栏,菜单栏,工作区,状态栏,记录窗口,2.3.2 命令系统,1 file 主命令菜单2 edit 主命令菜单3 view主命令菜单4 pspice主命令菜单5 macro主命令菜单6 pspice主命

4、令菜单7 accessories 主命令8 options主命令菜单9 windows 主命令10 help主命令菜单,File 主命令菜单,Export selection 将当前电路中选中的单元存入库文件Import selection 从存放单元电路的文件中调入所需要的单元 Import design 采用EDIF和 PDIF的电路图,以及以前pspice软件包中schematic软件绘制的电路图,将他们转换为orcad/capture接受的数据格式Export design 在orcad/capture绘制的电路图,将其转换为通用的EDIF格式或autocad 软件接受的DXF格式,E

5、dit 主命令菜单,Properties 元件属性Link database part 和derive databasepart 设计调用软件中的元器件信息管理系统(CIS)Pspice model:模型参数编辑Pspice stimulus:设置输入激励信号的波形,View 主命令菜单,Ascend hierarchy 显示当前上一层次电路图descend hierarchy显示当前子电路图对应的下一层次电路图Database part在屏幕上显示CIS模块窗口Synchrosize up/down/cross是关于管脚放置方向的,Place 主命令菜单,Database part 调用in

6、ternet上数据库的元器件Off-page connector 端口连接符Hierarchical block 子电路框图Hierarchical port 层次电路框图中的端口标识符Hierarchical pin 子电路框图引出端No connect 浮置引线标志,Macro 主命令菜单,Configure 配置当前绘图过程中采用的宏,包括新建的宏Play 运行宏Record 将指定的一系列绘图动作记录下来,生成一个宏,Pspice 主命令菜单,Advanced analysis:高级分析,Options 主命令菜单,Window 主命令,New window 生成一个与当前处于激活状态

7、的窗口完全相同的窗口Cascade 将多个窗口以层次方式排列Tile horizontally 垂直排列Tile vertically 水平排列Arrange icons 最小化的窗口图标依次排在窗口的最低部,窗口显示方式,绘图工具栏功能介绍,进入Schematic窗口,则在窗口右边会出现下图的工具栏:,2.3.3 调整绘图页规格,执行 Options/Schematic Page Properties命令,2.3.4 放置电路元件,方法一:Placepart方法二:单击工具栏上的 按钮方法三:按快捷键【P,加载元件库,若要对电路进行模拟分析,必须加载pspice文件夹中的库文件。点击 add

8、 library 按钮出现下图的对话框选择库所在的路径后,找到对应的库,点击打开就ok了,元器件符号库,1 商品化的元器件符号库(不同型号的半导体器件和集成电路)第一:以元器件的类型为库文件名,如CD4000,BIPOLAR,OPAMP第二:在库文件名中包含有公司的名称。如SIMENS,MOTORPspice 模型参数库中同时提供这些元器件的模型参数,2 常用的非商品化元器件符号库1)ANALOG库:模拟电子电路无源元件,如R,C,L2)BREAKOUT库:调用pspice软件对电路进行蒙托卡罗和最坏情况统计分析时,要求电路中某些元器件(包括R、C等无源元件以及各种半导体器件)参数按一定的规律

9、变化,这些元器件符号应从此库中调用。3)SOURCE库:各种电压源和电流源符号4)SOUCESTM:信号源符号,若用StmEd模块设置激励波形5)SPECIAL:一些特殊元件:如电压表、电流表,3、Design Cache库:是在绘制原理图的过程 中自动形成的,用于存放当前电路图绘制中采用的各种元器件符号,包括使用后已删除的。4、CAPSYM库:主要用于存放绘制Power,Ground,Off-Page Connector,Hierarchical Port,Title Block的元器件符号。注:如果要进行电路模拟,电路图使用的元器件符号必需从Capture/Library/PSpice子目

10、录下的元器件符号库中调用。,搜索器件,如果不知元器件在何库,可通过元器件查找的方法找到。点击part search按钮,调出下面的器件搜索对话框,如果我们选择了放置元件后,则可以一直放置元件,直到我们(1)按下ESC;(2)按下右键,选择End Mode.在放置状态,可以按R键,旋转元件90度,按下H键,水平镜像;按下V键,垂直镜像,在放置元件的状态下,单击右键,弹出如下的选项,如果中器件放置过程中需要调整器件的方向,可以单击鼠标右键选择菜单操作完成。,结束取放操作,水平翻转,垂直翻转,逆时针旋转90度,编辑元器件属性,放大视窗,缩小视窗,跳到指定位置,元器件类别及关键字母代号,放置电源符号,

11、方法一:菜单栏 Place Power方法二:单击绘图工具栏 图标,方法三:快捷键F或Shift+F。,Power,放置接地符号,方法一:执行菜单命令Place Ground方法二:单击右侧绘图工具栏 图标方法三:快捷键G或Shift+G。要注意的是:画电路图后进行放置时一定要放置零节点,原因在于Spice是用改进的节点法列写方程的。只有指定零节点才能保证方程是独立的。零节点在Place Ground里面的source库里。如果要用其它的接地符号,必须将其名称改为0.,电源和接地符号,数字逻辑0和1、地,接地符号,电压符号,不用于pspice仿真的电路,电源符号,1 CAPSYM库里有上图所示

12、四种电源符号。他们仅仅是一种符号,不具备任何电压值,但具有全局性(GLOBE)2 Souce库里的电源符号.代表激励电源,可以赋予电平值。执行pspice程序进行仿真,必须添加这类电源,电源和接地符号的使用原则,1 模拟电路中的直流电压源(或电流源)、交流和瞬态信号源以及数字电路中的输入激励信号源均应执行Place/Part子命令,从SOURCE库(或SOURCESTM库)中选用2 加于数字电路输入端的高电平和低电平信号应选择执行Place/Power子命令,从SOURCE库中选用$D_HI和$D_LO两种符号。3 调用Pspice对模拟电路进行模拟分析时,电路中一定要有一个电路为零的接地点。

13、这种零电位接地符号需通过执行Place/gound子命令,从SOURCE库中选用名称为0的符号4 如果使用了CAPSYM库中的电源符号,则还应调用SOURCE库中符号进一步说明这些电源符号的电平值,根据电路设计的需要放置器件在合理的位置,2.3.5 连线(wiring),方法一:EditPlacewire方法二:单击工具栏 按钮方法三:按下快捷键【W】进入连线状态,此时鼠标变成十字形,移动鼠标,点击左键即可开始连线,在拐弯处单击左键,在连线终点双击左键,结束本次连线。继续下一条连线。退出连线模式,选择键盘上Esc按钮,或者单击鼠标右键,在弹出的快捷菜单中,单击End Wire选项即可当电气对象

14、没有连到一起时,他们的端点为空心小矩形,若连到一起,连接点变成实心的。连线时,在交叉而且连接的地方会有一个红点提示,如果你需要在交叉的地方添加连接关系,可以稍作停留,或者点击place junction,把鼠标移动到交叉点并点击左键即可。在绘制过程中,按住shift键,可绘制任意角度的线。,总线和总线引入线,方法一:EditPlaceBus方法二:单击工具栏 按钮方法三:按下快捷键【B】总线是连线的简化表现形式,它是由一组具有相关性的信号线组成的多个元器件或子电路的公共通道。总线上传输的多路数字信号按照一定的协议分配,并通过导线引出到元器件或子电路的输入输出管脚上。总线不具有电气意义,它是通过

15、网络标号来表示的。总线与连线之间必须通过总线引入线连接。,2.3.6 元器件属性编辑,元器件属性参数:固有属性和用户自定义属性参数名和参数值,元器件属性参数修改的主要两个方法:属性参数编辑器属性参数修改对话框,选中一个或多个元件,单击鼠标右键选择Edit Properties或选择Edit/Properties命令或双击待修改的元器件对元件属性进行编辑。,在编辑对话框中有7张标签,单击“Part”标签,再用鼠标单击要编辑的“Reference”和“Value”列下的相应表格进行编辑,元件的参考名称,元件的取值,属性参数编辑器修改属性,事先要选中某一个参数项,此外,也可以直接对要编辑的属性进行双

16、击,在弹出的对话框对属性进行编辑,属性参数修改对话框,在元件没有放置到电路图上之前,点击鼠标右键,从弹出的快捷方式中选择 edit properties子命令,元器件常用修改属性:基本无源元件(R,C等):Value,Reference商品化半导体器件(Q等):Reference数字逻辑器件:Part Reference,Reference,Designator,2.3.7 网络别名的编辑,电路中电学上相连的连线、总线、元器件引出端等构成一个网络(net),也叫节点。网络别名(Net Identifer)就是为了识别一个网络而给予的独一无二的代号。如果与一个网络相连的符号中有电源或接地符号,或

17、者有端口连接符号则以这些符号的名称称为网络别名。作用:1通过网络标号描述电路中各个元器件之间的连接 关系,生成电连接网表文件;2 电路中不同位置的网络,即使未用线连接,只要他们的网络标号相同就表示在电学上是相连的。3 pspice电路模拟结束后,采用网络标号表示电路特性分析的结果。4总线信号名也可通过设置网络标号的方法确定,网络标号对象包含有:1 网络别名(Net Alias)用以识别在一个绘图页内有连通的网络2 多页连接端口(Off-Page Connectors)用以识别两个绘图页间连接的网络。3 层次输入/输出端口(Hierarchical Port)经由层次方块(Hierarchica

18、l Block)的层次管脚(Hierarchical Pin),用以识别进入一个子绘图页的网络连接。4 电源对象名(Power Object Names)用来识别一个全局性的网络,通常用来标识电源网络(VCC)或是接地网络(GND)5 元件上隐藏的管脚(Hidden Pin)在建立网络时,网络标号的优先级,由高到低分别是:用户已命名的网络、层次输入输出端口、跨页连接端口、电源对象名、网络别名、系统产生的名称,放置网络别名(place net name),点击place net alias按钮,调出place net alias对话框,在alias对话框中输入要定义的名称,然后点击OK退出对话框

19、,把鼠标移动到你要命名的连线上,点击鼠标左键即可。注意:在数据总线与数据总线的引出线上要定义网络名称。当多管脚元件与总线连接在一起时,总线的引出线不必定义网络别名,2.4 单页电路图的绘制,绘制原理图的基本步骤:、调用Page Editor、绘制原理图(三方面的内容):绘制元器件符号:如电阻、电容、晶体管、电源和接地符号等。对分层次电路设计,需绘制几个层次子电路框图。元器件间的电连接:包括连线、总线、电连接标识符、结点符号和网络别名等。对分层次电路,还需绘制子电路端口符 绘制电路图中辅助元素:如标题栏,标签、几何图形及文字说明等、修改电路图、电路图的处理和结果输出,例 1 三极管放大电路,第一

20、步 新建设计项目,建立空项目,在已有电路基础上创建,单击OK,就会出现项目管理窗口。在File标签中,有Design Resources(设计资源)项目名.dsn SCHEMATIC1PAGE1,双击PAGE1,电路图绘制窗口就出现了。,第二步 进入绘制页,双击,第三步 加载元件库,在本设计中,需要用到anolog.olb库里的电阻R,电容C,以及bipolar.olb库里的二极管,电源位于元件库source.olb。需将这些库加载到当前项目中。,第四步 放置元器件,第五步 连线并调整元件位置,第六步 编辑元件属性,选中要编辑的元件,然后单击右键从快捷菜单中选择edit properties。

21、从对话框中修改各个元件的属性,第七步 保存,按常规的windows操作即可。,2.5 Capture环境参数设置,Capture的环境参数包括:系统属性及设计模板两大类。,系统属性设置(Options-Preferences):,系统颜色设置,设置栅格的显示模式,设置放大与缩小的倍数,绘制时的选择设置,一些杂项的设置,如线宽等,有关文本编辑的一些项目设置,板级仿真的设置,系统设计模板参数设置(OptionsDesign Template):,字体的设置,标题栏的设置,设置图纸的大小,图纸边框的设定与显示,设置阶层的属性,与SDT文件兼容性的设置,绘制图纸标题栏,选择place/title bl

22、ock,出现place title block对话框从默认的库里选中一个符号,然后在对应项里编辑显示属性,创建自己的标题栏,1 打开一个olb文件,例如misc.olb2 选择Title_block03 编辑,在菜单里面点Place,然后放入图片,文本等等4 Saveas 为你自己想要的Title Block,例如my_title5 选Options 里面的Design Template/Title Block指定OLB文件以及 第四步里面创建好的Title Block名字以后新建sch,用的就是这个默认的title block了,2.5 拼接式电路图的绘制,1.拼接式电路结构 电路规模较大时

23、,可按功能将电路分成几部分,每部分绘制在一页图纸上,各张电路图之间的信号连接关系用Off-Page Connector(端口连接符)表示。2.OrCAD/Capture中拼接式电路结构的特点(1)拼接式电路设计中,每一页电路图上均放置有Off-Page Connector(端口连接符),表示不同页面电路之间的连接关系。不同电路图上名称相同的端口信号标识符之间在电学上是相连的。(2)拼接式电路中不同页面都属于同一层次,相当于在同一个图纸资料夹中。,拼接电路图的绘制步骤,1 第一页面电路的绘制2 放置端口连接符3 添加绘图页面4 添加绘图页面中电路图5 在新绘图页上放置端口连接符,例3 分流电路图

24、的绘制,第一步 绘制第一页电路图,第二步 放置分页图纸接口元件,选择工具栏上的 按钮,或者执行Place/off-page connector命令,打开 Place off-page connector对话框,选择OFFPAGELEFT-L元件,放置到图纸上,更改分页图纸接口元件的名称,在双击鼠标左键打开Off-Page connector属性编辑对话框,键入新名字为Vi,如果在分页图纸端口的名字上双击左键,出现下面的对话框,改名为Vi,第三步 添加绘图页,在项目管理器窗口上,右键点击SCHEMATIC1文件夹,在弹出的快捷菜单中,选择New page,默认新绘图页为PAGE2。,第四步 绘制

25、第二张绘图页,双击 SCHEMATIC2文件名,打开新的绘图页,第五步 在新图纸上添加分页图纸端口元件,选择 OFFPAGELEFT-R元件,更改分页图纸接口元件的名称,例4 把滤波器电路图用多页显示,第一步 绘制第一页电路图,添加分页图纸端口符号,第二步 绘制第二张电路图,在项目管理窗口下,右键SCHEMATICAL文件夹从弹出的快捷菜单中选择new page选项,默认新一页为page2,双击page2打开第二张电路图,添加分页图纸接口,第三步 绘制第三张电路图,添加分页图纸接口,第四步 绘制第四页电路图,添加分页图纸接口,2.6 模块化和层次化设计,先将整体电路依特性及复杂度分割成合适的子

26、电路,然后先分别绘制及仿真每一个子电路,待相关的子电路一一完成后,再将他们组合起来继续仿真,最后完成整体电路。由于各个子电路都经过完整的设计过程,因此这个子电路就可以用一个块(Block)来代表,以后可以在同一个设计作品或者其它设计作品内反复使用它,它像是用已经做好的积木堆出各种不同的城堡一样。所以我们说这个子电路已被模块化了。,层次化结构:如果我们将电路在垂直方向分割,而此处的模块也可能是由几个更基层的模块所组成,一路延续下去,就形成像金字塔型的层次化(Hierarchy)结构。在OrCADCapture中是通过层次输入/输出端口(ierarchecal port)、层次方块(Hierarc

27、hical Block)与层次管脚(Hierarchical Pin)来完成逻辑的连通性。,层次电路图的绘制,根层电路图,子层电路图:绘制子电路图,绘制层次方块,放置层次管脚,连接层次方块,放置层次端口,例4 将全加器电路用层次电路实现,Halfadder的子电路图,第一步 绘制根层电路图,新建一个项目,打开电路图绘制窗口,执行placehierachical block 命令或者选择工具栏上的 按钮,出现下图对话框,阶层模块在原理图上的编号,阶层模块的类型:Schematic ViewVHDLEDIFProjectPspice ModelPspice Stimulus,阶层模块包含的原理图名

28、称,阶层模块包含的原理图的文件名即存储路径,对子电路方框图的操作,改变大小、外形、形状 鼠标左键点中Hadder1元件,变成紫色并有虚线外框环绕,用鼠标左键拖拽即可改变其位置,用鼠标左键拖拽方块的四个变角即可改变其大小和形状,Implementation Type 选项,None一不带下一层次描述Schematic View一子电路的下一层次电路是由capture绘制的电路图VHDL一子电路的下一层次电路是由一个VHDL文件描述EDIF 一子电路的下一层次电路是由一个EDIF格式的网络表文件描述Project一子电路的下一层次电路是由一个capture的可编程设计项PSpice Model一子

29、电路的下一层次电路是由一个PSpice 模型文件描述PSpice Stimulus一子电路的下一层次电路是由一个PSpice激励信号波形文件描述Verilog一子电路的下一层次电路是由一个Verilog文件描述,第二步 放置层次管脚,选中子电路框图,变成紫色。这时执行菜单place/hierarchical pin命令或者选择工具栏上的 按钮,打开放置层次管脚对话框,Scalar 表示一般电信号Bus 表示总线信号,这时name项必须符合总线信号名称,如总线名m.n,3 State 将该I/O端点设定为三态管脚Bidirectional 双向管脚Input 输入管脚Open Collector

30、 集电极输出管脚Open Emitter 发射极输出管脚Output 输出管脚Passive无方向,无源管脚Power 电源管脚,按照上述方法依次放置其它的子电路框图,再调入74ls32元件,第四步 放置子电路端口符号,执行place/hierarchical port命令或者选择工具栏上的 按钮,,填入端口名称,子电路端口类型,8种符号分为四组:Portboth左右都有箭头,表示双向口Portleft符号箭头指向左表示输出口Portno无方向,表示端口属性为passivePortright符号箭头指向右表示输入口破折号后面的字母L、R表示端口名位于符号的左边或右边。,连接根电路图,放置端口符

31、号后,就可连接根电路图,第二步 绘制子层电路图,鼠标左键选中h_adder1,然后执行菜单命令View/Descent Hierachy 或者鼠标右键调出快捷菜单Descent Hierachy选项,这时打开一个New Page In Schematic对话框,子电路绘图页窗口,h_adder1子电路图,h_adder2子电路图,鼠标左键选中h_adder2,然后执行菜单命令View/Descent Hierachy 或者鼠标右键调出快捷菜单Descent Hierachy选项,会发现h_adder2子电路已经自动生成,与h_adder1子电路图一样,因为定义的时候它们子电路名字一样。,总结:

32、绘制原理图的注意事项,1、新建Project时,如果用于仿真,应选择Analog or Mixed-signal Circuit2、调用的器件必须有PSpice模型 首先,调用OrCAD软件本身提供的模型库,这些库文件存储的路径为CaptureLibrarypspice,此路径中的所有器件都有提供PSpice模型,可以直接调用。其次,若使用自己的器件,必须保证*.olb、*.lib两个文件同时存在,而且器件属性中必须包含PSpice Template属性。3、原理图中至少必须有一条网络名称为0,即接地。,4、必须有激励源。原理图中的端口符号并不具有电源特性,所有的激励源都存储在Source和S

33、ourceSTM库中。5、电源两端不允许短路,不允许仅由电源和电感组成回路,也不允许仅由电源和电容组成的割集。解决方法:电容并联一个大电阻,电感串联一个小电阻 6、最好不要使用负值电阻、电容和电感,因为他们容易引起不收敛。,快捷键,在画图模式下,按下字母-P,放置器件-W,放置连线-J,放置结点-N,网络标号-B,放置总线-E,放置总线子线-O,放置电源符号-G,放置地符号,重点说明,Capture将每个设计作品(Design)都视为一个项目(Project),而且每个项目文件(.OPJ)内只能含有一个设计文件(.dsn),而设计文件内至少必须包含一个绘图页文件夹与一张绘图页。不过由于复杂一点的设计电路往往不能在一张绘图页内完成,这时只好将电路拆成彼此相连接的绘图页:因此一个实用的项目(设计)内通常会有很多张的绘图页。这时我们往往回实用模块化和层次化的电路设计概念来处理并解决问题。,练习1,练习2,练习3 把下页的图用多页图表示,练习4 将下面的滤波器电路用层次电路实现,注意:放置阶层管脚时,必须选定子电路的方框图GND、Vcc、Vee为PowerVi、AMP2的Vo1为inputVo2、AMP1的Vo1为output,练习5 用层次方式绘制RC电路,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号