模拟集成电路版图的匹配和抗干扰设计.ppt

上传人:小飞机 文档编号:6170270 上传时间:2023-10-02 格式:PPT 页数:33 大小:837.01KB
返回 下载 相关 举报
模拟集成电路版图的匹配和抗干扰设计.ppt_第1页
第1页 / 共33页
模拟集成电路版图的匹配和抗干扰设计.ppt_第2页
第2页 / 共33页
模拟集成电路版图的匹配和抗干扰设计.ppt_第3页
第3页 / 共33页
模拟集成电路版图的匹配和抗干扰设计.ppt_第4页
第4页 / 共33页
模拟集成电路版图的匹配和抗干扰设计.ppt_第5页
第5页 / 共33页
点击查看更多>>
资源描述

《模拟集成电路版图的匹配和抗干扰设计.ppt》由会员分享,可在线阅读,更多相关《模拟集成电路版图的匹配和抗干扰设计.ppt(33页珍藏版)》请在三一办公上搜索。

1、版图设计准则(Rule for performance),匹配抗干扰,匹配设计,在集成电路中,集成元件的绝对精度较低,如电阻和电容,误差可达20%30%由于芯片面积很小,其经历的加工条件几乎相同,故同一芯片上的集成元件可以达到比较高的匹配精度,如1%,甚至0.1%模拟集成电路的精度和性能通常取决于元件匹配精度,匹配设计,失配:测量所得的元件值之比与设计的元件值之比的偏差归一化的失配定义:设X1,X2为元件的设计值,x1,x2为其实测值,则失配为:,匹配设计,失配可视为高斯随机变量若有N个测试样本1,2,N,则的均值为:方差为:,匹配设计,称均值m为系统失配称方差s为随机失配失配的分布:3失配:

2、|m|+3 s概率99.7%,匹配设计,失配的原因随机失配:尺寸、掺杂、氧化层厚度等影响元件值的参量的微观波动(fluctuation)随机失配可通过选择合适的元件值和尺寸来减小系统失配:工艺偏差,接触孔电阻,扩散区相互影响,机械压力,温度梯度等系统失配可通过版图设计技术来降低,匹配设计,随机统计波动(Fluctuations)周围波动(peripheral fluctuations)发生在元件的边沿失配随周长的增大而减小区域波动(areal fluctuations)发生在元件所覆盖的区域失配随面积的增大而减小,匹配设计,电容随机失配两个大小均为C的电容的失配:Kp和ka分别为周围波动和区域

3、波动的贡献,均是常量一般地,电容失配与面积的平方根成反比,即容量为原来2倍,失配减小约30%不同大小电容匹配时,匹配精度由小电容决定,匹配设计,电阻随机失配两个阻值为R、宽度为W的电阻的失配:Kp和ka分别为周围波动和区域波动的贡献,均是常量一般地,电阻失配与宽度成反比,即阻值为原来2倍,失配为原来的一半不同阻值的电阻,可通过调整宽度来达到相同的匹配精度,匹配设计,晶体管匹配:主要关心元件之间栅源电压(差分对)和漏极电流(电流镜)的偏差栅源电压失配为:漏极电流失配为:,Vt,k为元件间的阈值电压和跨导之差,Vgs1为第1个元件的有效栅电压,k1,k2为两个元件的跨导,对于电压匹配,希望Vgs1

4、小一些(0.1V),但对电流匹配,则希望Vgs1大一些(0.3V),匹配设计,晶体管随机失配在良好的版图设计条件下阈值电压跨导均与栅面积的平方根成反比,CVt和Ck是工艺参数,背栅掺杂分布的统计波动(区域波动),线宽变化,栅氧的不均匀,载流子迁移率变化等(边沿和区域波动),匹配设计,系统失配 工艺偏差(Process Bias)在制版、刻蚀、扩散、注入等过程中的几何收缩和扩张,所导致的尺寸误差接触孔电阻对不同长度的电阻来说,该电阻所占的分额不同多晶硅刻蚀率的变化(Variations in Polysilicon Etch Rate)刻蚀速率与刻蚀窗的大小有关,导致隔离大的多晶宽度小于隔离小的

5、多晶宽度扩散区相互影响同类型扩散区相邻则相互增强,异类型相邻则相互减弱,均与周围环境有关,匹配设计,系统失配 梯度效应压力、温度、氧化层厚度的梯度问题,元件间的差异取决于梯度和距离,匹配设计,系统失配例子 电阻电阻设计值之为2:1由于poly2刻蚀速度的偏差,假设其宽度偏差为0.1u,则会带来约2.4%的失配接触孔和接头处的poly电阻,将会带来约1.2%的失配;对于小电阻,失配会变大,2u,5u,4u,15,R=R(Leff)/(Weff)R=996欧姆Wp=0.1u,匹配设计,系统失配例子 电容,假设对poly2的刻蚀工艺偏差是0.1um,两个电容的面积分别是(10.1)2和(20.1)2

6、,则系统失配约为1.1%,匹配设计,降低系统失配的方法元件单元整数比降低工艺偏差和欧姆接触电阻的影响加dummy元件保证周围环境的对称匹配元件间距离尽量接近公用重心设计(common-centroid)减小梯度效应匹配元件与其他元件保持一定距离减小扩散区的相互影响,匹配设计,降低系统失配的例子加dummy的电阻匹配,Dummy元件宽度可以小一些,悬空会带来静电积累!,匹配设计,降低系统失配的例子一维公用重心设计二维公用重心设计,匹配设计,降低系统失配的例子单元整数比(R1:R2=1:1.5)均匀分布和公用重心Dymmy元件,R1,R2,R1,R2,R2,R1,dummy,dummy,匹配设计,

7、降低系统失配的例子单元整数比(8:1)加dummy元件公用重心布局问题:布线困难,布线寄生电容影响精度,C1,C2,匹配设计,降低系统失配的例子方向一致加dummy保证周围环境对称,M1,M2,M1,M2,D,S,D,S,M1,M2,D,S,D,S,D,S,D,S,dummy,dummy,D,S不再对称!,匹配设计,降低系统失配的例子加dummy保证多晶刻蚀速率一致,多晶刻蚀速率不一致,多晶刻蚀速率一致,匹配设计,降低系统失配的例子加dummy导线保持环境对称公用重心以减小梯度效应,不对称,互为镜像,匹配设计,降低系统失配的例子叉指结构交叉耦合结构,共同点:对梯度效应和倾斜注入不敏感,匹配设计

8、,降低系统失配的例子匹配晶体管与其他晶体管保持相当距离,以免引起背栅掺杂浓度的变化,导致阈值电压和跨导的变化,d,d,d,d,d,d 2倍阱深!,抗干扰设计,数模混合电路的版图布局屏蔽滤波,抗干扰设计,数模混合集成电路中的版图布局模拟和数字电源地的分离模拟电路和数字电路、模拟总线和数字总线尽量分开而不交叉混合 根据各模拟单元的重要程度,决定其与数字部分的间距的大小次序,抗干扰设计,电容的屏蔽,电路中的高阻接点接上极板,以减小寄生和屏蔽干扰;电容下面用接地的阱来屏蔽衬底噪声,CAP,此地应为“干净”地!可独立接出,不与其他电路共享,抗干扰设计,敏感信号线的屏蔽,增大线间距,周围放置地线,抗干扰设计,敏感信号线的屏蔽,包围屏蔽缺点:到地的寄生电容较大;加大了布线的难度,抗干扰设计,敏感电路的屏蔽用接地的保护环(guard ring)保护环应接“干净”的地N阱较深,接地后可用来做隔离,抗干扰设计,加滤波电容电源线上和版图空余地方可填加MOS电容进行电源滤波对模拟电路中的偏置电压和参考电压加多晶电容进行滤波,偏置,参考,抗干扰设计,加滤波电容电源线上和版图空余地方可填加MOS电容进行电源滤波对模拟电路中的偏置电压和参考电压加多晶电容进行滤波,P-P CAP,MOS CAP,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号