数字电子技术chp4-3b.ppt

上传人:牧羊曲112 文档编号:6294723 上传时间:2023-10-14 格式:PPT 页数:24 大小:1.85MB
返回 下载 相关 举报
数字电子技术chp4-3b.ppt_第1页
第1页 / 共24页
数字电子技术chp4-3b.ppt_第2页
第2页 / 共24页
数字电子技术chp4-3b.ppt_第3页
第3页 / 共24页
数字电子技术chp4-3b.ppt_第4页
第4页 / 共24页
数字电子技术chp4-3b.ppt_第5页
第5页 / 共24页
点击查看更多>>
资源描述

《数字电子技术chp4-3b.ppt》由会员分享,可在线阅读,更多相关《数字电子技术chp4-3b.ppt(24页珍藏版)》请在三一办公上搜索。

1、第四章组合逻辑电路 Combinational Logic Circuit,本次课主要内容,若干常用的组合逻辑电路,编码器(Encoder)译码器(Decoder)数据选择器(Multiplexer OR Data Selector)加法器(Adder)数值比较器(Comparator),4.3.2 译码器,译码:译码是编码的反操作。译码器的功能是将每个输入的二进制代码译成对应的输出高、低电平信号。常用的有:二进制译码器,二-十进制译码器,显示译码器等,一、二进制译码器例:3线8线译码器,4.3.2 译码器,真值表,逻辑表达式,用电路进行实现,用二极管与门阵列组成的3线8线译码器,集成译码器实

2、例:74HC138,低电平输出,附加控制端,74HC138的功能表:,利用附加控制端进行扩展例:用74HC138(3线8线译码器)4线16线译码器,D3=1,D3=0,二、二十进制译码器,将输入BCD码的10个代码译成10个高、低电平的输出信号BCD码以外的伪码,输出均无低电平信号产生例:74HC42,三、用译码器设计组合逻辑电路,1.基本原理3位二进制译码器给出3变量的全部最小项;。n位二进制译码器给出n变量的全部最小项;任意函数将n位二进制译码输出的最小项组合起来,可获得任何形式的输入变量不大于n的组合函数,2.举例,例:利用74HC138设计一个多输出的组合逻辑电路,输出逻辑函数式为:,

3、译码器的应用(1)用译码器构成数据分配器,(2)其它应用,例:利用译码器分时将采样数据送入计算机,全为1,四、显示译码器,1.七段字符显示器 典型器件:BS201,(共阳极接法),2.BCD七段字符显示译码器(代码转换器)7448,真值表 卡诺图,BCD七段显示译码器7448的逻辑图,7448的附加控制信号:(1),灯测试输入,当 时,Ya Yg全部置为1,7448的附加控制信号:(2),灭零输入,当,时,则灭灯,7448的附加控制信号:(3),灭灯输入/灭零输出输入信号,称灭灯输入控制端:无论输入状态是什么,数码管熄灭输出信号,称灭零输出端:只有当输入,且灭零输入信号 时,才给出低电平 因此 表示译码器将本来应该显示的零熄灭了,图3.3.17 用7448驱动BS201的连接方法,例:利用 和 的配合,实现多位显示系统的灭零控制,整数部分:最高位是0,而且灭掉以后,输出 作为次高位的 输入信号小数部分:最低位是0,而且灭掉以后,输出 作为次低位的 输入信号,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号