数电第16、17讲修改.ppt

上传人:牧羊曲112 文档编号:6579118 上传时间:2023-11-14 格式:PPT 页数:29 大小:1.86MB
返回 下载 相关 举报
数电第16、17讲修改.ppt_第1页
第1页 / 共29页
数电第16、17讲修改.ppt_第2页
第2页 / 共29页
数电第16、17讲修改.ppt_第3页
第3页 / 共29页
数电第16、17讲修改.ppt_第4页
第4页 / 共29页
数电第16、17讲修改.ppt_第5页
第5页 / 共29页
点击查看更多>>
资源描述

《数电第16、17讲修改.ppt》由会员分享,可在线阅读,更多相关《数电第16、17讲修改.ppt(29页珍藏版)》请在三一办公上搜索。

1、6.3.2 计数器,三、任意进制计数器的构成方法,假定已有的是N进制计数器,而需要得到M进制计数器。,1当MN时:应使计数过程中跳过NM个状态,在M个状 态中循环即可。,1)置零法(清零法或复位法)适用于有清“0”输入端的集成计数器。,2)置数法 适用于有预置数功能的集成计数器。,N个,6.3.2 计数器,1)置零法,计数器从全“0”状态S0开始计数,计满M个状态后产生清“0”信号,使计数器恢复到初态S0。,异步清零计数器:利用SM状态进行译码产生清“0”信号。,同步清零计数器:利用SM-1状态进行译码产生清“0”信号。,暂态(过渡状态),6.3.2 计数器,2)置数法,计数器从某个预置状态S

2、i开始计数,计满M个状态后产生置数信号,使计数器恢复到预置初态Si。,异步置数计数器:利用Si+M状态进行译码产生置数信号。,同步置数计数器:利用Si+M-1状态进行译码产生置数信号。,暂态(过渡状态),6.3.2 计数器,1、同步置数法和异步置数法比较:同步法置数可靠,编码规范(无暂态)。,2、清零(复位)法和置数法比较:置数法更加灵活。,6.3.2 计数器,例:用74161实现十二进制计数器。,解:74161是具有异步清零和同步置数功能的加法计时器。,异步清“0”法,SMS12 即Q3Q2Q1Q01100,进位输出?,同步置数法,预置数:D3D2D1D0=0000SM-1S11 即Q3Q2

3、Q1Q01011,进位输出?,进位输出,进位输出,6.3.2 计数器,同步置数法,预置数:D3D2D1D0=0011,预置信号,进位输出,6.3.2 计数器,进位C置数法,N=16,M=12,NM=4,即 D3D2D1D0=0100,进位输出,6.3.2 计数器,图6.3.33 用置零法将74LS160接成六进制计数器,状态转换图,6.3.2 计数器,图6.3.35 图电路的改进,6.3.2 计数器,图6.3.36 用置数法将74160接成六进制计数器(a)置入0000(b)置入1001,状态转换图,6.3.2 计数器,2当MN时:必须将多片计数器级联。,1)整体清“0”法或整体置数法,基本思

4、路:先将n片计数器级联组成Nn(NnM)进制计数器,计满M个状态后,采用整体清“0”或整体置数法实现M进制计数器。,2)分解法,基本思路:将M=M1M2Mn,其中M1、M2、Mn均不大于N,则用n片计数器分别组成M1、M2、Mn进制的计数器,然后级联即可构成M进制计数器。,芯片级联的方式:,串行进位方式:以低位片的进位输出信号C作为高位片的时钟输入信号CP。,并行进位方式:以低位片的进位输出信号C作为高位片的工作状态控制信号EP和ET。,6.3.2 计数器,例:试用74160组成百进制计数器。,串行进位方式(异步计数器),并行进位方式(同步计数器),6.3.2 计数器,例:试用两片74160实

5、现54进制计数器。,解:M=54,74160是具有异步清零、同步置数的十进制 计数器。,整体同步置数法,计数:053。,注意:整体置数法两片计数器间采用同步级联,6.3.2 计数器,整体异步清零法,计数:053。,5(十位),4(个位),0 1 0 1(54为暂态),0 1 0 0,Q3Q2Q1Q0,进位输出?,可选取53状态来产生进位信号,注意:整体异步清零法两片计数器间可采用同步也可采用异步级联方式。,6.3.2 计数器,计数:053。,6.3.2 计数器,分解法,M=54=69,用两片74160分别构成六进制和九进制,然后级联即可。,六进制,九进制,6.3.2 计数器,图6.3.41 例

6、电路的整体置零方式,计数028,构成29进制计数器。,6.3.2 计数器,图6.3.41 例电路的整体置数方式,计数028,构成29进制计数器。,CP为秒脉冲(周期为1秒),秒显示0059秒,分显示0059分,小时显示0023小时,显示译码器,数码管,计数器应用举例电子表电路,6.3.2 计数器,6.3.2 计数器,四、移位寄存器型计数器,1、N位环形计数器,4位环形计数器,动启自能不,特征:每个有效状态中只有一个“1”。(优点:电路简单,各触发器的1表示电路的一个状态,无需加译码电路),N位环形计数器可以实现N进制计数器。(状态利用率低),Q0Q1Q2Q3,1111,0110,0011,01

7、11,0000,1001,0101,1011,1010,1100,1101,1110,能够自启动,6.3.2 计数器,6.3.2 计数器,图6.3.46 移位寄存器型计数器的一般结构形式,2、N位扭环形计数器,N位扭环形计数器可以实现2N进制计数器。,状态方程:,4位扭环形计数器,Q0Q1Q2Q3,不能自启动,有效循环,无效循环,6.3.2 计数器,Q0Q1Q2Q3,能够自启动,6.3.2 计数器,6.3.3 顺序脉冲发生器,在数字电路中,能按一定时间、一定顺序轮流输出脉冲波形的电路称为顺序脉冲发生器。,顺序脉冲发生器也称脉冲分配器或节拍脉冲发生器,一般由计数器(包括移位寄存器型计数器)和译码

8、器组成。作为时间基准的计数脉冲由计数器的时钟输入端送入,译码器将计数器状态译成输出端上的顺序脉冲,使输出端上的状态按一定时间、一定顺序轮流为“1”,或者轮流为“0”。环形计数器的输出就是顺序脉冲,故可不加译码电路即可直接作为顺序脉冲发生器。,组成框图:(见黑板),6.3.3 顺序脉冲发生器,1、用环型计数器作顺序脉冲发生器(图5.3.52),(a)电路图(b)电压波形图,6.3.3 顺序脉冲发生器,2、用计数器和译码器构成的顺序脉冲发生器(图6.3.52),(a)电路图(b)电压波形图,6.3.3 顺序脉冲发生器,图6.3.53 用中规模集成电路构成的顺序脉冲发生器(a)电路图(b)电压波形图,6.3.4 序列信号发生器,在数字信号的传输和数字系统的测试中,有时需要用到一组特定的串行数字信号,这种信号就叫序列信号。,能够产生序列信号(在时钟脉冲作用下产生的一组特定的串行数字信号)的电路称为序列信号发生器。,图6.3.55 用计数器和数据选择器组成的序列信号发生器,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号