基于VHDL语言的数字钟设计.docx

上传人:李司机 文档编号:6680098 上传时间:2023-12-24 格式:DOCX 页数:11 大小:80.03KB
返回 下载 相关 举报
基于VHDL语言的数字钟设计.docx_第1页
第1页 / 共11页
基于VHDL语言的数字钟设计.docx_第2页
第2页 / 共11页
基于VHDL语言的数字钟设计.docx_第3页
第3页 / 共11页
基于VHDL语言的数字钟设计.docx_第4页
第4页 / 共11页
基于VHDL语言的数字钟设计.docx_第5页
第5页 / 共11页
点击查看更多>>
资源描述

《基于VHDL语言的数字钟设计.docx》由会员分享,可在线阅读,更多相关《基于VHDL语言的数字钟设计.docx(11页珍藏版)》请在三一办公上搜索。

1、信息与通信工程学院数字电路与逻辑设计班实验题目:基于VHDL语言的数字钟设计级:姓名:学号:日期:指导教师:一 .摘要数字钟是一个将时、“分、“秒显示于人的视觉器官的计时装置。它的根本功能是计时,计时周期为24小时,显示满刻度23时59分59秒:或者计时周期为12小时并配有上下午指示,显示满刻度为11时59分59秒,通过六个七段数码管显示出来。本实验主要在理论分析和具体的软硬件实现上,基于VHDL语言编写源代码,使用软件QuartusII进行处理,再配合具体电路连接,实现一个多功能的数字钟。关键词:数字钟;VHDL语言;七段数码管二 .设计任务要求设计实现一个数字钟。1.24小时制,显示刻度从

2、0:0:0到23:59:59。2.12小时制,显示刻度从0:0:0到11刻9:59。3.12/24小时制可切换,12小时制下上下午有不同显示(上午发光二极管不亮,下午发光二极管亮)。4 .可手动校对时间,能对时和分进行校正。5 .整点报时功能。6 .闹铃功能,可设置闹铃时间,当计时到预定时间时I蜂鸣器发出闹铃信号,闹铃时间为5秒,可提前终止闹铃。7 .可认为设置时间为倒计时模式8 .可切到屏保模式,六个数码管显示为“supper字样。三.设计思路和总体设计框图1.设计思路程序设计主要分为四个模块,第一局部,做分频器,分出一秒的时钟用来计数,再分出一个中频时钟用来扫描显示数码管,我选择的频率是5

3、0kHZ;第二局部,做计数器,秒随时钟沿计数进1,分钟随着秒计数60次进一,而小时,由于有12/24小时制的切换,时的计数有两个信号来进行,一个信号hourl是分60进一在0到23循环计数,另一个信号hour2是分60进一在0到11循环计数;第三局部,做扫描显示六个七段数码管,通过选通信号6矢量Cat来依次使六个数码管亮,数码管每两位对应相应的时分秒;第四局部,其他输入输出单元,比方数字钟的时间修正,闹铃等, 设计的关键是做好计数器和数码管显示,2.总体设计框图这些都是基于前三个局部,做起来难度不大。 这是本实验最核心的局部。6数码管显示时钟,带调时功能,能设置闹钟,闹钟响可人为停止,整点报时

4、,12/24小时制手动切换,可人为设置时间为倒计时,并修正了一个11:59:59(或23:59:59)跳变到00:00:00的bug(即11:59:59跳变到00:00:00时会先跳到11:0():00再跳到00:00:00的错误),缺乏是防抖动设计缺少经验。madebysupperlibraryiecc;useieee.std_logic_1l64.all;useieee.std_logic_unsigned.all;entitymemclockisport(clk:inStdOgic;mfix,hfix:instd_logic;change:instd_logic;Iastinstd_lo

5、gic;Id0:outStd_JOgic;name:instd_logic;alaim:instd_logic;cat:OUtstd_logic_vector(5downtoO);SPk:oiItStdogic;Iightroutstd_logic_vector(6downto0);endmenclock;architecturebehaveofmcmclockissignaltemp:integerrangeOto15;SignaljzintegerrangeOto5;Signalclkl,clk2:std_logic;signalDiinuteiintegerangeOto59;signa

6、lSecondrintegerrangeOto59:signalhourthourlHntegerrangeOto23;signalhour2HntegerrangeOto11;signalh,hl,m,ml,s,sl!integerrangeOto15;signalImpkintegerrangeOto499999999;signaltp2:integerrangeOto999;Signalho:integerrangeOto23;signalmin:integerrangeOto59;beginpO:process(clk)beginif(clk,eventandclk=,)thenift

7、mp1=49999999thentmp1=0;elsetmp1=tmp1+1;endif;if(tmp2=999)thentmp2=O;elsetmp2=tmp2+1;endif;endif;endprocess;p5:process(tmpl)beginiftmp1=49999999thenclkl=;elseclkl=0,;endif;iftp2=999thenclk2=T;elseclk2=,O,;endif;endprocess;pkprocess(clkl)beginif(clkeventandclkl=,)thenif(last-)thenbacktothetimeif(secon

8、d=0)thensecond=59;if(minute=O)thenminute=59;hourl=hour1-1;if(hour1=0)thenhourl=23;endif;hour2=hour2-1;if(hour2=0)thenhour2=l1;endif;elseminute=minute-1;endif;elsesecond=second-1;endif;elseif(second=59)thennormaltimerulessecond=0;if(minute=59)thenminute=0;hourl=hour1+1;if(hourl=23)thenhourl=0;endif;h

9、our2=hour2+1;if(hour2=ll)thenhour2=0;endif;elseminute=minute+l;endif;elsesecond=second1;endif;endif;if(change=1,)then-12/24stylechangeif(hour2=23andminute=59andsecond=59)thenhour=0;elsehourll)thenldO=T;elseldO=,O,;endif;ElseIf(hour1=23andminute=59andsecond)thenhourl=0;elsehour=hourl;endif;ldO=,O,;en

10、dif;if(alarm=,0)thenalarmclockif(mfix-)thenminutechangeif(minute=59)theninute=O;elseminute=minLite+l;endif;endif;if(hfix-)then-hourchangeif(hourl=23)thenhourl=0;elsehourl=hour1+1;endif;if(hour2=ll)thenhour2=0;elsehour2=hour2+l;endif;endif;elseif(mfix=,1,)thenalarmminchangeif(rnin=59)thenmin=0;elsemi

11、n=min+l;endif;endif;if(hfix-)then-alarmhochangeif(ho=23)thenho=0;elseho=ho+1;endif;endif;endif;if(minute=Oandsecond3)thenrighttimeringspk=;elsif(minute=minandhour=hoandsecond5)thenalarmclockif(alarm=,)thenspk=,O;elsif(alan=,O)thenspk=;endif;elsespk=,O;endif;endif;endprocess;p2:process(clk2)encoderbe

12、ginif(clk2,eventandCIk2=T)thenif(j=5)thenj=0;elsej=j+l;endif;if(alarm=,0,andnamc=,0,)thenshowalarmtimehO=(hour-h1)/10;Hl=hourrem10;M0=(minute-ml)10;M1=minuterem10;S0=(second-s1)/10;Sl=secondrem10;elsif(alan=andname=0,)thenh(K=(ho-hl)10;H1=horem10;M(R=(min-ml)10;Ml=minrem10;S(X=0;SK=O;elsif(name=l,)t

13、henh(R=10;hl=ll;m=12;ml=13;s=14;slcat-01Illl,tempcat-,101111tempcat=110111”;IemPcat=nIllOll,tempcatcat=nHll10templightlightlightlightlightlightIightlightlightlightlightlightlightlightlightlightlight=OOOOOOO;Endcase;endif;endprocess;endbehave;madebyIiaoning七.时序仿宾波形图仿真的局部,之前已经说过,计数器和数码管显示是本实验核心的局部,所以将

14、这两局部做下仿真,仿真得到预期的效果,再参加分频器下载到实验板上进行调试,之后再参加其他输入输出的功能。计数器仿真:观察时分秒的进制是否正确。数码管仿真:观察数码管的显示是否正确。八.故障和故障分析故障1:验收时出现的bug,在11:59:59跳到00:00:00时会先显示11:00:00再显示00:00:00=解决方法:由于时的跳变比分秒慢-个时钟沿,导致这样的错误。用补丁的方法解决,即我成认计数的标准算法在这个时刻是有漏洞的,那么我在算法外附加一个条件使它能弥补这一漏洞。在计数结束后,加一个判断条件,假设在时钟沿来临时计数值是11,59,59,那么直接将计数值都归零,这样就可以很好的解决这

15、个bug。故障2:数码管显示闪烁太快,看不清显示的数值。解决方法:这是分频的问题,闪烁太快说明频率太高,应增大分频系数。故障3:数码管显示秒是每次跳两秒,而不是跳1秒。解决方法:计数算法没有问题,数码管显示模块有时钟沿的冲突导致,可通过修改数码管扫描的分频来解决,需要仔细的调试。九.实验心得与总结在这次数字系统综合实验中,我设计并实现了数字钟这一课题,在根本功能的根底上增添了一些有意思的附加功能,在出现bug后也迅速的找到了解决的方法,从这方面上说,这次实验我还是做的不错的。同时,反思这次实验中出现的问题,还是暴露了自己各方面的问题:1 .仿真做的不是太好,对仿真的理解不深,说明自己在仿真上的

16、经验还是不够。2 .编程语言的理解不深,在编程过程中屡次因为琐碎的语法问题耽误了很多珍贵的实验时间。3 .没有充分面向硬件进行设计,占用资源过多。4 .按键的防抖设计没有做充分的评估,导致验收时的操作并不尽如人意。以上的问题,都是我珍贵的收获,是我必须深刻总结并且在以后的学习实验中厄待解决的,只有这样,我才能有不断的进步。十.致谢在这次数字系统综合实验中,实验老师张咏梅老师给予了我无私而切实有效的帮助,其严谨的态度、严格的要求以及强烈的专业素养都对我有十分深刻的影响,在此,对张咏梅老师表示衷心的感谢。同时一,也希望张咏梅老师在教学方式上有更温和的理解,毕竟不是每个学生都能体会到老师您的严格要求和热切期望,谨期盼老师您能够理解。另外,各位同学在本次实验中给予我的帮助,特别是一些萍水相逢的同学,他们的无私和热忱让我十分感谢,在此,对他们一并表示由衷的感谢。十一.参考文献现代数字电路与逻辑设计实验教程袁东明史晓东陈凌霄编著北京邮电大学出版社

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号