EDAⅡ实验报告多功能数字钟.docx

上传人:李司机 文档编号:7215118 上传时间:2024-06-29 格式:DOCX 页数:29 大小:793.52KB
返回 下载 相关 举报
EDAⅡ实验报告多功能数字钟.docx_第1页
第1页 / 共29页
EDAⅡ实验报告多功能数字钟.docx_第2页
第2页 / 共29页
EDAⅡ实验报告多功能数字钟.docx_第3页
第3页 / 共29页
EDAⅡ实验报告多功能数字钟.docx_第4页
第4页 / 共29页
EDAⅡ实验报告多功能数字钟.docx_第5页
第5页 / 共29页
点击查看更多>>
资源描述

《EDAⅡ实验报告多功能数字钟.docx》由会员分享,可在线阅读,更多相关《EDAⅡ实验报告多功能数字钟.docx(29页珍藏版)》请在三一办公上搜索。

1、EDAn试验报告一多功能数字钟学院专业:学生姓名:学生学号:指导老师:交稿时间:机械工程学院高磊516101001471蒋立平2017年3月30日摘耍多功能数字时钟最基本的功能就是计时,即实现时和分的显示。在此基础上还要实现时钟的保持、闹钟、时间不准时的较时、秒表等一些附加功能。本次试验利用QUartUSiI9.1,结合所学的数字电路的学问,分析了多功能数字钟的设计要求、所需实现的功能,然后分析了实现每个功能所须要的基础模块,的终进一步分析了各种基础模块。在具体设计时,采纳的是自底向上的设计方法。目先设计各种其础模块,然后设计各种功能模块,最终进行综合设计。报告首先分析了数字钟电路的工作原理,

2、其中重点说明说明各个子模块的设计原理、编译、调试与下载。关键词:数字时钟;QuartusII9.1:仿真AbstractMultifunctiondigitalclocktimingisthemostbasicfunction,name1y,theachievementandpointsdisplay.Onthisbasis,itneedstoachievetokeeptheclockalarmclock,thestopwatchandsomeotheradditionalfeatures,whencomparedwiththetimeallowed.ThetestusesQuartusII9

3、.1,combinedwithIheknowledgelearneddigitaicircuits,analysisofmulti-functionaldigitaiclockdesignrequirements,toachievethedesiredfunction,thenanalyzestherealizationofeachfunctionmoduleneededbasisandthefurtheranalysisofthefinalavarietyofbasicmodules.Inaparticulardesign,itusesabottom-updesign.First,Idesi

4、gnavarietyofbasicmodule,andthendesignavarietyoffunctionalmodules,compilethedesignatlast.Thereportfirstanalyzestheworkingprincipleofdigitalclockcircuits,whichfocusesonanexplanationofthedesignprinciplesofvarioussub-modu1es,compiling,debugginganddownloading.Keywords:Digitalclock,QuartusII9.1,Simulation

5、IJ录1 .内容简介-1-2 .设计要求-1-1 .1设计基本部分要求-1-2 .2设计提高部分要求-1-3 .方案论证-1-3.1 脉冲发生电路-1-3.2计时电路-1-3.3清零电路-2-3.4较分电路-2-3.5保持电路-2-3.6报时电路-2-3. 7译码显示电路-2-4.电路各个模块设计-2-4.1 基本电路的设计-2-脉冲发生电路的设计-2-计时电路的设计-8-保持与清零电路的设计-10-报时电路的设计-11-译码显示电路的设计-12-消颤电路的设计-14-4. 2闹钟电路的设计-16-闹表较分较时电路设计-16-闹表比较电路的设计-18-5 .试验电路总图-18-6 .程序下载与

6、调试-19-1 .1引脚安排-19-6 .2程序下载-20-7 .试验感想与总结-20-8 .鸣谢-21-参考文献-22-1、内容简介利用相关电学学问和QUartUSII9.1软件,设计个多功能数字时钟,使其具有00:00:00到23:59:59的计时功能,并且能够实现清冬、保持、整点报时、闹钟等附加功能,最终对其进下载运行。2、设计要求2.1设计基本部分要求:1、能进行正常的时、分、秒计时功能:2、分别由六个数码管显示时分秒的计时;3、Kl是系统的使能开关(KI=O正常工作,KI=I时钟保持);4、K2是系统的清零开关(K2=0正常工作,K2=l时时钟清零);5、K3是系统的校分开关(K3=

7、0正常作,K3=l时时钟快速较分):6、K4是系统的校时开关(K4=0正常工作,K4=l时时钟快速较时):2. 2设计提高部分要求:1、时钟具有整点报时功能(当时钟计到5953时起先报时,在59,53”时报时频率为500Hz,5959”时报时频率为IKHz,);2、闹表设定功能;3、自己设定其他附加功能。3、方案论证依据要求设计出基木计时、秒表和闹钟,各部分通过模式选择开关进行切换。其中,基本计时部分设计校分校时保持、校星期、报时和清零等电路。秒表设计、消零和保持电路。闹钟设计定时、音乐电路。最终报时、音乐闹钟电路通过蜂鸣照输出,基木计时、秒表、闹钟电路在数码管动态显示。3. 1脉冲发生电路:

8、试验中运用的震荡频率源为18MHz,而基本试验电路所需的频率为IKHZ.500Hz、2Hz与1Hz。因此,为了获得我们所需的频率,我们须要设计不同的分频器并加以不同的组合,这样就构成了我们的脉冲发生电路。本试验中,记时电路与较分电路用的都是IHZ的信号频率,消颤电路用的是2Hz的信号频率,报时电路用的是500Hz与IKHz的信号频率。3.2计时电路本试验的基本计数完成的是从00:00:00到23:59:59的计时功能。为产生秒位,须要设计一个模60计数器,给以IHZ的信号频率:由秒的进位产生分位,分位也是用的模60计数器:再用一个模24计数器时分位的进位脉冲计数,产生小时位:最终设计一个模7计

9、数器,对小时位的进位脉冲计数,产生星期位。因此,整个数字时钟的计时电路部分共包括七位:星期位、小时时十位、小时个位、分钟十位、分钟个位、秒十位、秒个位。3. 3清零电路清零功能是通过限制计数器清零端的电平凹凸来实现的。只需使清零开关按下时各计数器的清零端均牢靠接入有效电平(本试验中是低电平),而清零开关断开时各清零端均接入无效电平即可。3.4较分电路校分校时功能由基本的逻辑门电路实现。其基本原理是通过逻辑门电路限制分计数器的计数脉冲,当校分校时开关断开时,计数脉冲由低位计数器供应;当按卜校分校时开通时,既可以手动触发动身式开关给进位脉冲,也可以有恒定的IHZ脉冲供应恒定的进位信号,计数器在此脉

10、冲驱动下可快速计数。3. 5保持电路保持功能是通过逻辑门限制秒计数器输入端的IHZ脉冲实现的。正常状况下,开关不影响脉冲输入即秒正常计数,当按下开关后,使脉冲无法进入计数端,从而实现计时保持功能。4. 6报时电路:整点报时功能可以通过组合逻辑电路实现。当计数器的各位呈现特定的电平时,可以选通特定的与门与非门,将指定的频率信号送入蜂鸣器中,实现在规定的时刻以肯定的频率进行发音报时。37译码显示电路:显示功能是通过数选器、译码器、码转换器和7段显示管实现的。因为试验中只用一个译码显示单元,7个7段码(4个用于显示时分),所以通过2片4选74153和一个7448显示译码器协作,依据计数器的信号进行数

11、码管的动态显示。4、电路各个模块的设计5. 1基本电路的设计4.1.1 脉冲发生电路的设计通过分频电路将试验箱的48MhZ分成Ihz(为基本计时电路供应时钟2hz快速校星期、校时、校分,500hz、IKhZ为报时电路供应脉冲。(1)2分频电路设计2分频电路有一个D触发器和非门组成,当D时钟达到上升沿时,Q发生跳变,输出端频率为输入端的二分之一。.图4.1仿真波形结果:XMMflan315075m|Pw130rHSrt15B5,取最高位Q,为计数器图4.3(2)10分频电路设计COUNKR601Yt1.1.二.=r-10分频电路由一片74160和一个与非门得到图4.4仿真波形结果::.,.】a,

12、小.4MFTeBs150乃r*Pqrr126mlidSz图4.510分频封装图10fp10fpnIOfpoutrst4图4.6图4.26消电路的设计消颜开关由D触发器构成,利用D触发器锁存开关的动作信号,并且屏蔽抖动,消颤电路如下:图4.27仿真波形图:“rggU第E图4.28Xiaochan图4.29将全部开关接入消顽电路后,可以得到消颤电路组,如下图所示:图4.30封装图如下:图4.314.2闹钟电路设计闹表校分较时电路设计电路图如下:图4.32校分封装图:图4.33(2)闹表较时电路的设计校时电路的内部结构与校分电路是完全一样的,这是由它们的工作原理相同。但须要留意的是,除了校时信号驱动

13、若小时在计数外,还有来自59分59秒的自然进位信号,两者只要有一个满意即可。因此,我们还要添加一个与门与或门来表示,电路图如下:FCOUfOW吟COjmtir图4.34较时封装图:图4.354.2.2闹表比较电路设计电路图如下:图4.36封装图如b:aoXXsWcnccxnsxwaSrT41outqE4.1SfTh41qm41shy1)Device,点击ttDeviceandPinOption-具体设置式如下:SgrATa*MP4c49PhfiOiWny3SKedOMtea*Sfcc*tarcdswSnttinc*Ul闻GEdFOenoe.0pw*r$49r9CcndUneCon4onf6co

14、ewSrgCOATociSeftrQi.Ar*sSjrthtMSetviQi gwv Tw0AmSn9iAmUnDbAtwUN0MfTll1.o9cA4ow1.q9cA4cwInfeaf 5*MctSvftrPceyPceArtierSettngt图6.16.2程序下载图6.27、试验感想与总结在第一节课上,老师花了许多时间给我们讲解了QUartUS软件的运用,还布置了本周试验的内容与要求。之后的个星期里,我们自己设计电路、一步步的检查与操作,熟识了对QUartUS软件的运用方法,也渐渐驾驭了多功能数字钟设计的原理与思路。这次试验不仅仅是对以前所学数电学问的一次回顾,更是将所学的学问运用到实际

15、当中去的一次实践。在起先设计分频器的初期,我就豆习了例如D触发器、74160等元器件的功能、作用,在计数器设计部分,白己又回顾了同步计数与异步计数的差异学会用已学器件设计不同模的计数器,起先的分频电路、加法电路很重要,我花了较长时间去设计连线,这也为之后能顺当显示报时计数打下了基础。试验中,第一次连好的电路难免会出错,每次下载时都抱有期望,但结果总是差强人意。其实,试验的目的不仅仅是要你驾驭、巩固所学数电的相关学问,更重要的是通过这一个多星期的学习、试验,你要在一次次的失败中总结教训,学会分析问题、解决问题,培育自己学习、分析、动手的实力,以便在以后遇到其他问题时也能通过自己的努力找到答案。我觉得这才是我所获最多的。此次试验,我受益匪浅,不但增加坚固r学问,还加强r动手实践实力;希望以后有更多机会。8、鸣谢在本次试验中,首先要感谢蒋立平老师蜴的具体指导,感谢一起做试验的同学的热心帮助。正是我们的共同努力,才能顺当的完成本次任务。参考文献1EDA设计试验指导书.南京理工高校电子技术中心。2周立功.EDA设计试验与实践,北京,北京航空航天高校。3蒋立平,姜萍,谀雪琴,花汉兵,数字逻辑电路与系统设计,电子工业出版社。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号