数据采集基础知识讲座教学课件PPT.ppt

上传人:文库蛋蛋多 文档编号:2204486 上传时间:2023-01-30 格式:PPT 页数:49 大小:631.02KB
返回 下载 相关 举报
数据采集基础知识讲座教学课件PPT.ppt_第1页
第1页 / 共49页
数据采集基础知识讲座教学课件PPT.ppt_第2页
第2页 / 共49页
数据采集基础知识讲座教学课件PPT.ppt_第3页
第3页 / 共49页
数据采集基础知识讲座教学课件PPT.ppt_第4页
第4页 / 共49页
数据采集基础知识讲座教学课件PPT.ppt_第5页
第5页 / 共49页
点击查看更多>>
资源描述

《数据采集基础知识讲座教学课件PPT.ppt》由会员分享,可在线阅读,更多相关《数据采集基础知识讲座教学课件PPT.ppt(49页珍藏版)》请在三一办公上搜索。

1、数据采集基础知识,张斌北京凌华技术支持部http:/http:/,内容大纲,信号与系统初步基本定义A/DD/ADIOTimer/Counter,信号与系统初步,一个典型的系统:,信号与系统初步(续),信号的分类:,信号与系统初步(续),数字信号,信号与系统初步(续),模拟信号,信号采集,传感器信号调理放大滤波信号转换将外部信号采入计算机,并加以处理,最后输出,PC Based信号采集系统,PC Base数据采集系统功能,A/D转换(模拟量/数字量转换)D/A转换(数字量/模拟量转换)DIO(数字量输入/输出)Timer/Counter(定时器/计数器),基本定义,A/D:模拟量-数字量转换把外

2、部电压信号转成计算机能够识别的数字信号采样频率 Max Sampling Rate(S/s),Sampling Frequency(Hz)精度(Resolution):8bit 12bit 14bit 16bit输入范围(Input Range)(增益):同步采样(Simultaneous analog input)轮询采样(Multiplex analog input)突发模式采样(Burst mode)触发模式(Trigger mode)隔离(Isolation)FIFO,A/D转换过程,A/D转换器,A/D转换过程-多路切换卡,多路选择,+_,A/D转换器,模拟信号,A/D 触发信号,数

3、据缓冲区,n,1.信号源控制 通道数 信号类型(SE/DI)信号范围 自动通道扫描,2.触发源控制 触发信号源 采样频率,3.A/D 数据缓冲区 数据寄存器 FIFO 缓冲区,AT 总线或 PCI 总线,内存(Buffer),4.数据传输 I/O 指令 DMA 总线主控,中断信号,CPU,5.中断信号控制,6.A/D 分辨率与数据格式 数据位数 二进制代码或补码 单极性或双极性,7.隔离与非隔离,A/D转换的过程-同步板卡,模拟信号,A/D触发信号,数据缓冲区,PCI总线,内存(Buffer),CPU,模拟信号,模拟信号,A/D基本定义,信号的频率代表信号变化快慢的物理量任何一种信号都可以转换

4、成一组正弦波的迭加不同的信号频率不同:语音:4kHz音乐:20kHz超声:20kHzxxMHzFM收音机:MHz雷达:xGHz,A/D基本定义,采样频率采样周期的倒数表示采样快慢的物理量多少时间采一个点/每秒采样多少个点Nyquist采样定律:fs=2*fmax fs:采样频率 fmax:信号最高频率 一般最小为fs=2.5*fmax 工程上一般取为fs=68*fmax采样定律的特例等效时间采样,A/D基本定义,足够的采样率下的采样结果,过低采样率下的采样结果,t,采样率与幅度精度的理论关系,信号周期时间TP采样速度两点间距时间TS误差dB=20lgsinYTP=1/400kTS=1M,-10

5、dB2.5M,-1.146dB3M,-0.785dB10M,-0.069dB,A/D基本定义,能够正确显示信号而不发生畸变的最大频率叫做Nyquist频率,它是采样频率的一半信号中所包含的频率高于Nyquist频率的成分,将在直流和Nyquist频率之间发生畸变,称为混叠(alias)混频偏差(alias frequency)ABS(采样频率的最近整数倍输入频率)解决方案在A/D前加入低通滤波器,将信号中高于Nyquist频率的信号成分滤去称为抗混叠滤波器,A/D基本定义,采样频率的控制Soft Polling(内部软件触发,通过I/O指令实现)Timer Pacer(由8254定时器芯片分频

6、产生的内部定速时钟)例如:频率=2MHz 时钟/(C1*C2)(这里的C1与C2是16位定时器的分频系数)External CLK/Trig(外部时钟)三种方式的特点软件触发最为简单、易用,但无法精确控制采样时序,适用于对时序要求不甚严格的场合,如采集DC信号内部时钟能够精确控制采样时序,但无法保证与外部信号严格同步,但一般应用(无论时域还是频域)均能够满足要求外部时钟最为灵活,能够满足特殊应用的需求CLK与Trigger,A/D基本定义,Trigger(触发):启动、停止或同步采集事件的方法,A/D基本定义,下列情况适用软件触发模式(Software Trigger,非Soft Pollin

7、g)用户需要对所有采集事件进行明确控制时间要求不甚严格下列情况适用硬件触发模式采集事件需要与外部装置严格同步高速、瞬态采集事件,A/D基本定义,多通道采样同步采样采用多个A/D芯片,不同通道采用同一时钟保证不同通道的采样时间相同(信号同步)轮询采样只采用一个A/D芯片,通过多路转换开关实现不同通道的切换通道转换时间可以通过外加采样/保持电路保证采样的同步突发模式采样用通道时钟控制通道间的时间间隔用另一个扫描时钟控制两次扫描过程之间的间隔,A/D基本定义,信号类型从信号端来讲,信号分为接地信号浮空信号从信号输入端来讲,输入方式分为差分输入(DI)参考地单端输入(RSE)无参考地单端输入(NRSE

8、)一般来讲,浮空信号和差分输入方式比较好。但要看具体情况而定。,A/D基本定义,接地信号的测量最好采用差分或NRSE方式若采用RSE方式,会引入较大误差接地回路通常会在测量数据中引入频率为电源频率的交流和偏置直流干扰如果信号电压很高并且信号源和数据采集卡之间的连接阻抗很小,也可以采用RSE输入方式,A/D基本定义,浮空信号的测量可以用差分、RSE、NRSE方式测量浮空信号在差分输入时,必须保证相对于测量地的信号共模电压在允许范围之内需在测量端与测量地之间连接偏置电阻10K ohmR1=R2100K ohm信号为直流时,仅需要R2;若为交流信号,则R1、R2均为必需,A/D基本定义,几种信号输入

9、方式的特点差分输入可避免接地回路干扰可避免因环境引起的共模干扰NRSE可避免接地回路干扰RSE最简单,若信号满足下列条件,可选择RSE输入输入信号幅值较大,一般需1V连线比较短,一般5m环境干扰很小或信号屏蔽比较好所有输入信号都与信号源共地否则建议选用差分输入方式总体而言,差分输入方式是比较好的选择,A/D基本定义,输入范围与增益输入信号的幅度/输入信号的放大倍数单极性与双极性双极性:e.x.-10V+10V(20V范围)单极性:e.x.0V+5V(5V范围)跳线设置或编程设置可编程增益对于大信号应用:普通增益(1,2,4,8)对于小信号应用:高增益(1,10,100,1000)例如:输入电压

10、范围:+/-10V,普通增益可选择的输入电压范围:+/-10V,+/-5V,+/-2.5V,+/-1.25V,0V,-10V,+10V,+5V,A/D基本定义,采样精度/分辨率:Accuracy/Resolution采样数据最低位所代表的模拟量的值Nbit:8bit/12bit/16bit电压表示:输入范围/2n用户关心的最小可测电压值举例:假如10V的输入信号用12位数据来表示,则最小可分辨的电压为10/212=0.224mV,振幅,分辨率,时间,0,20,100,120,140,40,60,80,10.008.757.506.255.003.752.501.250,111110100011

11、010001000,A/D基本定义,A/D数据格式二进制原码二进制循环码,实例 2:12 位,双极性输入二进制原码格式,实例1:16 位,双极性输入 二进制循环码格式,A/D基本定义,隔离模拟光隔与数字光隔A/D的隔离一般隔离数字信号隔离电压隔离的作用保护计算机降低噪声,模拟信号,数字信号,A/D基本定义,FIFO先进先出存储器 First In First Out用于A/D转换数据缓存作用PCI总线的传输速率大于A/D转换速率,FIFO正常情况下是空的利用Bus Mastering DMA,最多可以单次DMA 64MB,并不受限于FIFO大小,A/D基本定义,数据采集卡的中断系统ISA总线采

12、集卡通过跳线选择IRQ中断源可选择,AT Bus,interrupt lines,External Interrupt,EOC Interrupt,Timer Interrupt,FIFO Half-Full Int.,DMA Terminal Count,ProgrammableMultiplexer,DMA Enable Signal,CPU,Jumper,ACL-8316/12的中断系统,Most of the ISA AD cards only use the EOC interrupt,A/D基本定义,数据采集卡的中断系统PCI总线采集卡由PCI BIOS自动分配IRQ多块PCI卡可

13、共享同一中断对于PCI总线采集卡,软件设计时必须考虑中断共享中断共享的实现,PCIController,INT#Aof PCI Bus,IRQFlip-Flops,INT1,Clear IRQ,INT1MUX,AD EOC,INT2MUX,Timer Pacer,FIFO Half-full,External IRQ,INT2,PCI-9111的中断系统,A/D基本定义,数据传输Software PollingEOC INTFIFO Half Full INTDMABus Mastering DMAScatter Gather DMA,A/D Data Register,ISA Bus or

14、PCI Bus,FIFO Buffer,1.inport instruction2.DMA controller3.PCI Bus-master,Transfer Data tomemory by:,FIFO enable,Interrupt GenerationSystem,interrupt line,End of Conversion,FIFO Half-Full,Scatter/Gather DMA,PCI BusController,CPU,A/D,D/A,Data FIFO,Fragmented Physical Memory,GatheringScatter memory,Ret

15、rieves Data,A/D基本定义,连续采样的实现Double Buffer DMA,A/D数据采集应用,对于不支持总线主控的采集卡。如何在Windows下应用Slave的PCI卡不支持DMA,只有中断;ISA卡的DMA也要通过中断Windows对中断的响应有延时使用 FIFO 缓冲区来消除Windows延时的影响,但数据不能进行“实时”处理FIFO 可以存储至少10 ms的模拟信号数据1024 1/100 KHz=10.24 msA/D 数据传输方法使用FIFO 半满标志位来产生一个中断,然后在中断服务程序中读取 A/D数据FIFO 数据查询也是可以的,而中断则被保留起来用作紧急事件触发

16、源或看门狗定时器触发源,A/D数据采集应用,如何对数据实时处理DMA:高速,基本可满足不太严格的实时处理要求严格“实时”,内时钟触发 EOC中断 实时操作系统(或DOS)用户自行在中断服务程序中处理数据,D/A基本定义,D/A:数字量模拟量转换将计算机内部数字量信号转成外部电压建立时间(Setting Time):指变化量为满刻度时,达到终值1/2LSB时所需的时间更新频率/采样频率(Max Data Update Rate)精度(Resolution):8bit 12bit 14bit 16bit输出范围输出信号类型电压输出电流输出(Source、Sink),A/D与D/A测试,能否用A/D

17、卡采集脉冲信号?假如用100K的采集卡采集75K的信号,会得到什么样的结果?简要说明DI、RSE、NRSE的区别?凌华哪些板卡支持NRSE输入?用PCI-9112的+/-10V进行采样,最小可分辨多少电压?对于mV级信号采用高增益的好处是什么?什么是FIFO?与Double Buffer DMA的Buffer有何区别?PCI-6208V的D/A建立时间是2微秒,是否可以说其可以用作输出频率500KHz的任意波形发生器?,数字I/O基本定义,I/O点数或通道数隔离与非隔离非隔离输入输出:TTL电平兼容隔离输入类型:光电隔离输入隔离输出类型1:达林顿管输出隔离输出类型2:继电器输出输出驱动能力I/

18、O速度,隔离数字输入,隔离输入信号电压范围依赖于限流电阻若要使用大负载则需用户自定义限流电阻,1.2K Ohm,隔离输入,PC814,隔离数字输出,达林顿晶体管能够提供比较大的“灌电流”驱动需要外部或内部电源若为感性负载,必须使用外部电源,DIO基本定义,既可作DI,也可作DO,程序控制8255兼容,T/C基本定义,Timer/Counter 82C54GATE:门控信号。只有当GATE为H时计数CLK:时钟。每输入一个脉冲计数值减1OUT:计数输出。当计数到一定值时改变状态。状态的改变由工作方式决定,T/C基本用法,计输入信号频率设置计数初值N将已知长度(T)的脉冲输入至GATE,待测信号输至CLK测量T时间中的计数,即可算得输入信号的频率,T/C基本用法,计输入脉冲信号时间设置计数初值N将已知长度(t)的方波或脉冲输入至CLK,待测信号输至GATE测量脉冲过程中的计数,即可算得输入信号的时间,总结,本次内容涉及A/D、D/A、GPIO、GPTC等,对于凌华高速I/O将在今后专门介绍,

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 建筑/施工/环境 > 项目建议


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号