微型计算机原理及接口技术课程设计 数据采集系统设计.doc

上传人:laozhun 文档编号:2881922 上传时间:2023-03-01 格式:DOC 页数:29 大小:1.75MB
返回 下载 相关 举报
微型计算机原理及接口技术课程设计 数据采集系统设计.doc_第1页
第1页 / 共29页
微型计算机原理及接口技术课程设计 数据采集系统设计.doc_第2页
第2页 / 共29页
微型计算机原理及接口技术课程设计 数据采集系统设计.doc_第3页
第3页 / 共29页
微型计算机原理及接口技术课程设计 数据采集系统设计.doc_第4页
第4页 / 共29页
微型计算机原理及接口技术课程设计 数据采集系统设计.doc_第5页
第5页 / 共29页
点击查看更多>>
资源描述

《微型计算机原理及接口技术课程设计 数据采集系统设计.doc》由会员分享,可在线阅读,更多相关《微型计算机原理及接口技术课程设计 数据采集系统设计.doc(29页珍藏版)》请在三一办公上搜索。

1、微型计算机原理及接口技术课程设计微型计算机原理及接口技术课程设计 数据采集系统设计学院: 专业: 电子信息工程班级: 学号: 姓名: 指导教师: 第一部分课程设计任务书一、设计内容(论文阐述的问题)设计一个数据采集系统基本要求:要求具有8路模拟输入 输入信号为0500mV 采用数码管8位,显示十进制结果 输入量与显示误差1%发挥部分:1、速度上实现高精度采集 2、提高系统精度 3、设计抗干扰性二、设计完成后提交的文件和图表1. 计算说明书部分: 数据采集是指将压力、流量、温度、位移等模拟量转换成数字量后,再由计算机进行存储、处理、显示、或打印的过程,相应的系统就称为数据采集系统。 数据采集的任

2、务,就是采集传感器输出的模拟信号并转换成计算机能识别的数字信号,然后送入计算机进行相应的计算和处理,取得所需的数据。同时,将计算机得到的数据进行显示或打印,以便实现对某些物理量的监控。 数据采集性能的好坏,主要取决于他的精度和速度。在保证精度的条件下,应有尽可能高的采样速度。数据采集系统应具有功能:(1)数据采集计算机按照选定的采样周期,对输入到系统的模拟信号进行采样,称为数据采集。(2)模拟信号处理模拟信号是指随时间连续变化的信号,模拟信号处理是指模拟信号经过采样和A/D转换输入计算机后,要进行数据的正确性判断、标度变换、线性化等处理。(3)数字信号处理数字信号处理是指数字信号输入计算机后,

3、需要进行码制的转换处理,如BCD码转换成ASCII码,以便显示数字信号。(4)屏幕显示就是用各种显示装置如CRT、LED把各种数据以方便于操作者观察的方式显示出来。(5)数据存储数据存储是就是将某些重要数据存储在外部存储器上。 在本次设计中,我们采用8259作为中断控制器,8255作为并行接口,ADC0809作为模数转换器。2、图纸部分:含有总体设计的功能框图、所用各种器件的引脚图、内部逻辑结构框图以及相应器件的真值表,还包括总设计的硬件连接图及软件设计流程图等。三、课程设计进程安排序号 设计(论文)各阶段名称 日期1 获得设计题目及要求,查阅资料 7月10日2 形成初步设计思路及有针对性检索

4、资料 7月11日3 设计方案论证及选用相应器件 7月12日4 设计硬件连接图及软件编程 7月13日5 形成整体设计报告并上交 7月14日四、主要参考资料1、微型计算机原理及接口技术 裘雪红、顾新 西安电子科技大学出版社 2、高性能模数与数模转换器件 刘书明、刘斌 西安电子科技大学出版社3、微型计算机接口技术及应用 刘乐善 华中理工大学出版社4、IBM-PC 汇编语言程序设计 沈美明、温冬婵 清华大学出版社5、单片机典型外围器件及应用实例 是实科技编著 人民邮电出版社6、智能仪器原理及应用 赵茂泰 电子工业出版社7、微型计算机接口原理与技术 邹逢兴 国防科技大学出版社8、汇编语言教程 朱慧真 国

5、防工业出版社9、微型计算机接口技术 吴延海 重庆大学出版社10、数字电子技术基础 阎石 高等教育出版社第二部分一、 设计指标设计一个数据采集系统基本要求:要求具有8路模拟输入 输入信号为0500mV 采用数码管8位,显示十进制结果 输入量与显示误差1%第一章 系统概述一、总体的工作过程与原理压力,流量,温度,位移等非电信号送入传感器,经传感器中转换元件转换后变为电信号输出且输出为模拟信号。由于输出的电信号太微弱,所以在送入采样保持电路前要经过一级放大器进行放大,本系统采用ICL7150放大10倍,可将0500mv的电压信号放大到05V。此电压信号为模拟量,故需要送入型号为ADC0809的A/D

6、转换器进行转换,此芯片可以将模拟信号转为数字信号,而且同时可处理8位信号,将转换后的信号即数字信号送入8259中断控制器进行中断请求,经过8255并行口与8086CPU对中断请求的响应进行中断处理,将处理的中断的子程序的信号送入锁存器保存,再将锁存器中的信号送入有驱动功能的LED显示器进行显示。传感器,放大器,采样电路,采样保持电路,AD转换器,并行接口电路,8086CPU,8253定时器,中断控制,锁存器,LED显示器以及比较器全部采用集成的成品件。二、设计方案论证(一)AD转换器的选择1、根据AD转换器基本原理及特点,可以分为以下类型:积分型、逐次逼近型、并行比较型/串并行型、-调制型、电

7、容阵列逐次比较型及压频变换型。1)积分型(如TLC7135) 积分型AD工作原理是将输入电压转换成时间(脉冲宽度信号)或频率(脉冲频率),然后由定时器/计数器获得数字值。其优点是用简单电路就能获得高分辨率,但缺点是由于转换精度依赖于积分时间,因此转换速率极低。初期的单片AD转换器大多采用积分型,现在逐次比较型已逐步成为主流。2)逐次比较型(如ADC0809)逐次比较型AD由一个比较器和DA转换器通过逐次比较逻辑构成,从MSB开始,顺序地对每一位将输入电压与内置DA转换器输出进行比较,经n次比较而输出数字值。其电路规模属于中等。其优点是速度较高、功耗低,在低分辩率(12位)时价格很高。3)并行比

8、较型/串并行比较型(如TLC5510)并行比较型AD采用多个比较器,仅作一次比较而实行转换,又称FLash(快速)型。由于转换速率极高,n位的转换需要2n-1个比较器,因此电路规模也极大,价格也高,只适用于视频AD转换器等速度特别高的领域。串行比较型AD结构上介于并行型和逐次比较型之间,最典型的是由2个n/2位的并行型AD转换器配合DA转换器组成,用两次比较实行转换,所以称为Half flash(半快速)型。还有分成三步或多步实现AD转换的叫做分级(Multistep/Subrangling)型AD,而从转换时序角度又可称为流水线(Pipelined)型AD,现代的分级型AD中还加入了对多次转

9、换结果作数字运算而修正特性等功能。这类AD速度比逐次比较型高,电路规模比并行型小。4)-(Sigma?/FONTdelta)调制型(如AD7705) -型AD由积分器、比较器、1位DA转换器和数字滤波器等组成。原理上近似于积分型,将输入电压转换成时间(脉冲宽度)信号,用数字滤波器处理后得到数字值。电路的数字部分基本上容易单片化,因此容易做到高分辨率。主要用于音频和测量。5)电容阵列逐次比较型 电容阵列逐次比较型AD在内置DA转换器中采用电容矩阵方式,也可称为电荷再分配型。一般的电阻阵列DA转换器中多数电阻的值必须一致,在单芯片上生成高精度的电阻并不容易。如果用电容阵列取代电阻阵列,可以用低廉成

10、本制成高精度单片AD转换器。最近的逐次比较型AD转换器大多为电容阵列式的。6)压频变换型(如AD650)压频变换型(Voltage-Frequency Converter)是通过间接转换方式实现模数转换的。其原理是首先将输入的模拟信号转换成频率,然后用计数器将频率转换成数字量。从理论上讲这种AD的分辨率几乎可以无限增加,只要采样的时间能够满足输出频率分辨率要求的累积脉冲个数的宽度。其优点是分辩率高、功耗低、价格低,但是需要外部计数电路共同完成AD转换。考虑到设计指标要求8路模拟输入,可采用的A/D转换器有多种如:AD574、ADC0809、ADC0804等,但是ADC0809本身具有8路模拟输

11、入端,不需要多路开关,考虑节省硬件开支故采用ADC0809作为模数转换器。2、ADC0809的技术指标如下 :(1)主要特性1)8路8位AD转换器,即分辨率8位。 2)具有转换起停控制端。 3)转换时间为100s4)单个5V电源供电 5)模拟输入电压范围05V,不需零点和满刻度校准。 6)工作温度范围为-4085摄氏度 7)低功耗,约15mW。 (2)内部结构 ADC0809是CMOS单片型逐次逼近式AD转换器,内部结构如图2所示,它由8路模拟开关、地址锁存与译码器、比较器、8路开关树型D/A转换、逐次逼近型寄存器、三态输出锁存器等其它一些电路组成。因此,ADC0809可处理8路模拟量输入,且

12、有三态输出能力,既可与各种微处理器相连,也可单独工作。输入输出与TTL兼容。图2 ADC0809内部结构框图图3 ADC0809管脚图(3)外部引脚功能 ADC0809芯片有28条引脚,采用双列直插式封装,如图3所示。下面说明各引脚功能。 IN0IN7:8路模拟量输入端。2-12-8:8位数字量输出端。ADDA、ADDB、ADDC:3位地址输入线用于选择8路模拟输入中的一路,如表1表1 ADDA、ADDB、ADDC真值表ALE:地址锁存允许信号,输入,高电平有效。 START: AD转换启动信号,输入,高电平有效。 EOC: AD转换结束信号,输出,当AD转换结束时,此端输出一个高电平(转换期

13、间一直为低电平)。 OE:数据输出允许信号,输入,高电平有效。当AD转换结束时,此端输入一个高电平,才能打开输出三态门,输出数字量。CLK:时钟脉冲输入端。要求时钟频率不高于640KHZ。 REF(+)、REF(-):基准电压。 Vcc:电源,单一5V。 GND:地。 ADC0809的工作过程是:首先输入3位地址,并使ALE=1,将地址存入地址锁存器中。此地址经译码选通8路模拟输入之一到比较器。START上升沿将逐次逼近寄存器复位。下降沿启动 AD转换,之后EOC输出信号变低,指示转换正在进行。直到AD转换完成,EOC变为高电平,指示AD转换结束,结果数据已存入锁存器,这个信号可用作中断申请。

14、当OE输入高电平 时,输出三态门打开,转换结果的数字量输出到数据总线上。三、传感器在此仅对压力做出详细介绍。温度,流量,位移等只需用相应的传感器来对其做出相对应的变化。3.1.1 应变式传感器的测量原理应变式电阻传感器的工作原理:当导体或半导体受到外力作用时,会产生机械变形,从而导致阻值变化。导体与半导体的电阻与电阻率及其几何尺寸有关。当导体受外力作用时,电阻率及几何尺寸的变化会引起电阻的变化。因此,通过测量电阻值的大小,就可以反映外界力的大小。3.1.2 传感器的分类应变片式电阻传感器按其测量电路(桥式)可分为单臂式、半桥式、全桥式三种。所谓半桥,即将电桥的四臂接入四应变片。其中:一片受拉,

15、一片受压,另外两应变片不受力。全桥是两片受拉,两片受压,故灵敏度比半桥式的大一倍。本方案采用全桥式传感。3.1.3 传感器的选择 电阻型应变片传感器的测量电路可采用桥式测量电路。桥式测量电路有四个电阻,其中任何一个电阻均可以是应变片。如能恰当的选择个桥臂的电阻,可以消除电桥的恒定输出,使输出电压只与应变片的电阻有关。3.1.4 传感器的电路图3.2 放大器3.2.1 放大器的原理 运算放大器的核心是一个差动放大器,由两个三极管背靠背连着,共同分担一个恒流源的电流,三极管一个是运放的正向输入,一个是反向输入正向输入的三极管放大后送到一个功放电路放大输出3.2.2 放大器的分类放大器可分为;分立元

16、件放大器和集成运算放大器集成运算放大器可分为:1通用性运放2低失调低温漂运放3高输入阻抗运放4斩波稳零运放 3.2.3 放大器的的设计放大器的设计,就是根据给定的技术指标,确定电路方案、选择电子器件、计算电路各元件参数。一般根据电信号的频带而对放大器的设计进行考虑。由于电子器件的离散型以及环境、温度和其他条件的随机性,使理论与实际结果不符,需要在实验中反复调试、修正,直到满足指标要求。在通常情况下,采用集成运放设计放大器会使电路既简单又易于调试,而且稳定性高。集成运算放大器是一种高输入阻抗、低输出阻抗、高放大倍数且便于调试的优质放大器。集成运放内部电路由偏置电路、中间放大器、输出及过载保护电路

17、组成。运放的开环放大倍数可达106;当它构成闭环负反馈放大电路时,其电压放大倍数只取决于外加电阻值的大小,与运放本身无关,安装调试十分简单。2.2.4 集成运放的选用原则【1】 如果没有特殊的要求,一般选用通用型运放,因为这类器件直流性能较好,种类也较多,且价格较低。在通用运放系列中,又有单运放、双运放、四运放等多种,对于多运放器件,其最大的特点是内部对称性好,这样也可以减少器件、简化线路、缩小面积和降低成本。【2】 如果被放大信号源的输出阻抗很大,则可选用高输入阻抗的运算放大器,另外像采样|保持电路、峰值检波、优质对数放大器和积分以及生物信号放大、提取、测量放大器电路等也需使用高输入阻抗集成

18、运放。【3】 如果系统对放大电路要求低噪声、低温漂、高精度,则可以选用高精度、 低漂移的低噪声集成运放,适用于再毫伏级或更微弱的信号检测、精密模拟运算、高精度稳压源、高增益直流放大、自控仪表等场合。【4】 对于视频信号放大、高速采样|保持、高频振荡及波形发生器、锁相环等场合,则应选用高速宽带集成运放。【5】 对于要求低功耗场合,如便携式仪表、遥感遥测等场合,可选用低功耗运放;对于需要高压输入|输出场合,可选用高压运放;对于需增益控制场合,可选用程控运放;其他如宽范围电压振荡、伺服放大和驱动、DC-DC变换等场合,可选用跨导型、电流型等相应的集成运放。 一般来讲,选择器件的原则是在满足所需电气特

19、性的前提下,尽可能选择价格低廉、市场供货充足的器件,即选用性能价格比高、通用性强的器件。在本实验中,选用AD620型放大器即可满足电路所需。3.2.5 放大器的参数在分析运放时,一般将它看成理想运放。理想运放的开环放大倍数为无穷大,输入偏置电流为零,输入电阻为无穷大,输出电阻为零,失调电压和失调电流及温漂为零。 AD620的参数:最大输入失调电压125uv(最大电流50uA) 最大输入失调漂移1uv/ 最大输入偏置电流20nA 最小共模抑制比(G=10)为93dB 带宽120KHz(G=100) 建立时间15us(0.01%) 工作温度范围:-55+125 电源电压极限范围18V 差分输入电压

20、极限范围25V3.2.6 放大器的电路图3.3 采样/保持电路采样/保持电路在下列情况被使用:逐次比较A/D转换器前端同时数据采集3.3.1 采样/保持电路的原理采样/保持电路可用图2 - 1来体现其原理采样/保持电路通常用保持电容、输入输出缓冲放大器、逻辑输入控制的开关电路等组成。采样期间,逻辑输入控制的模拟开关是闭合的,A1是高增益放大器,它的输出通过开关给电容器快速充电;保持期间,开关断开,由于运算放大器A2输出阻抗很高,在理想情况下,电容器将保持充电时的最终值。 图2 1在采样期间,期望电容上的电压和输入信号一致,并跟随输入信号的变化;而在保持期间能使电容上的电压不变并和输出保持一致。

21、但实际上由于受到运算放大器性能的限制,实际采样/保持电路的输入输出曲线如图2 2 图2 - 2 3.3.2 采样/保持电路的参数在保持方式时,采样/保持电路的两个重要参数是:电压跌落率和保持方式的前馈。影响电压跌落率的因素有电容的泄露电流,开关的泄露电流和输出放大器泄露电流,及其它杂散泄露电流,电容的电压变化率为:3.33 采样/保持电路的采样频率采样频率必须满足采样定理Fs=2fmax,fma为被采样信号的最高频率。3.4 AD转换器3.4.1 AD0809的工作原理AD0809为8位逐次比较型模数转换器,包含模数转换器、8通道多路转换器以及与微控制器兼容的控制逻辑。8个单独模拟信号可从8通

22、道多路转换器直接输入。1. AD0809主要性能 COMS工艺制造 单电源供电 逐次比较型 无需外部进行零点和满度调整 并行输出 可锁存三态输出,输出与TTL兼容 易与各种微控制器接口 具有锁存控制的8路模拟开关 分辨率为8位 功耗为15mW转换时间()为128 转换精度为%(二)DA转换器的选择数字量的值是由每一位的数位权叠加而得的。例如,8位二进制数10000001,只有最高位和最低位上的代码为l,其他数位均为0,最高位的位权为2的7次方128,最低位的位权为2的0次方1,所以,该二进制数10000001就是十进制数129。把一个数字量变为模拟量,必须是把每一位上的代码按照位权转换为对应的

23、模拟量,再把各模拟量相加,这样,求和得到的便是与数字量对应的模拟量。在DA转换电路中,通常采用电阻网络实现数字量到模拟电流的转换,再利用运算放大器完成模拟电流到模拟电压的转换。所以,要把一个数字量转换为模拟电压,实际上需要两个环节,即先由DA转换器把数字量变为模拟电流,再由运算放大器将模拟电流变换为模拟电压。目前,DA转换集成电路芯片大多数都包含了这两个转换环节。对只包含第一个转换环节的DA转换芯片时,需要外接运算放大器才能得到模拟电压。DA转换器品种繁多,有权电阻DAC、变形权电阻DAC、T型电阻DAC、电容型DAC和权电流DAC等。各种勘DAC在电路结构上,通常都由基准电源、解码网络、运算

24、放大器和缓冲寄存器等部件组成。不同的DAC主要差别在不同的解码网络形式。其中,T型电阻解码网络的DAC,由于网络电阻阻值少(只有只和2R两种)、简单、转换速度快、转换误差小等优点特别受到青睐。表2给出了常用的各类DA转换器及其性能。其中,既有分辨率较低、价格也较低的通用8位芯片,也有速度和分辨率较高、价格也较高的1216位芯片;既有电流输出的芯片,也有电压输出的芯片;服有内部没有数据输入寄存器,不能直接和系统总线相连的、结构简单的芯片,如DAC0808,DAC0800等,也有内部有数据输入寄存器,可以直接和系统总线相连的芯片,如DAC0832,DACl210等。通过比较各个芯片的功能并结合设计

25、的要求综合考虑后决定用DAC0832来完成DA转换功能,因为0832的接口简单,转换容易并且价格低廉。DAC0832是美国数据公司研制的8位双缓冲器DA转换器。芯片内带有数据锁存器,可与数据总线直接相连。电路有极好的温度跟随性,使用了COMS电流开关和控制逻辑而获得低功耗、低输出的泄漏电流误差。芯片采用R2R T型电阻网络,对参考电流进行分流完成DA转换。转换结果以一组差动电流人输出。1、DAC0832主要性能参数:分辨率8位;转换时间1s;参考电压10V电源+5V一+15V功耗20mW。2、DAC0832的结构DAC0832中有两级锁存器,第一级锁存器称为输入寄存器,它的锁存信号为ILE;第

26、二级锁存器称为DAC寄存器,它的锁存信号为传输控制信号XFER。因为有两级锁存器,DAC0832可以工作在双缓冲器方式,即在输出模拟信号的同时采集下一个数字量,这样能有效地提高转换速度。此外,两级锁存器还可以在多个D/A转换器同时工作时,利用第二级锁存信号来实现多个转换器同步输出。图4 0832的内部结构及管脚图 图4中,当ILE为高电平、CS和WR1为低电平时,LEl为高电平,输入寄存器的输出跟随输入而变化;此后,当WRl由低变高时,LEl为低电平,数据被锁存到输入寄存器中,这时的输入寄存器的输出端不再跟随输入数据的变化而变化。对第二级锁存器来说,XFER和WR2同时为低电平时,LE2为高电

27、平,DAC密存器的输出跟随其输入而变化:此后,当WR2由低变高时,LE2变为低电平,将输入寄存器的数据锁存到DAC寄存器中。3、DAC0832的引脚特性DAC0832是20引脚的双列直插式芯片。各引脚的特性如下:CS片选信号和允许锁存信号ILE组合来决定WRl是否起作用。ILE允许锁存信号。WR1写信号1,作为第一级锁存信号,将输入数据锁存到输入寄存器(此时必须和CS、ILE同时有效)。WR2写信号2,将锁存在输入寄存器今的数据送到DAC窃行器今进行锁存 传输控制信号XFER必须有效)。XFER传输控制信号,用来控制WRl。DI7DI08位数据输入端。IOUT1模拟电流输出端1。当DAC寄存器

28、中全为1时,输出电流最大,当DAC寄存器中全为0时,输出电流为0。IOUT2模拟电流输出端20 .IOUT1+IOUT2常数。RFB反馈电阻引出端。DAC0832内部已经有反馈电阻,所以,RFB端可以直接接到外部运算放大器的输出端,相当于将反馈电阻接在运算放大器的输入端和输出端之间。VREF参考电压输入端。可接电压范围为10V。外部标准电压通过VREG与T型电阻网络相连。VCC芯片供电电压端.范围为+5v一+15vAGND模拟地,即模拟电路接地端。DGND数字地,即数字电路接地端。4、DAC0832的工作方式DAC0832进行DA转换,可以来用两种方法对数据进行锁存:第一种方法是使输入寄存器工

29、作在锁存状态,而DAC寄存器工作在直通状态。具体地说,就是使WR2和XFER都为低电平,DAC寄存器的锁存选通端得不到有效电平而直通;此外,使输入寄存器的控制信号ILE处于高电平、CS处于低电平,这样,当WR1端来一个负脉冲时就可以完成1次转换。第二种方法是使输入寄存器工作在直通状态,而DAC寄存器工作在锁存状态。就是使WR1和CS为低电乎,ILE为高电平,这样,输入寄存器的锁存选通信号处于无效状态而直通;当WR2和XFER端输入1个负脉冲时,使得DAC寄存器工作在锁存状态,提供锁存数据进行转换。根据上述对DAC0832的输入寄存器和DAC寄存器不同的控制方法,DAC0832有如下3种工作方式

30、:(1)单缓冲方式。单缓冲方式是控制输入寄存器和DAC寄存器同时接收数据,或者只用输入寄存器而把DAC寄存器接成直通方式。此方式适用于只有一路模拟星输出或几路模拟量非同步输出的情形。(2)双缓冲方式。双缓冲方式是先使输入寄存器接收数据,再控制输入寄存器的输出数据到DAC寄存器,即分两次锁存输入数据。此方式适用于多个DA转换同步输出的情形。(3)直通方式。直通方式是数据不经两级锁存器钡存,即WR1,WR2,XFER,CS均接地,ILE接高电平。此方式适用于连续反馈控制线路,不过在使用时,必须通过另加I/O接口与CPU连接,以匹配CPU与DA的转换。5、DAC0832的外部连接DAC0832的外部

31、连接线路如图5所示。由于在DAC0832内部已有数据锁存器,所以在控制信号作用下,可以对总线上的数据直接进行锁存。当CPU执行对DAC0832的输出指令时,WR1和CS信号处于有效电平。DAC0832的输出是电流型的,直接得到的转换输出信号是模拟电流IOUT1和IOUT2(IOUT1+IOUT2=常数)。为得到电压输出,应加接个运算放大器,这时得到的输出电压VOUT是单极性,极性与VREF相反。如果要输出双极性电压,应于输出端再接一个运算放大器,作为偏移电路。图5 DAC0832的外部连接6、集成运放NE5534由于 DAC0832 输出级没有加集成运放,所以需外加 NE5534 相配适用。N

32、E5534 封装如下图8所示。图6 NE5534的管脚图IN-:反相输入端;IN+:同相输入端;OUT:输出端;Balance:平衡输入端,主要作用是,使内部电路的差动放大电路处于平衡状态;COMP/Bal:调节外接电阻,以达到改善放大器的性能和输出电压;VCC-、 VCC+:正负电源;(三)中断控制器的选择1、中断系统功能与组成1)中断系统应具有的功能多中断源请求,软件可禁止与允许每个请求。中断优先级判别功能,响应优先级别最高的请求。中断嵌套功能,高级别中断可中断较低级别的中断。响应中断后,能自动转向中断处理程序,处理结束后自动返回主程序。2)中断系统的组成微处理器应有处理中断请求的机制与相

33、关硬件电路:接收请求,响应请求,保护现场,转向中断服务程序,处理完返回。外围应有一个与处理器匹配的中断控制器:管理多个中断源,优先级裁决,中断源屏蔽等功能。依处理器的结构编写中断处理程序,安排相关的系统初始化。2、本次设计中断控制器选用82591)可编程中断控制器8259功能、内部结构及外部引脚定义(1)可编程中断控制器8259功能和内部结构 中断请求寄存器(IRR):8位寄存器,可寄存储 8 个请求输入(IR0-IR7)的状态。 优先权裁决器:对请求源与正在被服务的中断级进行比较,裁决出优先级最高者。 中断服务寄存器(ISR):8位,与IRR对应,记录正被处理的请求。IRn被响应,ISRn被

34、置1;IRn处理结束, ISRn置0。 中断屏蔽寄存器(IMR):8位,某位置1对应IRR位的请求被屏蔽。 控制逻辑:寄存8259的命令字,多种工作方式的控制,向处理器发INT,接收。 级联缓冲器/比较器:多片8259级联时,对从片的标识码进行寄存与比较。图7 8259内部结构图(2) 8259的外部引脚信号 图8 8259外部引脚图8259的主要引脚信号说明 D7-D0:双向数据总线, 与系统数据总线连接。 :片选信号,低电平有效,确定芯片在系统I/O空间位置。 A0: 地址线,8259占相邻的2个I/O地址,与CS信号配合,A0=0选偶端口,A0=1选奇端口。 CAS2-CAS0: 双向级

35、联线。在主从级联结构中,主片输出,从片输入。主片发从片标识码,从片比较,符合时输出中断类型码。 :双向信号,低电平有效。输入时为SP,硬接线确定主从(主片SP接高电平);输出时为EN,作为DB缓冲允许。 INT:中断请求,输出,与CPU的INTR脚相连,向CPU发出中断请求。 :中断响应,低电平有效,输入,与8086/88相连。2) 8259A的工作方式 (1) 优先级方式选择 a)全嵌套方式:固定优先级,IR0最高,IR7最低。 b)特殊全嵌套:与a)基本相同,响应同级中断请求 c)优先级自动循环:某级被响应后,降为最低。如IR4被响应后,优先级顺序变为: IR5,IR6,IR7,IR0,I

36、R1,IR2,IR3,IR4。 d)优先级特殊循环方式:编程指定最低优先级,其它同c)。 (2)屏蔽中断方式选择 a)普通屏蔽方式选择:对应IMR为1的位中断请求将被屏蔽。 例如:IMR=00001100,则IR2、IR3的中断请求被禁止。 b)特殊屏蔽方式: 执行中断程序时,动态改变优先级结构,屏蔽本级,允许较低级请求被服务。 (3)中断结束方式:ISRn被清0,中断结束。 a)自动结束方式:8259收到后自动把中断在服务寄存器ISRn位清0(适用于单片8259和中断无嵌套的情况)。 b)一般结束方式:8086发命令清除中断在服务寄存器ISR中的最高的置1位清0,结束中断(在全嵌套方式下使用

37、)。 c)特殊结束方式:编程向8259发出一条特殊中断结束命令,将中断在服务寄存器ISR中指定位清0(在非全嵌套方式下使用)。 (4)中断请求信号触发方式选择 a)边沿触发方式。8259的IR0-IR7输入端出现低电平到高电平的正跳变信号,表示有中断请求。出现正跳变信号后,允许高电平保持。 b)电平触发信号。 8259的IR0-IR7输入端出现高电平信号时,表示有中断请求。该请求信号必须在中断服务程序中的中断结束命令执行前予以撤消,否则会引起不应有的第二次中断。 3) 8259的命令字 8259工作方式设定及运行中的控制,均由8086发来的命令字(1字节代码)决定。命令字分初始化命令字和操作命

38、令字两种,系统向8259两个端口之一写入。8259根据接收命令字的端口号,特征位及顺序决定命令字的属性。 (1)初始化命令字(Word,ICW) ICW1-ICW4四个初始化命令字,有接收顺序要求。 8259初始化流程如下 :(a)ICW1的格式与定义:芯片控制 LTIM=1中断请求电平触发, LTIM=0中断请求边沿触发。 SNGL=1单片8259系统,SNGL=0多片8259系统。 AD1在8088/8086系统中不起作用。 IC4在8088/8086系统中恒为1。 (b)ICW2的格式和定义:中断类型码设定 ICW2用来指定8259的8个中断请求IR7-IR0的中断类型码。其中T7-T3

39、由程序写入,最低3位(D2-D0)根据当前正在响应的中断请求IRn的n值自动填入。 例如:若ICW2为40H,则IR0-IR7所对应的中断类型码为40H。41H,42H,43H,44H,45H,46H,47H。 (c)ICW3的格式和定义:在多片8259系统中,其格式和含义依主片、从片而定。 主片的格式: 若主片的IR0-IR7的某个引脚上连接从片8259,则ICW3的该位为1。 从片的格式: ID2-ID0的值取决于本从式的INT输出端连接到主片IR哪个输入端。例如,连接到IR7,则 ID2ID1ID0=111 从片的CAS2-CAS0接收从主片8259发来的编码,并与本身的ICW3中的ID

40、2-ID0比较,若相等,则在中断响应过程中,将自己的中断类型码送CPU。 (d)ICW4的格式和定义:工作方式设定 SFNM=1特殊全嵌套、SFNM=0非特殊全嵌套。 AEOI=1中断自动结束、AEOI=0一般中断结束。 BUF=0,DB无缓冲,用作;BUF=1,DB有缓冲,主从片软件定。 (当BUF=1时),M/S=1为主片、M/B=0为从片。 PM=1,8086系统; PM=0,8085系统。(四) 并行接口选择本次设计采用8255作为并行接口,8255外部引脚如图9图9 8255外部引脚1、8255的主要性能参数为(1)共有4个端口:A口连 8位并行PA口线B口连 8位并行PB口线C口连

41、 8位并行PC口线控制端口 (2) 三种工作方式。 (3)可提供中断和查询数据传输方式。 (4)可直接与系统总线相连。2、内部组成及引脚功能如图10图10 8255内部组成(1)与CPU接口部分 缓冲器:8位双向三态缓冲器。 读写逻辑:对A口、B口、C口读/写控制,对控制口写控制字。(2)与外设接口部分 A口:8位输出锁存、8位输入缓冲。B口:8位输出锁存、8位输入缓冲。C口:8位输出锁存、8位输入缓冲。(3)引脚功能 CPU与8255交换数据引脚RESET:复位输入线,当该输入端外于高电平时,所有内部寄存器(包括控制寄存器)均被清除,所有I/O口均被置成输入方式。D0D7:三态双向数据总线,

42、8255与CPU数据传送的通道,当CPU 执行输入输出指令时,通过它实现位数据的读/写操作,控制字和状态信息也通过数据总线传送。CS:片选信号线,当这个输入引脚为低电平时,表示芯片被选中,允许8255与CPU进行通讯。RD:读信号线,当这个输入引脚为低电平时,允许8255通过数据总线向CPU发送数据或状态信息,即CPU从8255读取信息或数据。WR:写入信号,当这个输入引脚为低电平时,允许CPU将数据或控制字写入8255。A0、A1:内部寄存器寻址。A1 A0 0 0 读写A口 0 1 读写B口 1 0 读写C口 1 1 写控制寄存器 与I/O设备交换数据引脚PA0PA7:A口的8位输入/输出

43、线。PB0PB7:B口的8位输入/输出线。PC0PC7:有如下用途:作为8位输入/输出线;作为两个4位输入/输出线:PC0PC3、PC4PC7;可对每一位实现按位“置位”或“复位”控制;作为8255的状态口;专用联络信号线。3、工作方式控制字 8255有三种工作方式:方式0、方式1、方式2。两组端口可分别指定不同的工作方式。每组端口在某种工作方式下,并不要求各信号同为输入或同为输出,而是可以分别指定。方式选择控制字的格式如图11所示图11 8255方式选择控制字4、PC口控制字 PC口的各信号线常作为控制线来使用,因此,经常需要单独对每根信号线置1或置0。这种操作用向PC口控制字寄存器送出PC

44、口控制字来实现。 PC口控制字格式如图12 所示。图12 PC口控制字(五) LED显示5.4.1抗干扰待添加的隐藏文字内容3 5 .4.2 电源干扰采用IBM-PC/XT机内电源,种类有正负5V,正负12V,由于直流电源供电电压随着交流电压。负载电流,环境温度,元器件老化等因素变化而变化,产生干扰,因此,在本系统的扩展擦卡接口电源入口处设置了低频和高频滤波电路。以消除电源的干扰。55.3 采样保持电容的选择S/H LF398的采样保持电容Ch对系统稳定性影响较大,要选用高质量的电容以减少损耗,提高测试精度。55.4 地线干扰当一根导线的两端在不同的接点接地时,由于导线内阻导致这两点电位差并不为0。若将此电位差看作信号源,便会影响输入和输出,为了克服影响,本系统采样一下2条措施:(1)数字地和模拟地分开接,最后在一点接地,以免互相串扰。(2)地线尽量短而粗,印制板上地线设计接成闭合环路,并设计出网格状,以减小接地电位差。三、硬件电路

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑/施工/环境 > 项目建议


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号