花式流水灯硬件设计报告.doc

上传人:laozhun 文档编号:2883836 上传时间:2023-03-01 格式:DOC 页数:7 大小:245KB
返回 下载 相关 举报
花式流水灯硬件设计报告.doc_第1页
第1页 / 共7页
花式流水灯硬件设计报告.doc_第2页
第2页 / 共7页
花式流水灯硬件设计报告.doc_第3页
第3页 / 共7页
花式流水灯硬件设计报告.doc_第4页
第4页 / 共7页
花式流水灯硬件设计报告.doc_第5页
第5页 / 共7页
点击查看更多>>
资源描述

《花式流水灯硬件设计报告.doc》由会员分享,可在线阅读,更多相关《花式流水灯硬件设计报告.doc(7页珍藏版)》请在三一办公上搜索。

1、 花式流水灯设计报告硬件部分姓名:_学号:_班级:_目录一、设计题目2花式流水灯2二、设计目的2使用单片机控制LED的花式亮灭。2三、设计原理及要求21、设计原理22.设计要求2四、芯片介绍2功能特性概述:3管脚说明:3五、设计内容51、硬件设计52、电路焊接实物图5六、 心得体会6一、设计题目 花式流水灯二、设计目的 使用单片机控制LED的花式亮灭。三、设计原理及要求 1、设计原理 流水灯系统由以下五个部分组成:电源模块、复位电路模块、晶振模块、AT89C51单片机、LED灯显示模块等组成。其硬件框图如图1所示:图1 花式流水灯硬件框图 8个发光二极管依次接单片机P0口,当单片机P0口输出低

2、电平时,LED亮,由程序控制灯亮的顺序,按键采用中断方式控制灯亮的方式。2.设计要求(1)以单片机为核心,设计花式流水灯。(2)按键中断电路。(3)LED显示电路。四、芯片介绍 AT89C51是美国ATMEL公司生产的低电压,高性能CMOS8位单片机,片内含4k bytes的可反复擦写的只读程序存储器(PEROM)和128 bytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准MCS-51指令系统,片内置通用8位中央处理器(CPU)和Flash存储单元,功能强大AT89C51单片机可为您提供许多高性价比的应用场合,可灵活应用于各种控制领域。AT

3、89C52主要性能参数: 1、 与MCS-51产品指令和引脚完全兼容 2、 8k字节可重擦写Flash闪速存储器 3、1000次擦写周期4、全静态操作:0Hz-24MHz 5、三级加密程序存储器6、256*8字节内部RAM 7、32个可编程I/O口线8、3个16位定时/计数器9、8个中断源 10、可编程串行LART通道 11、低功耗空闲和掉电模式 功能特性概述:AT89C51 提供以下标准功能:4k 字节Flash 闪速存储器,128字节内部RAM,32 个IO 口线,两个16位定时计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。同时,AT89C51可降至0Hz的静

4、态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,但允许RAM,定时计数器,串行通信口及中断系统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。管脚说明: VCC:供电电压。 GND:接地。 P0口:P0口为一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。 P1口:P1口是一个内部提供上拉电阻的8位双向

5、I/O口,P1口缓冲器能接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。 P2口:P2口为一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器

6、进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。 P3口:P3口管脚是8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。 P3口也可作为AT89C51的一些特殊功能口,如下所示:P3.0 RXD(串行输入口) P3.1 TXD(串行输出口) P3.2 /INT0(外部中断0) P3.3 /INT1(外部中断1) P3.4 T0(记时器0外部输入) P3.5 T1(记时器1外部输入) P3.6

7、 /WR(外部数据存储器写选通) P3.7 /RD(外部数据存储器读选通) P3口同时为闪烁编程和编程校验接收一些控制信号。 RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电平时间。 ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时, ALE只有在执行MOVX

8、,MOVC指令是ALE才起作用。另外,该引脚被略微拉高。如果微处理器在外部执行状态ALE禁止,置位无效。 /PSEN:外部程序存储器的选通信号。在由外部程序存储器取址期间,每个机器周期两次/PSEN有效。但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。 /EA/VPP:当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入。 XTAL2:来自反向振荡器的输出。五、设计内容 1、硬件设计 a、器件选择 若干电阻、电容以及发光二极管,12MHz晶体振荡器,单片机AT89C51 以及排阻。 b、硬件电路设计 将各个元件放好位置后并连线,画出PROTEUS原理图,如图2所示。 图2原理图 2、电路焊接实物图 六、 心得体会 通过本次设计,我对89C51单片机的硬件结构有了充足的了解,并在编程方面也有了一定的学习,希望在今后的学习中能更加注重实践,把书本上学到的知识应用到实践当中,对自己不懂的地方尽量自己搞懂,实在不懂就问同学或老师。毕竟单片机这门课是这个专业的重头戏,对以后的工作肯定还是有用的。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑/施工/环境 > 项目建议


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号