《微机原理及应用综合练习.docx》由会员分享,可在线阅读,更多相关《微机原理及应用综合练习.docx(13页珍藏版)》请在三一办公上搜索。
1、微机原理及应用综合练习微机原理综合练习二 第一章 微型计算机系统概述 一、单项选择题 1. 计算机中的CPU指的是 A控制器 运算器和控制器 运算器、控制器和主存 运算器 2. 计算机的发展阶段的划分通常是按计算机所采用的 A内存容量 电子器件 程序设计语言 操作系统 3. CPU中的运算器的主要功能是 A负责读取并分析指令 算术运算和逻辑运算 指挥和控制计算机的运行 存放运算结果 4. 计算机系统总线中,可用于传送读、写信号的是 A地址总线 数据总线 控制总线 以上都不对 二、填空题 1. 在微机的三组总线中, 总线是双向的。 2. 计算机软件系统分为 和 。 第二章80X86微处理器 一、
2、单项选择题 1. 8088CPU的外部数据总线的位数为 A4 8 16 32 2. 在8086CPU中,不属于总线接口部件的是 A 20位的地址加法器 指令队列 段地址寄存器 通用寄存器 3. 在8088系统中,只需1片8286就可以构成数据总线收发器,而8086系统中构成数据总线收发器的8286芯片的数量为 A1 2 3 4 4. 8086的指令队列的长度是 A4个字节 5个字节 6个字节 8个字节 5. CPU内部的中断允许标志位IF的作用是 A禁止CPU响应可屏蔽中断 禁止中断源向CPU发中断请求 禁止CPU响应DMA操作 禁止CPU响应非屏蔽中断 6. 8086CPU中,一个最基本的总
3、线周期中的时钟周期数目为 A1 4 2 6 7. 8086的执行部件EU中通用寄存器包括 A AX,BX,SP,BP AX,BX,CX,DX AL,BL,CL,DL SP,BP,SI,DI 8. 在8086的存储器写总线周期中,微处理器给出的控制信号WR,RD,M/IO分别是 A1,0,1 0,1,0 0,1,1 1,0,0 9. 在8086的总线周期中,ALE信号的有效位置是 AT1 T2 T3 T4 10. 8086 CPU响应DMA传送请求的信号是 AREADY HLDA RD INTA 11. 在8086的存储器写总线周期中,微处理器给出的控制信号WR,RD,M/IO分别是 A1,0,
4、1 0,1,0 0,1,1 1,0,0 12. 当8086CPU从总线上撤消地址,而使总线的低16位置成高阻态时,其最高4位用来输出总线周期的 A数据信息 控制信息 状态信息 地址信息 13. 在8086的小模式系统中,M/IO、RD和WR当前信号为 、,表示现在进行的是 A I/O读 I/O写 存储器写 存储器读 14. 8086CPU中指令队列采用的访问原则是 A先进先出 先进后出 后进先出 自由出入 15. 在8086系统中,内存采取分段结构,段与段之间是 A分开的 连续的 没有限制,都可以 重叠的 16. 在8086系统中,CPU被启动后,IP及四个段寄存器的初始状态是 A全部清0 全
5、部置成FFFFH IP=FFFFH, 四个段寄存器清0 CS=FFFFH,其它寄存器清0 17. 在8086系统中,一条指令的存放地址一般由段地址寄存器CS和指令指针寄存器IP来决定。设CS=DF10H,IP=0200H,则此时的指令的物理地址为 A0E110H DF300H E1100H 0DF30H 18. 8086/8088的状态标志有 A3 个 4个 5个 6个 19. 8086CPU中,BIU的功能是 A计算有效地址 分析指令,产生控制信号 与存储器或I/O端口之间进行传送,并能形成物理地址 进行算术运算与逻辑运算 20. 如果运算结果的低8位中含有5个1,则状态标志PF为 A0 1
6、 3 5 21. 总线周期包含T1、T2、T3、T4,若要增加等待状态TW,则它之前的状态应为 AT1 T2 T3 T4 22. 8086CPU的引脚中,接收外部中断请求输入信号的引脚有 A15个 8个 2个 1个 23. 8086CPU在进行I/O写操作时,M/IO和DT/R必须是 A0,0 0,1 1, 0 1, 1 24. 若在一个总线周期中,CPU对READY信号进行了次采样,那么该总线周期共包含时钟周期的数目为 A5 6 7 8 25. 8086系统复位后,下面的叙述错误的是 A系统从FFFF0H处开始执行程序 系统此时能响应INTR引入的中断 系统此时能响应NMI引入的中断 DS中
7、的值为0000H 26. 设M/IO、RD和WR在某时刻分别为1,0,1时,在下列指令中与其对应的是 AMOV AX,BX+10 IN AL,110 MOV ES:DI,AX OUT 40H,AL 34. 27. 由8088CPU组成的PC机的数据线是 A8条单向线 16条单向线 8条双向线 16条双向线 28. 在8086系统中,若用芯片74LS373来作为地址锁存器,那么需要芯片的数量为 A1 2 3 4 29. 在8086的总线周期中,ALE在T1周期有效,它是一个 A负脉冲,用于锁存地址信息 负脉冲,用于锁存数据信息 正脉冲,用于锁存地址信息 正脉冲,用于锁存数据信息 二、填空题 1.
8、 根据功能不同,8086 的标志位寄存器可分为 标志和 标志。 2. 当8086进行堆栈操作时,CPU会选择 段寄存器来形成20位堆栈地址。 3. 若在一个总线周期后不立即进入下一个总线周期,则系统总线处于 状态。 4. 当存储器速度较慢,不能及时配合CPU传送数据时,为了保证CPU 与存储器的周期配合,就要利用 信号,使CPU插入一个等待状态。 5. 8086在每个总线周期的T3状态开始对 信号进行采样,若其为高电平,则进入T4状态 6. 如果8086的主频为5MHz,则基本总线周期为 。 7. 8086的总线周期的T1期间,地址线A16A19用来输出20位地址信息中的 位。 8. 8086
9、的标志寄存器共有16位,其中控制标志有 个。 9. CPU执行某运算指令后,使AX内容为4C8DH,则它使PF= 。 10. 8086CPU在执行指令过程中,当指令队列已满,且EU对BIU又没有总线访问请求时BIU进行 状态。 11. 8086/8088微处理器被设计为两个独立的功能部件: 和EU执行部件。 12. 当复位后,8086将从地址 开始执行指令。 13. 8086CPU可在最大方式和最小方式两种工作方式下,是由引脚 信号的状态决定。 14. 取指令时,选择CS值作为段基值,再加上由 提供的偏移量形成物理地址。 15. 若8086系统用8位的74LS373来作为地址锁存器,那么需要
10、片这样的芯片。 16. 当存储器速度较慢,不能及时配合CPU传送数据时,为了保证CPU 与存储器的周期配合,就要利用READY信号,使CPU插入一个 状态。 第四章 内存储器 一、单项选择题 1. 8086 CPU可访问的存储器空间为1MB,它分为奇数存储体和偶数存储体两部分,其中奇数存储体的选择信号是 AALE BHE A0 HOLD 2. EPROM不同于ROM,是因为 AEPROM 只能改写一次 EPROM只能读不能写 EPROM可以多次改写 EPROM断电后信息丢失 3. 8086的一个总线周期,最多可交换的字节数是 A3个 4个 1个 2个 4. BHE信号和A0合起来表示当前在总线
11、上出现的从偶地址单元或端口读一个字节的正确序列为 ABHE为低电平,A0为低电平 BHE为低电平,A0为高电平 BHE为高电平,A0为低电平 BHE为高电平,A0为高电平 5. EPROM是指 A只读存储器 可编程的只读存储器 可电改写的只读存储器 可擦除可编程的只读存储器 6. 下列存储器中存取速度最快的是 ASRAM BDRAM CEPROM D磁盘 7. 下列的几种存储芯片中,存取速度最快和相同容量的价格最便宜的分别是 ADRAM、SRAM DRAM、ROM SRAM、DRAM SRAM、EPROM 8. 8086 CPU可访问的存储器空间为1MB组成,实际上分为奇数存储体和偶数存储体两
12、部分,对于偶数存储体的选择信号是 AHOLD BHE A0 HLDA 9. 在8086中,用一个总线周期访问一个字数据时,必须是 ABHE0,A0=0 BHE0,A0=1 BHE1,A0=0 BHE1,A0=1 10. 在下面的多组存储器中,断电或关机后信息仍保留的是 ARAM,ROM ROM,EPROM SRAM,DRAM PROM,RAM 二、填空题 1. 8086 CPU从奇地址开始读写二个连续字节时,需要 个总线周期。 2. 存储器是用来存放计算机系统工作时所用的 和数据。 3. 8088 CPU从偶地址开始读写二个连续字节时,需要 个总线周期。 4. 按在计算机系统中所处的地位来说,
13、通常由半导体存储器组成的是 。 5. 计算机的内存通常采用 随机存取存储器。 6. 存储记忆单元是构成存储器的最基本单元,用以存储 位二进制信息。 7. 常用的半导体存储器中需要刷新的是 存储器。 8. 8086CPU访问“未对准的”字需要_个总线周期。 第五章 输入输出接口基本技术 一、单项选择题 1. 关于中断NMI和INTR的触发方式,下列说法正确的是 ANMI是上升沿触发,INTR是低电平触发 NMI是下降沿触发,INTR是低电平触发 NMI是上升沿触发,INTR是高电平触发 NMI是下降沿触发,INTR是高电平触发 2. 响应下列请求时,其中优先级最低的是 ANMI BINTR C单
14、步 D无法确定 3. 下面的中断中,需要由硬件提供中断类型码的是 AINTO INT N NMI INTR 4. 采用微机控制的大屏幕LED显示器,其数据传送方式是 A无条件传送 中断传送 查询传送 DMA传送 5. 8086/8088的存储器可以寻址1M的空间,在对I/O进行读写出操作时,20位地址中只有低16位有效。这样,I/O地址的寻址空间为 A64K 256K 128K 10K 6. CPU响应两个硬件中断INTR和 NMI时相同的必要条件是 A允许中断 当前指令执行结束 总线空闲 当前访存操作结束 7. 中断向量可以提供 A被选中设备的起始地址 传送数据的起始地址 中断服务程序入口地
15、址 主程序的断点地址 8. 8086/8088的储存器可以寻址1M的空间,在对I/O进行读写操作时,20位地址中有效的地址是 A高16位 低16位 低8位 高8位 9. 传送数据时,占有CPU时间最长的传送方式是 A查询 中断 DMA 无条件 10. 8086响应非屏蔽中断时,其中断类型号是 A由外设的中断源提供 由中断控制器提供 由CPU自动产生 由INT指令给出 11. 要完成一个字符的传输,程序查询方式的流程是 A读状态端口,写数据端口 写数据端口,读状态端口,写控制端口 写控制端口,读状态端口,写数据端口 随输入输出接口及传输方式的具体要求而定 12. 查询传送输入方式,被查询I/O端
16、口给出 A就绪信息 忙状态 请求信息 类型号 13. CPU对DMA控制器提出的总线请求响应要比中断请求响应快,其原因是 A只需完成访内存操作 只需释放总线控制权 无需保留断点现场 有硬件DMA控制器 14. 中断向量地址是 A子程序的入口地址 中断服务程序的入口地址 中断服务程序的入口地址的地址 硬件中断服务程序的入口地址 15. 某中断类型码对应中断向量表中从低到高4个地址单元的内容依次为90H、78H、40H、23H,则该中断服务子程序的入口地址CS:IP分别为 A7890H:2340H 4023H:9078H 2340H:7890H 2340H:7890H 16. 8086/8088的
17、中断向量表 A用于存放中断类型号 用于存放中断服务程序的入口地址 是中断服务程序的入口 是中断服务程序的返回地址 二、填空题 1. CPU根据某条指令或某个状态标志的设置而产生的中断称为 中断。 2. 8086的中断系统可处理 个不同的中断。 第六章 可编程并行接口和串行接口 一、单项选择题 1. 串行接口中,并行数据和串行数据的转换的实现是利用 A数据寄存器 移位寄存器 锁存器 A/D转换器 2. 在异步串行通信中,常采用的校验方法是 A奇偶校验 双重奇偶校验 海明码校验 循环冗余码校验 3. 对于串行接口,其主要功能为 A 仅串行数据到并行数据的转换 仅并行数据到串行数据的转换 输入时将并
18、行数据转换为串行数据,输出时将串行数据转换为并行数据 输入时将串行数据转换为并行数据,输出时将并行数据转换为串行数据 4. 在串行通信中,使用波特率来表示数据的传输速率,它是指 A每秒传送的字符数 每秒传送的字节数 每秒传送的位数 每分钟传送的字符数 5. RS232C接口的信号电平范围为 A0 5V 5V +5V 0 10V -15V +15V 6. 某系统采用8255A作为并行I/O接口,A口的口地址为0C8H,则初始化时CPU所访问的端口地址为 A0C8H 0CAH 0CBH 0CFH 二、填空题 1. 8255A的A口、B口和C口的高4位、低4位的输入输出可以有_种组合方式。 2. 七
19、段LED数码管的输入数据输入端输入“1”点亮,则它是_接法的数码管。 3. 数据在传送线上一位一位的依次传送,称为 传送方式。 第七章 可编程定时器计数器 一、单项选择题 1. 某一测控系统要使用一个连续方波信号,如果使用8253可编程定时/计数器来实现此功能,则8253应工作于 A方式0 方式1 方式2 方式3 2. 对8253的定时与计数 A是两种不同的工作方式 定时只加脉冲信号,不设计数值 实质相同,只是所加的计数脉冲要求不同 从各自的控制端口设置 3. 若8253工作在方式0,当计数到0时,下列说法正确的是 A恢复计数值,重新开始计数 不恢复计数值,重新开始计数 不恢复计数值,停止计数 恢复计数值,停止计数 二、填空题 1. 8253定时/计数器中,其计数器的最大计数初值为 。 2. 如果要求利用8253来产生一个方波信号,那么8253的工作方式应置为_。 第八章 模拟接口 一、填空题 1. ADC0809是 位的模/数转换器。 2. ADC0809采用 逼近式 进行A/D转换。