数电各章重点复习.docx

上传人:小飞机 文档编号:3560592 上传时间:2023-03-13 格式:DOCX 页数:12 大小:40.74KB
返回 下载 相关 举报
数电各章重点复习.docx_第1页
第1页 / 共12页
数电各章重点复习.docx_第2页
第2页 / 共12页
数电各章重点复习.docx_第3页
第3页 / 共12页
数电各章重点复习.docx_第4页
第4页 / 共12页
数电各章重点复习.docx_第5页
第5页 / 共12页
亲,该文档总共12页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

《数电各章重点复习.docx》由会员分享,可在线阅读,更多相关《数电各章重点复习.docx(12页珍藏版)》请在三一办公上搜索。

1、数电各章重点复习数电课程各章重点 第一章 逻辑代数基础知识要点 一、二进制、十进制、十六进制数之间的转换;二进制数的原码、反码和补码 二、逻辑代数的三种基本运算以及5种复合运算的图形符号、表达式和真值表:与、或、非 三、逻辑代数的基本公式和常用公式、基本规则 逻辑代数的基本公式 逻辑代数常用公式: 吸收律:A+AB=A 消去律:A+AB=A+B AB+AB=A 多余项定律:AB+AC+BC=AB+AC 反演定律:AB=A+B A+B=AB AB+AB=AB+AB 基本规则:反演规则和对偶规则,例1-5 四、逻辑函数的三种表示方法及其互相转换 逻辑函数的三种表示方法为:真值表、函数式、逻辑图 会

2、从这三种中任一种推出其它二种,详见例1-7 五、逻辑函数的最小项表示法:最小项的性质;例1-8 六、逻辑函数的化简:要求按步骤解答 1、 利用公式法对逻辑函数进行化简 2、 利用卡诺图对逻辑函数化简 3、 具有约束条件的逻辑函数化简 例1.1 利用公式法化简 F(ABCD)=ABC+AB+AD+C+BD 解:F(ABCD)=ABC+AB+AD+C+BD =AB+AB+AD+C+BD (ABC+C=AB+C) =B+AD+C+BD (AB+AB=B) =B+D+AD+C (B+BD=B+D) 1/9 =B+D+C (D+AD=D) 例1.2 利用卡诺图化简逻辑函数 Y(ABCD)= 约束条件为5

3、、6、7、10) m(3、1、2、4、8) m(0、解:函数Y的卡诺图如下: CDAB00 01 11 100010111110111Y=A+BD 第二章 门电路知识要点 一、三极管开、关状态 1、饱和、截止条件:截止:VbeIBS=2、反相器饱和、截止判断 二、基本门电路及其逻辑符号 与门、或非门、非门、与非门、OC门、三态门、异或; 传输门、OC/OD门及三态门的应用 三、门电路的外特性 1、输入端电阻特性:对TTL门电路而言,输入端通过电阻接地或低电平时,由于输入电流流过该电阻,会在电阻上产生压降,当电阻大于开门电阻时,相当于逻辑高电平。习题2-7 以下内容了解 2、输入短路电流IIS

4、输入端接地时的输入电流叫做输入短路电流IIS。 3、输入高电平漏电流IIH 输入端接高电平时输入电流 4、输出高电平负载电流IOH ICSb 2/9 5、输出低电平负载电流IOL 6、扇出系数NO 一个门电路驱动同类门的最大数目 第三章 组合逻辑电路知识要点 一、组合逻辑电路:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关 二、 组合逻辑电路的分析方法 逻辑图写出逻辑函数式化简真值表逻辑功能三、 若干常用组合逻辑电路 译码器 全加器 数选器 四、 组合逻辑电路设计方法 1、 用门电路设计 2、 用译码器、数据选择器实现 例3.1 试设计一个三位多数表决电路 1、 用与非门实现 2、

5、 用译码器74LS138实现 3、 用双4选1数据选择器74LS153 解:1. 逻辑定义 设A、B、C为三个输入变量,Y为输出变量。逻辑1表示同意,逻辑0表示不同意,输出变量Y=1表示事件成立,逻辑0表示事件不成立。 2. 根据题意列出真值表如表3.1所示 表3.1 A00001111B00110011C01010101Y000101113. 经化简函数Y的最简与或式为:Y=AB+BC+AC 3/9 4. 用门电路与非门实现 函数Y的与非与非表达式为:Y=ABBCAC 逻辑图如下: ABC&Y& 5. 用38译码器74LS138实现 由于74LS138为低电平译码,故有Yi=mi 由真值表得

6、出Y的最小项表示法为: Y=m3+m5+m6+m7 =m3m5m6m7 =Y3Y5Y6Y7 用74LS138实现的逻辑图如下: ABC10A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7&YS1S2S36. 用双4选1的数据选择器74LS153实现 74LS153内含二片双4选1数据选择器,由于该函数Y是三变量函数,故只需用一个4选1即可,如果是4变量函数,则需将二个4选1级连后才能实现 74LS153输出Y1的逻辑函数表达式为: Y1=A1A0D10+A1A0D11+A1A0D12+A1A0D13 三变量多数表决电路Y输出函数为: 4/9 Y=ABC+ABC+ABC+ABC 令 A=A1,B=A

7、0,C用D10D13表示,则 Y=AB0+ABC+ABC+AB1 D10=0,D11=C,D12=C,D13=1 逻辑图如下: D10D11D12D13C10YYA1A0AB注:实验中1位二进制全加器设计:用138或153如何实现?1位二进制全减器呢? 第四章 触发器知识要点 一、触发器:能储存一位二进制信号的单元 二、各类触发器框图、功能表和特性方程 n+1=S+RQn RS: Q SR=0 JK: Qn+1=JQn+KQn D: Qn+1=D T: Qn+1=TQn+TQn T: Qn+1=Qn 三、 各类触发器动作特点及波形图画法 基本RS触发器:SD、RD每一变化对输出均产生影响 时钟

8、控制RS触发器:在CP高电平期间R、S变化对输出有影响 5/9 主从JK触发器:在CP=1期间,主触发器状态随R、S变化。CP下降沿,从触发器按主触发器状态翻转。在CP=1期间,JK状态应保持不变,否则会产生一次状态变化。 T触发器:Q是CP的二分频 边沿触发器:触发器的次态仅取决于CP到达时输入信号状态。 四、触发器转换 D触发器和JK触发器转换成T和T触发器 第五章 时序逻辑电路知识要点 一、时序逻辑电路的组成特点:任一时刻的输出信号不仅取决于该时刻的输入信号,还和电路原状态有关。 时序逻辑电路由组合逻辑电路和存储电路组成。 二、同步时序逻辑电路的分析方法 逻辑图写出驱动方程写出状态方程写

9、出输出方程画出状态转换图 三、典型时序逻辑电路 1. 移位寄存器及移位寄存器型计数器。 2. 用T触发器构成二进制加法计数器构成方法。 T0=1 T1=Q0 Q1 Q0 Ti=Qi-1 Qi-2 3. 集成计数器框图及功能表的理解 4位同步二进制计数器74LS161:异步清0,同步置数,CP上升沿计数,功能表 4位同步十进制计数器74LS160:同74LS161 同步十六进制加/减计数器74LS191:无清0端,只有异步预置端,功能表 双时钟同步十六进制加减计数器74LS193:有二个时钟CPU,CPD,异步置0,异步预置 四、 时序逻辑电路的设计 1用触发器组成同步计数器的设计方法及设计步骤

10、 逻辑抽象状态转换图画出次态 以及各输出的卡诺图利用卡诺图求状态方程和驱动方程、输出方程检查自启动画逻辑图 6/9 2 用集成计数器组成任意进制计数器的方法 置0法:如果集成计数器有清零端,则可控制清零端来改变计数长度。如果是异步清零端,则N进制计数器可用第N个状态译码产生控制信号控制清零端,如果是同步清零,则用第N-1个状态译码产生控制信号,产生控制信号时应注意清零端时高电平还是低电平。 置数法:控制预置端来改变计数长度。 如果异步预置,则用第N个状态译码产生控制信号 如果同步预置,则用第N-1个状态译码产生控制信号,也应注意预置端是高电平还是低电平。 两片间进位信号产生:有串行进位和并行进

11、位二种方法 详见例5-5至5-8 第六章 可编程逻辑器件知识要点 一、半导体存储器的分类及功能 从功能上分 二、半导体存储器结构 ROM、RAM结构框图以及两者差异 三、RAM存储器容量扩展 位扩展:增加数据位数 字扩展:增加存储单元 第八章 脉冲波形产生和整形知识要点 重点:555电路及其应用 一、用555组成多谐振荡器 1. 电路组成如图6.5所示 7/9 VCC8 47R2CR126555351V00.01uF 图6.5 2. 电路参数: 充电t:(R1+R2)C 放电t: R2C 周期:T=(R1+2R2)C ln2 tR+R2q=w1=1TR1+2R2 占空比:二、用555电路组成施

12、密特触发器 1. 电路如图6.1所示 2. 回差计算 VT+=21VCC , VT-=VCC 33 回差DV=VT+-VT- 3. 对应Vi输入波形、输出波形如图6.2所示 三、用555电路组成单稳电路 1. 电路如图6.3所示 稳态时 VO=0 。 Vi2有负脉冲触发时VO=1 。 8/9 VCCRVCC8 438 4Vi26555图 6.1351V00.01uFC6 7V0555图 6.3Vi1250.01Vi2VCC3VCC1VCC3V0VitV0tt图 6.2tw图 6.4t2. 脉宽参数计算 3. 波形如图6.4所示 第九章 数模和模数转换知识要点 一、D/A 转换器 D/A 转换器的一般形式为:VO=KDi,K为比例系数,Di为输入的二进制数,D/A 转换器的电路结构主要看有权电阻、权电流、权电容以及开关树型D/A 转换器。 权电阻及倒T型电阻网络D/A转换器输出电压和输入二进制数之间关系的推导过程。 二、A/D 转换器 1. A/D 转换器基本原理 取样定理:为保证取样后的信号不失真恢复变量信号,设采样频率为fS,原信号最高频率为fmax,则fS2fmax。 A/D 转换器过程:采样、保持、量化、编码 2. 典型A/D 转换器的工作原理 逐次逼近型A/D 转换器原理 计数型A/D 转换器原理 9/9

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号