时序逻辑电路练习.docx

上传人:小飞机 文档编号:3573782 上传时间:2023-03-13 格式:DOCX 页数:5 大小:38.69KB
返回 下载 相关 举报
时序逻辑电路练习.docx_第1页
第1页 / 共5页
时序逻辑电路练习.docx_第2页
第2页 / 共5页
时序逻辑电路练习.docx_第3页
第3页 / 共5页
时序逻辑电路练习.docx_第4页
第4页 / 共5页
时序逻辑电路练习.docx_第5页
第5页 / 共5页
亲,该文档总共5页,全部预览完了,如果喜欢就下载吧!
资源描述

《时序逻辑电路练习.docx》由会员分享,可在线阅读,更多相关《时序逻辑电路练习.docx(5页珍藏版)》请在三一办公上搜索。

1、时序逻辑电路练习时序逻辑电路练习 一、填空题: 1、时序逻辑电路按各位触发器接受 信号的不同,可分为 步时序逻辑电路和 步时序逻辑电路两大类。在 步时序逻辑电路中,各位触发器无统一的 信号,输出状态的变化通常不是 发生的。 2、根据已知的 ,找出电路的 和其现态及 之间的关系,最后总结出电路逻辑 的一系列步骤,称为时序逻辑电路的 。 3、当时序逻辑电路的触发器位数为n,电路状态按 数的自然态序循环,经历的独立状态为2个,这时,我们称此类电路为 计数器。 计数器除了按 、 分类外,按计数的 规律还可分为 计数器、 计数器和 计数器。 4、在 计数器中,要表示一位十进制数时,至少要用 位触发器才能

2、实现。十进制计数电路中最常采用的是 BCD代码来表示一位十进制数。 5、时序逻辑电路中仅有存储记忆电路而没有逻辑门电路时,构成的电路类型通常称为 型时序逻辑电路;如果电路中不但除了有存储记忆电路的输入端子,还有逻辑门电路的输入时,构成的电路类型称为 型时序逻辑电路。 6、分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的 方程、 方程和 方程,若所分析电路属于 步时序逻辑电路,则还要写出各位触发器的 方程。 7、时序逻辑电路中某计数器中的 码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入 ,使 码不再出现的能力称为 能力。 8、在 、 、 等电路中,计数器应用得非

3、常广泛。构成一个六进制计数器最少要采用 位触发器,这时构成的电路有 个有效状态, 个无效状态。 9、寄存器可分为 寄存器和 寄存器,集成74LS194属于 移位寄存器。用四位移位寄存器构成环行计数器时,有效状态共有 个;若构成扭环计数器时,其有效状态是 个。 10、 器是可用来存放数码、运算结果或指令的电路,通常由具有存储功能的多位 器组合起来构成。一位 器可以存储1个二进制代码,存放n个二进制代码的 器,需用n位 器来构成。 11、74LS194是典型的四位 型集成双向移位寄存器芯片,具有 、并行输入、 和 等功能。 12、555定时器可以构成施密特触发器,施密特触发器具有 特性,主要用于脉

4、冲波形的 和 ;555定时器还可以用作多谐振荡器和 稳态触发器。 稳态触发器只有一个 态、一个 态,当外加触发信号作用时, 态触发器能够从 态翻转到 态,经过一段时间又能自动返回到 态, 13、用集成计数器CC40192构成任意进制的计数器时,通常可采用反馈 法和反馈 法。 二、判断题 1、集成计数器通常都具有自启动能力。 2、使用3个触发器构成的计数器最多有8个有效状态。 3、同步时序逻辑电路中各触发器的时钟脉冲CP不一定相同。 4、利用一个74LS90可以构成一个十二进制的计数器。 5、用移位寄存器可以构成8421BCD码计数器。 6、555电路的输出只能出现两个状态稳定的逻辑电平之一。

5、7、施密特触发器的作用就是利用其回差特性稳定电路。 8、莫尔型时序逻辑电路,分析时通常不写输出方程。 n9、十进制计数器是用十进制数码“09”进行计数的。 10、利用集成计数器芯片的预置数功能可获得任意进制的计数器。 三、选择题 1、描述时序逻辑电路功能的两个必不可少的重要方程式是。 A、次态方程和输出方程 B、次态方程和驱动方程 C、驱动方程和时钟方程 D、驱动方程和输出方程 2、用8421BCD码作为代码的十进制计数器,至少需要的触发器触发器个数是。 A、2 B、3 C、4 D、5 3、按各触发器的状态转换与时钟输入CP的关系分类,计数器可分计数器。 A、同步和异步 B、加计数和减计数 C

6、、二进制和十进制 4、能用于脉冲整形的电路是。 A、双稳态触发器 B、单稳态触发器 C、施密特触发器 5、四位移位寄存器构成的扭环形计数器是计数器。 A、模4 B、模8 C、模16 6、下列叙述正确的是 A、译码器属于时序逻辑电路 B、寄存器属于组合逻辑电路 C、555定时器属于时序逻辑电路 D、计数器属于时序逻辑电路 7、利用中规模集成计数器构成任意进制计数器的方法是 A、复位法 B、预置数法 C、级联复位法 8、不产生多余状态的计数器是。 A、同步预置数计数器 B、异步预置数计数器 C、复位法构成的计数器 9、数码可以并行输入、并行输出的寄存器有 A、移位寄存器 B、数码寄存器 C、二者皆

7、有 10、改变555定时电路的电压控制端CO的电压值,可改变 A、555定时电路的高、低输出电平 B、开关放电管的开关电平 C、比较器的阈值电压 D、置“0”端R的电平值 四、简述题 1、说明同步时序逻辑电路和异步时序逻辑电路有何不同? 2、钟控的RS触发器能用作移位寄存器吗?为什么? 3、何谓计数器的自启动能力? 4、施密特触发器具有什么显著特征?主要应用有哪些? 五、分析题 1、试用74LS161集成芯片构成十二进制计数器。要求采用反馈预置法实现。 2、电路及时钟脉冲、输入端D的波形如图7-313所示,设起始状态为“000”。试画出各触发器的输出时序图,并说明电路的功能。 3、已知计数器的输出端Q2、Q1、Q0的输出波形如图7-32所示,试画出对应的状态转换图,并分析该计数器为几进制计数器。 Q1Q0CPQ2Q1 D J1 Q1 K1 Q1J2 Q2 K2 Q2Q2 J3 Q3 K3 Q3Q3 CP CP D 图7-31 检测题7.5.2逻辑图 图7-32 检测题7.5.3时序波形图

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号