基于MC1648锁相环频率合成器的毕业设计论文.doc

上传人:laozhun 文档编号:3938804 上传时间:2023-03-28 格式:DOC 页数:44 大小:923.50KB
返回 下载 相关 举报
基于MC1648锁相环频率合成器的毕业设计论文.doc_第1页
第1页 / 共44页
基于MC1648锁相环频率合成器的毕业设计论文.doc_第2页
第2页 / 共44页
基于MC1648锁相环频率合成器的毕业设计论文.doc_第3页
第3页 / 共44页
基于MC1648锁相环频率合成器的毕业设计论文.doc_第4页
第4页 / 共44页
基于MC1648锁相环频率合成器的毕业设计论文.doc_第5页
第5页 / 共44页
点击查看更多>>
资源描述

《基于MC1648锁相环频率合成器的毕业设计论文.doc》由会员分享,可在线阅读,更多相关《基于MC1648锁相环频率合成器的毕业设计论文.doc(44页珍藏版)》请在三一办公上搜索。

1、摘 要频率合成器是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出的准确度与稳定度与参考频率是一致的。在通信、雷达、测控、仪器表等电子系统中有广泛的应用。频率合成器有直接式频率合成器、直接数字式频率合成器及锁相频率合成器三种基本模式,前两种属于开环系统,因此是有频率转换时间短,分辨率较高等优点,而锁相频率合成器是一种闭环系统,其频率转换时间和分辨率均不如前两种好,但其结构简单,成本低。并且输出频率的准确度不逊色与前两种,因此锁相环频率合成已获得广泛的应用。而VCO作为其中一个必不可少的重要部件,其质量可以左右整个环路的性能。负阻集成LCVCO由于具

2、有工作频率高、波形好、频稳度高、相位噪声低、性能可靠等优点,适于作为甚高频和特高频VCO。关键词:MC1648;锁相环;频率合成器AbstractThe frequency synthesizer with high accuracy and high stability of the standard frequency of one or a few as the reference frequency, which leads to multiple or large amount of output frequency, accuracy and stability of the ou

3、tput and the reference frequency is consistent. There are widely applied in communication, radar, measurement and control, instruments and other electronic systems. Frequency synthesizer has the direct frequency synthesizer, DDS and PLL frequency synthesizer in three basic models, the former two bel

4、ongs to the open loop system, so there is short frequency conversion time, resolution is higher, and the PLL frequency synthesizer is a closed loop system, the frequency conversion time and resolution is not as good as the first two good, but it has the advantages of simple structure, low cost. And

5、the output frequency accuracy inferior to the former two, thus PLL frequency synthesis has been widely applied. VCO is one of the essential components, the performance of quality around the whole loop. Negative resistance integrated LCVCO because of the high operating frequency, a good waveform, fre

6、quency stability, low phase noise, high performance and reliable, suitable for VHF and UHF VCO. Therefore the PLL frequency synthesis based on MC1648.Key words:MC1648;PLL Frequency;Synthesizer目 录1 绪论11.1 研究背景和意义11.2 国内外研究现状11.3 研究主要内容和结构安排12 系统方案设计32.1 方案设计思想32.2 方案设计方法33 锁相环及频率合成器33.1锁相环的结构及基本原理43.

7、2锁相环路的各部件及其数学模型53.2.1鉴相器63.2.2环路滤波器63.2.3压控振荡器73.2.4环路相位模型和基本方程83.3频率合成器及其技术指标93.3.1频率范围93.3.2频率间隔(频率分辨率)103.3.3频率转换时间103.3.4准确度与频率稳定度104 芯片的介绍114.1 AT89S52单片机114.2 芯片MC145152、MC12022、MC1648简介145系统各单元电路设计185.1压控振荡电路设计185.2频率合成器的设计215.3环路滤波器275.4控制电路设计和频率计算286 软件设计306.1 MC145152的控制和显示部分的程序设计306.2 74L

8、S595的控制程序设计316.3 液晶显示驱动的程序设计317 总结与展望33参考文献34致谢35附录1 总体电路图36附录2 程序371 绪论1.1 研究背景和意义随着社会科学的电子技术及电力电子技术的发展,对于一些电路的分析所需的仪器种类越来越多,同时要求的精度也越来越高。在现代电子学的各个领域,常常需要高精度且频率方便可调的信号源,信号源的使用普及程度也许仅次于万用表和示波器。频率越高、产生波形种类越多的发生器性能越好,但器件成本和技术要求也大大提高。在现代电子技术中,为了得到高精度的振荡频率,利用锁相环、倍频、分频等频率合成技术,可以获得多频率、高稳定的信号输出。近年来,锁相技术在通信

9、、航天、测量、电视、原子能等领域,能够高性能地完成信号的提取,信号的跟踪与同步,模拟和数字通信的调制与解调、频率合成、滤波等功能,已经成为电子设备中常用的基本部件之一。通信及电子系统的飞速发展促使集成锁相环和数字锁相环突飞猛进,目前朝着集成化,数字化,多用化方向飞速发展。利用锁相环路构建高频合成电路,软、硬件也变得可以实现。其核心是基于锁相和频率合成技术。1.2 国内外研究现状锁相技术起源于二十世纪30年代,提出无线电调幅信号的锁相同步检波技术;40年代电视技术得到发展;50年代空间技术的发展;60年代相继研究制出集成锁相环部件和单片机锁相环路;70年代由于半导体和集成电路技术的飞速发展,使锁

10、相技术越来越广泛的应用于电子技术领域;80至90年代锁相环路理论与研究日益完善,应用范围遍及整个电子技术领域。锁相环作为能跟踪输入信号相位的闭环自动控制系统已获得广泛的应用。在锁相环的开发、设计研究领域,目前已经探索出多种途径。大量的研究都致力于通过不同的方式改进锁相环的性能,而对于压控振荡器的设计研究则较少。而VCO作为其中一个必不可少的重要部件,其质量可以左右整个环路的性能。所以其发展方向和性能指标已受到人们关注。1.3 研究主要内容和结构安排锁相环是相位误差控制系统,它将设定的参考信号与输出信号之间的相位不断比较,利用两者的相位误差电压来调整输出信号的相位,直到输出信号与参考信号达到同频

11、。高频信号源要求电子仪器能达到很高的输出频率,具有低相位误差、低杂散、易于集成等特点,能提供频率稳定度很高的输出信号,避免大量使用滤波器,因而有利于集成化和小型化。该设计以高频信号源系统为研究目标,从问题的提出到方案的确定,从锁相环路的原理、应用和数学模型分析到利用锁相环路构建高频合成电路,软、硬件实现。首先就设计的研究背景意义做出说明。第二部分主要介绍了整体设计方案。第三部分介绍了锁相环各部分的基本知识及原理。第四部分介绍了用到的芯片。然后介绍了单元电路的设计和软件设计。最后给出结论并对课题未来的发展做出了展望。2 系统方案设计2.1 方案设计思想针对传统信号源输出信号稳定性差,准确性低,生

12、产成本高。本次设计采用变模锁相频率合成技术产生所需要的频率信号。压控振荡器是频率合成电路的关键部分,能实现压控振荡功能的电路有很多,从电路结构、稳定性、频率上限、调试难易程度、构建系统的费用等方面比较,LC负阻型压控振荡器有明显优势。负阻集成LCVCO由于具有工作频率高、波形好、频稳度高、相位噪声低、性能可靠等优点,适于作为甚高频和特高频VCO。2.2 方案设计方法本次设计利用单片机最小系统实现输出频率的控制,系统框图如图2-1所示。由MC145152、MC1648、MC12022系列集成电路芯片组成数字锁相频率合成器,通过单片机AT89S52控制分频数,同时通过液晶显示器向用户反馈信息。实现

13、可控可调的功能。AGC晶振单片机键盘液晶显示控制器 高速分频(MC12022)频率输出环路滤波器频率计可编程分频器压控振荡器(MC1648)鉴相器MC1451522图2-1 高频信号源系统框图3 锁相环及频率合成器3.1锁相环的结构及基本原理锁相环PLL是一个相位跟踪系统。图3-1显示了最基本的锁相环方框图。它包括三个基本部件,鉴相器PD环路滤波器LF和压控振荡器VCO【1】。 图3-1 锁相环的基本构成设参考信号 (3-1)式中为参考信号的幅度;为参考信号的载波角频率;为参考信号以其载波相位;为参考时的瞬时相位。 若参考信号是未调载波时,常数。设输出信号为 (3-2)式中为输出信号的振幅;为

14、压控振荡器的自由振荡角频率;为参考信号以其载波相位;为参考时的瞬时相位, 在VCO未受控制前他是常数,受控之后他是时间函数。则两信号之间的瞬时相位差为 (3-3) 由频率和相位之间的关系可得两信号之间的瞬时频差为 (3-4)鉴相器是相位比较器,他把输出信号和参考信号的相位进行比较,产生对应于两信号相位差的误差电压。环路滤波器的作用是滤除误差电压中的高频成分和噪声,以保证环路所要求的性能,提高系统的稳定性。压控振荡器受控制电压的控制,使压控振荡器的频率向参考信号的频率靠近,于是两者频率之差越来越小,直至频差消除而被锁定。因此,锁相环的工作原理可简述如下:首先鉴相器把输出信号和参考信号的相位进行比

15、较,产生一个反应两信号的相位差大小的误差电压,经过环路滤波器的过滤得到控制电压。调整VCO的频率向参考信号的频率靠拢,直至最后两者频率相等而相位同步实现锁定锁定后两信号之间的相位差表现为一固定的稳态值。即 (3-5)此时,输出信号的频率已偏离了原来的自由频率控制电压=0时的频率,其偏移量由式(3-4)和式(3-5)得到为 (3-6)这时输出信号的工作频率已变为 (3-7)由此可见,通过过锁相环路的相位跟踪作用,最终可以实现输出信号与参考信号同步,两者之间不存在频差而只存在很小稳态相差。3.2锁相环路的各部件及其数学模型锁相环原理图如3-2所示:F1比较信号U0鉴相器输出信号U0压控振荡器输入信

16、号Ui误差电压UF2环路滤波控制电压Ud图3-2 锁相环原理图3.2.1鉴相器鉴相器PD又称相位比较器,它是用来比较两个输出信号之间的相位差。鉴相器输出的误差信号是相差的函数。 鉴相器按其鉴相特性分为正弦型,三角形和锯齿波形。作为原理分析,通常使用正弦型,较为典型的正弦鉴相器可用模拟乘法器与低通滤波器的串接构成。图3-3是正弦鉴相器的数学模型图3-4是正弦鉴相器的鉴相特性。 图3-3正弦鉴相器的数学模型 图3-4正弦鉴相器的鉴相特性3.2.2环路滤波器环路滤波器LF是一个线性低通滤波器,用来滤除误差电压中的高频分量和噪声,更重要的是它对环路参数调整起到决定性作用。环路滤波器由线性原件电阻、电容

17、、和运算放大器组成。它是一个线性系统【3】。常用的环路滤波器有RC积分滤波器、无源比例积分滤波器和有源积分滤波器三种。下面以介绍有源比例积分滤波器为主。有源比例积分滤波器由运算放大器组成。当运放器开环电压增益A为有限值时,他的传递函数为 (3-8)式中由图3-5可见,它也具有低通特性与比例作用。相频特性也有超前校正的作用。图3-5有源比例积分滤波器及其特性3.2.3压控振荡器 压控振荡器VCO是一个电压-频率变换器,再换路政作为被控振荡器,它的振荡频率应随输入控制电压的线性的变化,即 (3-9)式中是VCO的瞬时角频率,是线性特性斜率,表示单位控制电压,可使VCO角频率变化的数值。因此又称为V

18、CO的控制灵敏度与增益系数,单位为rad/sv.在锁相环路中,VCO的输出对鉴相器起作用的不是瞬时角频率,而是瞬时相位,即 (3-10) 由此可见,VCO在锁相环中起了一次积分作用,因此也称他为环路中的固有积分环节。上式就是压控振荡器相位控制的模型,若对上式进行拉氏变换,可得到在复域的表示式为 (3-11)图3-6为其数学模型,其中(a)为其时域模型,(b)为复频域模型。图3-6 VCO的数学模型由此可得VCO的传递函数为 (3-12)3.2.4环路相位模型和基本方程上面分别得到了鉴相器,环路滤波器和压控振荡器的模型,将三个模型连接起来,就可以得到锁相环路的模型【2】。如图3-7所示图3-7锁

19、相环路相位模型复时域分析时可用一个传输算子F(p)来表示。其中p(d/dt)是微分算子。由上图可以得出锁相环路的基本方程。 (3-13) (3-14) 将(3-13)代入(3-14)得 (3-15) 设环路输入一个频率和相位均为常数的信号,即 (3-16)式中,是控制电压=0时VCO的固有振荡频率,是参考输入信号的相位。令 则 (3-17) 将式(3-16)代入式(3-17)可得固有频率输入时的环路基本方程 (3-18) 在闭环之后的任何时刻存在着如下关系:瞬时频差=固有频差-控制频差,记为 (3-19)3.3频率合成器及其技术指标频率合成一个或少量的高准确度高稳定的标准频率作为参考频率,由此

20、导出多个或大量的输出频率.这些输出频率的准确度和稳定度与参考频率是一致的,频率合成器就是用来产生这些频率的部件。频率合成器的使用场合不同,对它的要求也不尽相同。大体上来讲它的主要技术指标有:频率范围、频率间隔、频率准换时间、准确度与频率稳定度等【3】。3.3.1频率范围 频率范围是指频率合成器输出的最低频率fomin和最高频率fomax之间的变化范围,也可用覆盖系数k=fomax/fomin表示(k又称之为波段系数)。如果覆盖系数k23时,整个频段可以划分为几个分波段。在频率合成器中,分波段的覆盖系数一般取决于压控振荡器的特性。 3.3.2频率间隔(频率分辨率) 频率合成器的输出是不连续的。两

21、个相邻频率之间的最小间隔,就是频率间隔。频率间隔又称为频率分辨率。不同用途的频率合成器,对频率间隔的要求是不相同的。3.3.3频率转换时间 频率转换时间是指频率合成器从某一个频率转换到另一个频率,并达到稳定所需要的时间。它与采用的频率合成方法有密切的关系。3.3.4准确度与频率稳定度 频率准确度是指频率合成器工作频率偏离规定频率的数值,即频率误差。而频率稳定度是指在规定的时间间隔内,频率合成器频率偏离规定频率相对变化的大小。4 芯片的介绍4.1 AT89S52单片机本系统选用的处理器是AT89S52单片机,它是一个低功耗,高性能CMOS 8位单片机,片内含8k Bytes ISP(In-sys

22、tem programmable)的可反复擦写1000次的Flash只读程序存储器,器件采用ATMEL公司的高密度、非易失性存储技术制造,兼容标准MCS-51指令系统及80C51引脚结构,芯片内集成了通用8位中央处理器和ISP Flash存储单元,功能强大的微型计算机的AT89S52可为许多嵌入式控制应用系统提供高性价比的解决方案。(T2)T2 EX图4-1 52单片机管脚图AT89S52具有如下特点:40个引脚,8k Bytes Flash片内程序存储器,256 bytes的随机存取数据存储器(RAM),32个外部双向输入/输出(I/O)口,5个中断优先级2层中断嵌套中断,2个16位可编程定

23、时计数器,2个全双工串行通信口,看门狗(WDT)电路,片内时钟振荡器。此外,AT89S52设计和配置了振荡频率可为0Hz并可通过软件设置省电模式。空闲模式下,CPU暂停工作,而RAM定时计数器,串行口,外中断系统可继续工作,掉电模式冻结振荡器而保存RAM的数据,停止芯片其它功能直至外中断激活或硬件复位。同时该芯片还具有PDIP、TQFP和PLCC等三种封装形式,以适应不同产品的需求。52单片机兼容MCS-51指令系统 ,有8k可反复擦写(1000次)ISP Flash ROM和256x8bit内部RAM。32个双向I/O口支持4.5-5.5V工作电压,3个16位可编程定时/计数器可工作在时钟频

24、率0-33MH。并且支持全双工UART串行中断口线;有2个外部 中断源;低功耗空闲和省电模式;中断唤醒省电模式;3级加密位;看门狗(WDT)电路;软件设置空闲和省电功能;灵活的ISP字节和分页编程;双数据寄存器指针。本次系统设计,运用了52单片机的各个I/O口和2个定时器,但是对于其他的一些功能应用,比如全双工UART串行中断口线、灵活的ISP字节和分页编程之类仍未涉及到,以后将会有更好的运用的。P0 口:P0口是一个8位漏极开路的双向I/O口。作为输出口,每位能驱动8个TTL逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。 当访问外部程序和数据存储器时,P0口也被作为低8位地址/数据复用

25、。在这种模式下,P0具有内部上拉电阻。 在 flash编程时,P0口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。 本次系统中,52单片机的P0口是作为液晶显示器8位的数据传输口使用的,把需要的数字信号并行传输给液晶显示器。P1 口:P1 口是一个具有内部上拉电阻的 8 位双向 I/O 口,p1 输出缓冲器能驱动 4 个TTL 逻辑电平。对 P1 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(I )。 IL此外,P1.0和P1.2分别作定时器/计数器2的外部计数输入(P1.0/T2

26、)和时器/计数器2的触发输入(P1.1/T2EX),具体如下表所示。 在flash编程和校验时,P1口接收低8位地址字节。 其中P1口还有第二功能,其功能如表4-1所列。表4-1 P1口第二功能引脚号第二功能P1.0T2(定时器/计数器T2的外部计数输入),时钟输出P1.1T2EX(定时器/计数器T2的捕捉/重载触发信号和方向控制)P1.5MOSI(在系统编程用)P1.6MISO(在系统编程用)P1.7SCK(在系统编程用)本系统中,P1口的作用主要是DAC0832的数据传输口,还应用到了其第二功能的定时器,作为DAC0832的频率调节。但是在下载程序是,其P1.5、P1.6、P1.7口则是作

27、为程序下载口使用的。P2 口:P2 口是一个具有内部上拉电阻的 8 位双向 I/O 口,P2 输出缓冲器能驱动 4 个TTL 逻辑电平。对 P2 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(IIL )。在访问外部程序存储器或用16位地址读取外部数据存储器(例如执行MOVX DPTR)时,P2 口送出高八位地址。在这种应用中,P2 口使用很强的内部上拉发送 1。在使用8位地址(如MOVX RI)访问外部数据存储器时,P2口输出P2锁存器的内容。 在flash编程和校验时,P2口也接收高8位地址字节和一些控制信号。

28、 本系统中,P2口的主要作用是一部分作为液晶显示器的控制口,另一部分是键盘的输入口。P3 口:P3 口是一个具有内部上拉电阻的 8 位双向 I/O 口,p2 输出缓冲器能驱动 4 个TTL 逻辑电平。对 P3 端口写“1”时,内部上拉电阻把端口拉高,此时可以作为输入口使用。作为输入使用时,被外部拉低的引脚由于内部电阻的原因,将输出电流(I IL)。P3口亦作为AT89S52特殊功能(第二功能)使用,如下表所示。 在flash编程和校验时,P3口也接收一些控制信号。P3口除了普通I/O口功能外,也有其第二功能,其功能如表4-2所列。表4-2 P3口第二功能引脚号第二功能P3.0RXD(串行输入)

29、P3.1TXD(串行输出)P3.2INT0(外部中断 0)P3.3INT0(外部中断 0)P3.4 T0(定时器0外部输入)P3.5T1(定时器1外部输入)P3.6WR(外部数据存储器写选通)P3.7RD(外部数据存储器写选通)本系统中,P3口的主要作用为DAC0832的数据传输口以及控制LED作为指示灯,其也用到了P3.4、P3.5的第二功能。RST: 复位输入。晶振工作时,RST脚持续2 个机器周期高电平将使单片机复位。看门狗计时完成后,RST 脚输出 96 个晶振周期的高电平。特殊寄存器 AUXR(地址 8EH)上的DISRTO位可以使此功能无效。DISRTO默认状态下,复位高电平有效。

30、 ALE/PROG:地址锁存控制信号(ALE)是访问外部程序存储器时,锁存低 8 位地址的输出脉冲。在flash编程时,此引脚(PROG)也用作编程输入脉冲。 在一般情况下,ALE 以晶振六分之一的固定频率输出脉冲,可作为外部定时器或时钟使用。然而,特别强调,在每次访问外部数据存储器时,ALE脉冲将会跳过。 如果需要,通过将地址为8EH的SFR的第0位置 “1”,ALE操作将无效。这一位置“1”,ALE仅在执行 MOVX 或MOVC指令时有效。否则,ALE将被微弱拉高。这个 ALE使能标志位(地址为8EH的SFR的第0位)的设置对微控制器处于外部执行模式下无效。 PSEN: 外部程序存储器选通

31、信号(PSEN)是外部程序存储器选通信号。 当 AT89S52从外部程序存储器执行外部代码时,PSEN在每个机器周期被激活两次,而在访问外部数据存储器时,PSEN将不被激活。 EA/VPP:访问外部程序存储器控制信号。为使能从0000H 到FFFFH的外部程序存储器读取指令,EA必须接GND。 为了执行内部程序指令,EA应该接VCC 。在flash编程期间,EA也接收12伏V PP 电压。 XTAL1:振荡器反相放大器和内部时钟发生电路的输入端。 XTAL2:振荡器反相放大器的输出端。 4.2 芯片MC145152、 MC12022 、MC1648简介MC145152是MO TOROLA 公司

32、生产的大规模集成电路,它是一块采用半行码输入方式置定、由14 根并行输入数据编程的双模CMOS - L SI 锁相环频率合成器,其内部组成框图如图1 示。该芯片内含参考频率振荡器、可供用户选择的参考分频器(12 8ROM 参考译码器和12bit R 计数器) 、双端输出的鉴相器、控制逻辑、10 位可编程的10bit N 计数器、6 可编程的6bit A 计数器和锁定检测等部分。其中,10bit N 计数器、6bit A 计数器、模拟控制逻辑和外接双模前置分频器组成吞脉冲程序分频器, 吞脉冲程序分频器的总分频比为: D =VN + A 。 管脚排列及功能如下图4-2 所示 图4-2 MC1451

33、52 的管脚排列采用28 脚DIP 封装,各管脚功能如下:引脚4、5、6 (RA0 、RA1 、RA2 ) 为参考地址码输入端, 用于选择参考分频器的分频比。通过12 8ROM 参考译码器和12bit R 计数器进行编程。分频比有8 种选择, 其参考地址码与分频比的关系见表1 所列引脚26、27 (OSCIN 、OSCOU T ) 为参考振荡端,当两引脚接上一个并联谐振晶体时, 便组成一个参考频率振荡器。但在OSCIN 到地和OSCOU T 到地之间一般应接上频率置定电容(一般为15p F 左右) 。OSCIN也可作为外部参考信号的输入端。引脚1 (VCO) 为输入信号端,将输入信号交流耦合到

34、本引脚,其输入信号频率应小于30MHz 。引脚10、2125 (A5A0 ) 为6bit A 计数器的分频端。其预置数决定了V/ (V + 1) 双模前置分频器的V/ (V + 1) 的次数。引脚1120 (N9N0 ) 为10bit N 计数器的分频端。引脚7、8 ( V 、 f r 或f v 的相位超前f r ,则v 变为低电平而r 仍为高;如果f v f r 或者f v 的相位滞后f r ,则r 跳为低电平而v 保持高;如果f v = f r 并f v 与f r 同相,则v 和r 保持高电平,仅在一个很短的时间内二者同时为低电平。引脚9 (MC) 为模式控制端,输出的模式控制信号加到双模

35、分频器即可实现模式变换。在一个计数周期开始时,“MC”处于低电平,一直到A 下行计满它的编程值为止, 然后,“MC”跳为高电平, 并一直维持到N 计数器下行计满编程的剩余值(N -A) 。N 计数器计满量后,“MC”复位为低,两个计数器重新预置到各自的编程值上,再重复述过程。引脚28 (LD) 为锁定检测端, 用于锁定输出信号。当环路锁定时(即v 与r 同频同相) ,该信号为高电平;当环路失锁时,LD 为低电平。MC12022:随着通信事业的发展, 有线通信和无线移动通信在社会各界得到了广泛应用, 特别是移动通讯,由于不受地域环境条件的限制,随时随地均可自由通讯, 因而得以迅速发展。近来,在移

36、动通信系统中,广泛使用锁相环(PLL )和双模预置分频器来对调谐电路的高频信号进行合成和控制。在锁相环中, 通常采用吞除脉冲的PLL 技术, 其中, 双模预置分频器是吞除脉冲PLL 的关键组成部分。为了降低整机功耗,减小体积,实现小型化, 要求双模预置分频器能够在低功耗下超高速工作, 这就导致了近年来人们对低功耗的超高速双模预置分频器的研究。本文介绍了Motorola 公司研制的MC12022 低功耗双模预置分频器。MC12022 电路具有64/ 65、128/ 129四种分频功能,在- 5585 温度范围内,最高工作频率大于1100MHz , 工作电流小于10mA 。电路在5. 0V 电源电

37、压下工作,输出为ECL 电平。MC12022 电路具有分频功能多工作频率高,功耗低,温度性能好等特点,可广泛用于通讯、仪器仪表、雷达、导航等领域。MC12022 的特点是功耗低(工作电流的典型值为715mA ) ;温度范围宽(- 5585 ) ;分频功能多(64/ 65 , 128/ 129 ) ;使用方便,应用电路的外围元件少;工作频率高(典型值1600MHz )。管脚排列如图3-3: 图4-3 MC12022引脚排列图 图4-4 MC1648管脚图MC12022 低功耗双模预置分频器电路具有64/ 65、128/ 129 四种分频功能,由八级ECL D 型主从触发器构成。前三级触发器为同步

38、时钟输入控制, 在模数控制端MC 的控制下实现4/ 5 功能, 第四级和第五级触发器、第六级和第七级触发器分别实MC12022 低功耗双模预置分频器。MC1648芯片管脚图如4-4,主要功能详见第五章的5.1节。5系统各单元电路设计5.1压控振荡电路设计压控振荡器是频率合成电路的关键部分,能实现压控振荡功能的电路有很多,常用的有分立器件构成的振荡器和集成压控振荡器,如串联谐振电容三点式电路、压控晶体振荡器、积分施密特电路、射极耦合多谐振荡器、变容二极管调谐LC振荡器和数字门电路等几种。从电路结构、稳定性、频率上限、调试难易程度、构建系统的费用等方面比较,LC负阻型压控振荡器有明显优势。本设计采

39、用Motorola公司生产的MC1648 LC负阻型压控振荡器MC1648。MC1648的工作电源为5V,输出频率最高可达225MHz,输出频谱纯度高。采用双管背对背连接变容管和电感组成的并联LC谐振槽路,振荡频率将受变容二极管的偏置电压控制6。图5-1 压控振荡器图5-1为压控振荡器的图。由图中可以发现,两个变容二极管是背靠背连接的,这样做的特点是:对于直流和调制信号而言,它们相当于并联,所处的偏置点和受调制状态一样;而对于高频信号而言,它们相当于串联,使得每个变容二极管两端的电压幅度下降了,这就减弱了高频电压的作用, 起到了调控的作用。变容二极管是同极性端对接的,这中连接可以使得它们对于高

40、频电压的相位刚好相反,防止高频电压幅度过大时,变容二极管导通对谐振回路的影响。在单个变容二极管电路中,如果出现这种现象将导致回路Q值大大下降,此外,还会削弱高频振荡电压的谐振成分。由于变容二极管是非线性器件,高频信号的输入必然会产生谐波分量,这可能会产生交叉调制干扰。对接之后,两二极管的高频信号反相,可抵消部分谐波成分。集成压控振荡器芯片MC1648,其工作电压5V,工作频率1.0MHz150MHz,其槽路由变容二极管和电感并联组成,通过改变变容二极管的反偏电压来改变振荡频率。在变容二极管的偏置电压相同的情况下,MC1648的输出频率可由下式计算: (5-1)变容二级管采用的事Motorola

41、公司生产的MV2109,查阅相关资料手册可以得到它的特性曲线如图5-2所示。图5-2 变容二极管特性曲线 由上图中的MV2109的电压电容曲线和式(51)可得出L=0.13H即可满足要求。MC1648内部电路就含有放大电路和自动增益控制电路,因此它可以稳定输出频率的幅度。使用该电路可以使用比较少的外围器件,并且调试也很方便。其内部电路如图5-3所示。图5-3 MC1648内部电路图MC1648的第10脚输出一个约1.5V的稳定电压,可作为变容二极管的一个偏压。谐振槽路从10脚和12脚接入,与内部的Q7,Q4,Q5,D1,Q8组成一个移相720的正反馈正弦振荡电路,Q6的基极连接Q7的集电极,也

42、形成正反馈。另外,MC1648内部有放大电路和自动增益控制电路(D1,Q8,Q6,Q7),可以稳定输出频率的幅度,输出信号经AGC电路采样后从5脚接入。当振荡幅度增大时,Q8的基极电压增大,集电极电流增大,Q7的Ube减小从而放大倍数减小,输出幅度将减小;反之,如果振荡幅度减小,则恒流源Q8的电流减小,Q6、Q7的放大倍数将增大,输出幅度也因此增大。Q3,Q2和射极跟随器Q1为输出缓冲级,有隔离作用,可减小负载对振荡器工作状态的影响。由变容二极管的特性曲线可以知道,其电容量是其偏压的函数,并且在一定范围内近似线性,因此该槽路还可作调频调制用,即将调制信号叠加到变容二极管的偏置端上,调制信号的变

43、化必然引起变容二极管容量的变化,从而必将引起振荡频率的变化,即其也可以实现调频。由MC1648组成的压控振荡器如图5-4所示。图5-4 压控振荡器电路图5.2频率合成器的设计频率合成器的设计采用MC145152和MC12022预置双模分频器集成芯片。这两种芯片均是Motorola公司的产品。MC145152内部由三部分组成:一是有放大器、12bitR计数器和参考译码器组成的产生参考频率fr电路;二是由6bitA计数器、10bitN计数器和控制逻辑组成的吞脉冲式计数器;三是鉴相器。由MC145152、MC12022组成的频率合成系统如下图所示7。图5-5 频率合成系统电路fc实现锁相环分频电路的系统框图如图5-6所示。锁相环路主要由晶振、参考分频器、压控振荡器、鉴频/鉴相器、低通滤波器、可编程分频器组成。它是应用数字逻辑电路将压控振荡器频率一次或多次降低至鉴相器频率上,再同参考频率通过鉴相电路并进行比较,通过低通滤波器取出鉴相器输出的误差信号来控制压控振荡器的频率,使之锁定在参考频率的稳定度上。由于在电路中采用了大规模集成电路芯片MC145152,因此框图中的晶振、参考分频器、鉴频鉴相器、可编程分频器都集成在一个芯片中,不需要再单独设计,这可以减少外围的电路器件。同时利用单片机来控制MC145152,确定分频系数A、N和发射频率的对应关系。frR

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号