毕业设计(论文)基于EDA技术的波形发生器设计.doc

上传人:laozhun 文档编号:3979099 上传时间:2023-03-30 格式:DOC 页数:39 大小:1.51MB
返回 下载 相关 举报
毕业设计(论文)基于EDA技术的波形发生器设计.doc_第1页
第1页 / 共39页
毕业设计(论文)基于EDA技术的波形发生器设计.doc_第2页
第2页 / 共39页
毕业设计(论文)基于EDA技术的波形发生器设计.doc_第3页
第3页 / 共39页
毕业设计(论文)基于EDA技术的波形发生器设计.doc_第4页
第4页 / 共39页
毕业设计(论文)基于EDA技术的波形发生器设计.doc_第5页
第5页 / 共39页
点击查看更多>>
资源描述

《毕业设计(论文)基于EDA技术的波形发生器设计.doc》由会员分享,可在线阅读,更多相关《毕业设计(论文)基于EDA技术的波形发生器设计.doc(39页珍藏版)》请在三一办公上搜索。

1、邵 阳 学 院毕业设计(论文)课 题 名 称 基于EDA技术的波形发生器设计 学 生 姓 名 学 号 0431029014 系 、 专 业 信息与电气工程系电子信息工程专业 指 导 教 师 职 称 副 教 授 2007年5月10日摘 要波形发生器是一种常用的测量仪器,广泛用于科学研究、生产实践和教学实践等领域。文章在研究国内外波形发生器的基础上,提出了基于FPGA的波形发生器设计方案,并详细介绍了波形发生器的组成、电路设计和VHDL硬件描述。文章中的波形数据是从Matlab中获取,波形发生器的开发是基于EDA开发平台上,借助Maxplus软件,实现了波形电路VHDL描述和仿真,最终通过硬件验证

2、。文章中的程序和电路均通过验证,基于Matlab和FPGA的波形发生器的研究方法适用于开发任意波形发生器。关键词:波形发生器;可编程逻辑器件;Matlab;FPGA;EDA技术。AbstractThe profile generator is one kind of commonly used metering equipment, with wide application in the field of scientific research, manufacture and teaching. The article in studying the domestic and foreig

3、n profiles generator in the foundation, proposed based on the FPGA profile generator design proposal, and in detail introduced the profile generator composition, the circuit design and the VHDL hardware description. In the article profile data is gains from Matlab, the profile generator development

4、is developed in the platform based on EDA. Also with the aid of Maxplus II software, the article had completed the electric circuit description and the simulation, finally throug hardware confirmation. In this article procedure and the electric circuit through the confirmation, the research techniqu

5、es are suitable for the free profile generator.Key word: Profile generator; programmable logical component;Matlab; FPGA; EDA Technology.前 言波形发生器是一种常用的信号源,广泛用于设计和测试、汽车制造、工业、生物医药、传感器仿真、制造模型实验等。传统的信号发生器采用模拟电路技术,由分立元件构成振荡电路和整形电路,产生各种波形。它在电子信息、通信、工业等领域曾发挥了很大的作用。但是采用这种技术的波形发生器电路结构复杂、体积庞大、稳定度和准确度较差,而且仅能产生正

6、弦波、方波、三角波等几种简单波形,难以产生较为复杂的波形信号。随着微处理器性能的提高,出现了由微处理器、D/A以及相关硬件、软件构成的波形发生器。它扩展了波形发生器的功能,产生的波形也比以往复杂。实质上它采用了软件控制,利用微处理器控制D/A,就可以得到各种简单波形。但由于微处理器的速度限制,这种方式的波形发生器分辨率较低,频率切换速度较慢。本设计拟订开发基于Matlab和EDA技术的波形发生器,它用高速存储器做查询表,通过数字形式存入的波形,再通过高速D/A转换器对存储器的波形进行合成。只要改变FPGA中查找表数据就可以产生任意波形,因而具有相当大的灵活性。随着我国四个现代化和经济发展,我国

7、在科技和生产各领域都取得了飞速的发展和进步,同时这也对相应的测试仪器和测试手段提出了更高的要求,而波形发生器已成为测试仪器中至关重要的一类,因此在国内发展波形发生器具有重大意义和实际价值。例如,它能模拟编码雷达信号、潜水艇特征信号、磁盘数据信号、机械振动瞬变过程、电视信号以及神经脉冲之类的波形,也能重演由数字示波器(DSO)捕获的波形等。本课题的研究由我及李慧同学共同完成,本人主要利用FPGA产生波形进行仿真与测试,波形数据由来在李慧同学努力下实现的。由于我的能力和水平有限,论文中肯定会有不妥之处和错误,恳请老师和同学提出批评和改进意见。第1章 波形发生器方案设计第1.1节 基于模拟电路波形发

8、生器设计方案正弦波振荡电路是用来产生一定频率和幅度的正弦波信号,输出单一频率的正弦波,是应用最广泛的振荡器。振荡器是由基本放大器和反馈网络,选频电路三大部分组成。自激振荡器无需外加激励就能产生特定小型的交流输出信号。如图1.1为利用集成运放RC相移式正弦波振荡器的电路原理图。图1.1 RC正弦波振荡器图中的运放接成反相输入方式,输出与输入之间有相移,通过RC相移网络之后,将产生相移,满足自激的相位平衡条件。若适当选择Rf值,满足自激的振幅条件,则将在输出端得到正弦波形。该振荡器频率及振幅条件由式(1-1)决定:, (1-1)电路中的稳压管Dz起稳定幅值作用,当振幅超过稳压管的稳压电压时,稳压管

9、被击穿,从而限制振幅继续增长。(1)选择RC参数的主要依据和条件 因为RC桥式振荡器的振荡频率是由RC网络决定的,所以选择RC的值时应该把已知振荡频率作为主要依据。 为了使选频网络的特性不受集成运算放大器输入和输出的电阻的影响,选择R时还应该考虑下列条件:Ri R 式中,是集成运算放大器同相端输入电阻;是集成运算放大器的输出电阻。第1.2节 基于MCU波形发生器设计方案波形的生成及对频率和相位的控制均由单片机编程实现。波形生成程序生成正弦波信号在一个周期内的波形数据,这些数据循环输出至D/A转换器,通过在输出数据指令之间插入NOP指令实现对频率的控制,原理框图如图1.2所示。图1.2 以MCU

10、实现方案原理图此方法产生的信号频率范围、步进值取决于所采用的每个周期的输出点数及单片机执行指令的时间(与单片机的结构及选用的晶体振荡器等有关)。此方案的优点是硬件电路简单,所用器件少,可相对容易地产生各种波形,在低频区基本上能实现所要求的功能;缺点是控制较复杂,精度不易满足,生成波形的频率范围小,特别是难以生成高频波形。例如,对输出信号频率=20kHz而言,因为移相分辨率为,则一个周期至少要采样360个点,即MCU发送波形幅度数据的速度,则前后发送2个波形幅度数据的时间间隔,但是MCU的指令执行周期一般有几个,从而MCU发送信号一个周期的波形数据一般要几十个。故以MCU为核心的实现方案难以产生

11、高频波形。第1.3节 基于DDS技术波形发生器设计方案该方案采用DDS(Direct Digital Synthesis,直接数字频率合成)技术产生数字式移相正弦波信号。信号生成主要由FPGA部分实现,FPGA部分主要包括相位累加器和波形查找表(波形查找表由FPGA外部的存储器实现)。DDS技术将输出波形的一个完整周期的幅度值都顺序地存放在波形存储器中,通过控制相位增量产生频率、相位可控的波形。数字频率合成器由相位累加器、加法器、波形存储ROM、D/A转换器和低通滤波器(LPF)构成。如图1.3所示。图1.3 DDS原理框图其中K为频率控制字、P为相位控制字、W为波形控制字、参考时钟频率,N为

12、相位累加器的字长,D为ROM数据位及D/A转换器的字长。相位累加器在时钟的控制下以步长K作累加,输出的N位二进制码与相位控制字P、波形控制字W相加后作为波形ROM的地址,对波形ROM进行寻址,波形ROM输出D位的幅度S(n)经D/A转换器变成阶梯波S(t),再经过低通滤波器平滑后就可以得到合成的信号波形,合成的信号波形形状取决于波形ROM存放的幅度码,因此用DDS可以生成任意波形。(1) 频率预置与调节电路K被称为频率控制字,也叫相位增量。DDS方程: ,为输出频率,为频率时钟。当K=1时,DDS输出最低频率(也即频率分辨率)为,而DDS的最大输出频率由Nyquist采样定理决定,即,也就是说

13、K的最大值为。因此,只要N足够大DDS可以得到很细的频率间隔。要改变DDS的输出频率,只要改变频率控制字K即可。每来一个时钟脉冲,加法器将频率控制字K与寄存器输出的累加相位数据相加,再把相加后的结果送至寄存器的数据输入端。寄存器将加法器在上一个时钟作用后所产生的相位数据反馈到加法器的输入端;以加法器在下一个时钟作用下继续与频率控制字进行相加。这样,相位累加器在时钟的作用下进行相位累加。当相位累加器加满量时就会产生一次溢出,完成一个周期的动作。(2) 控制相位的加法器通过改变相位控制字P可以控制输出信号的相位参数。令相位加法器的字长为N,当相位控制字有0跃变到P(P0)时,波形存储器的输入为相位

14、累加器的输出与相位控制字P之和,因而其输出的幅度编码相位会增加,从而使最后输出的信号产生相移。(3) 控制波形的加法器通过改变波形控制字W可以控制输出信号的波形。由于波形存储器中的不同波形是分块存储的,所以当波形控制字改变时,波形存储器的输入为改变相位后的地址与波形控制字W(波形地址)之和,从而使最后输出的信号产生相移。(4) 波形存储器有相位累加器输出的数据作为波形存储器的详细地址,进行波形的相位幅值转换,即可在给定的时间上确定输出的波形的抽样幅值。N位寻址ROM相当于把的正弦信号离散成具有个样值的幅度以D位二进制数值固化在ROM中,按照地址的不同可以输出相应相位的正弦信号的幅值。相位幅度变

15、换原理图如下图1.4所示:图1.4 相位幅度变换原理图(5) D/A转换器D/A转换器的作用是把合成的正弦波数字量转换成模拟量。正弦幅度量化序列S(n)经D/A转换后变成了包络为正弦波的阶梯波S(t)。需要注意的是,频率合成器对D/A转换器的分辨率有一定的要求,D/A转换器的分辨率越高,合成的正弦波S(t)台阶数就越多,输出的波形的精度也就越高。(6)低通滤波器 对D/A输出的阶梯波S(t)进行频谱分析,可知S(t)中除主频外,还存在分布在,2.两边处的非谐波分量,幅值包络为辛格函数.因此,为了取出主频,必须在D/A转换器的输出端接入截止频率为的低通滤波器。第1.4节 基于FPGA波形发生器设

16、计方案波形发生电路主要由时钟电路、FPGA控制电路、D/A转换电路、集成运放、低通滤波电路五部分组成。波形发生器可以被看成是数字波形合成器。波形数用数字形式存储在ROM当中,通过D/A将一个数字量转换成模拟量。波形转换速度是由控制地址发生器的时钟信号控制。通过改变ROM中的数字量来实现模拟信号改变。波形发生器可以被看成是数字波形合成器。波形数据用数字形式存储在ROM当中,通过D/A将一个数字量转换成模拟量。波形转换速度是由控制地址发生器的时钟控制的。通过改变ROM中的数字量来实现模拟信号的改变。 地址发生器是指波形发生器的波形输出机制。地址发生器是向ROM送一定顺序的地址数据来实现的,每一个新

17、的时钟到来时提供一个新的地址(这里指采样时钟)。最简单的地址发生器就是计数器。每来一个时钟计数器就加一,直到加到计数器的最大值为止,然后在从起始地址开始。如果把计数器的输出作为ROM的地址输入,那么波形就会连续的输出了。波形输出的频率直接由采样时钟频率来控制。这种以计数器为基础的地址发生器结构简单,缺点就是整个波形ROM的内容都必须连续输出。图1.5 波形发生器的电路流程框图地址发生器如图1.5所示。它允许计数器在任何地址处开始或终止,输出频率可用下式表示:=(结束地址-起始地址);公式中为时钟频率,这里假定计数器是逐个递增的,因此ROM的每一个点都可以访问到。由送入地址依次读取数据,所以通过

18、DAC转换是离散的信号,这就是从集成运放输出的波形是由很多点组成的原因。波形发生电路主要由时钟电路、FPGA控制电路、D/A转换电路、集成运放、低通滤波电路五部分组成。利用FPGA实现波形发生器的工作原理如下:时钟脉冲产生一个50Mhz的固有频率,送往FPGA目标芯片,波形数据ROM是由FPGA中的EAB利用LPM-ROM实现,它所占的存储容量小,转换速度快,FPGA中的波形发生控制电路向波形数据ROM发出地址信号,当接受来自FPGA的地址信号后,将从数据线输出相应波形数据,地址变化的越快,输出数据的速度越快,然后通过D/A转换对数据进行处理。在FPGA的顶层文件中,计数器通过外来控制信号和高

19、速时钟信号向波形数据ROM发送地址信号, 输出波形的频率由发出地址信号的速度决定;波形数据ROM中存有发生器的波形数据,当接受来自FPGA的地址信号后,将从数据线输出相应的波形数据。通过集成运放将D/A的输出电流转换成输出电压,输出电压信号通过低通滤波电路输出,从而得频率稳定的模拟信号在示波器上观察。D/A转换器主要采用8位一体的DAC0832,由于输出波形的频率上限与DA转换器件的转换速度有很重要的关系,转换的速度由DA转换周期为1s所决定,输入电压为+5V。负责将ROM输出数据转换成模拟信号,DA转换的电流信号通过集成运放电路转换成电压信号,集成运放接12V电压作驱动低通滤波电路电压,模拟

20、信号通过低通滤波后,可在示波器观察到光滑的正弦波。综合上述方案,采用模拟电路的实现方法此方法的优点是电路结构简单,原理简单易懂,成本低廉,能基本生成正弦波。缺点是生成的波形单一,幅度和频率固定,生成的波形不能满足生产的需要,已经逐渐被淘汰。采用基于MCU波形发生器设计方案采用单片机编程实现正弦波。此方案的优点是硬件电路简单,所用器件少,可相对容易地产生各种波形,在低频区基本上能实现所要求的功能;缺点是控制较复杂,精度不易满足,生成波形的频率范围小,特别是难以生成高频波形。DDS技术波形发生器是利用单片机作为控制芯片,由MCU产生频率控制字和相位控制字并送给FPGA。这样,需要高速运行的电路均由

21、FPGA实现,大大减轻了对MCU速度的要求。且输出信号频率切换时间短,输出信号频率稳定度高,输出信号的频率和相位可以快速程控切换,输出相位可连续改变,可编程以及灵活性大的优点。此方案的缺点就是对硬件要求高,成本高等。采用FPGA波形发生器设计方案综合了方案三的所有优点,而且此方案用软件来实现方案三中用硬件实现的功能,具有简单易操作的优点也大大的降低了成本。由次可见,该方案更具有可行性,而且能很好地体现技术的先进性。第2章 基于FPGA波形发生器电路设计第2.1节 波形发生器电路原理波形发生电路主要由时钟电路、FPGA控制电路、D/A转换电路、集成运放、低通滤波电路五部分组成。利用FPGA实现波

22、形发生器的工作原理如下:时钟脉冲产生一个50Mhz的固有频率,送往FPGA目标芯片,用LPM-ROM来存储FPGA中的波形数据,它所占的存储容量小,转换速度快,FPGA中的波形发生控制电路向波形数据ROM发出地址信号,按照硬件描述VHDL语言输出的时序关系,从数据线输出相应波形数据,地址变化的越快,输出数据的速度越快,然后通过D/A转换对数据进行处理。D/A负责将ROM输出数据转换成模拟信号,DA转换的电流信号通过集成运放电路转换成电压信号,集成运放接12V电压作为驱动低通滤电路电压,模拟信号通过低通滤波后,可在示波器观察到光滑的正弦波,电路原理图2.1所示。 图2.1 波形发生电路原理图第2

23、.2节 单元电路设计2.2.1 D/A电路设计(1)D/A转换电路DAC0832可编程数模转换器是一种常用的电流输出型的8位数模转换电路,本次设计采用这种D/A转换器。DAC0832在波形发生器电路如图2.2所示:图2.2 DAC0832及外围电路在图2.2中,、均接地,ILE接高电平。为了保证电压幅度输出,选用了TL0821构成稳幅电路,TL0821是一款低功耗、高速、宽带运算放大器,具有很强的大电流驱动能力。(实际电路测试表明,当负载为100,输出电压峰值为10V时,带宽大于500KHz,幅度变化小于1。)稳幅电路主要是将DAC0832的输出电流转变为输出电压,为滤波电路提供电压信号。(2

24、)D/A转换原理本次设计采用的是DAC0832可编程转换器,与DAC0809模数转换器的100s模数转换速度相比,DAC0832数模转换器的输出电流建立时间只需1s。因此,在可编程DAC0832数模转换器上没有设计转换完成查询标志或转换完成中断请求输出信号,不能够采用查询等待方式或者中断响应方式启动DAC0832数模转换器的数模转换过程,只能够使用直接控制方式启动DAC0832数模转换器的数模转换操作。DAC0832的内部结构图如图2.3所示图2.3 DAC0832的内部结构图下面详细介绍在本设计中应用到的8位数据宽度的DCA0832转换器内部结构与引脚功能。DAC0832的内部有三部分组成,

25、“8位输入寄存器”用于存放CPU送来的数字量,使输入数字量得到缓冲和锁存,由加以控制。“8位DAC寄存器”用于存放待转换数字量,由控制。“8位D/A转换电路”由8位T形电阻网和电子开关组成,电子开关受“8位DAC寄存器”输出控制,T形电阻网能输出和数字量成正比的模拟电流。所以说,DAC0832需要外接集成运放才能将电流转变成输出电压。“8位输出寄存器”和“8位DAC寄存器”用以实现两次缓冲,这样可以提高转换速。(3)工作方式 由于DAC0832内部有两级缓冲寄存器,所以有三种工作方式可供选择: 直通工作方式 、及接低电平,ILE接高电平。即不用写信号控制,外部输入数据直通内部8位D/A转换器的

26、数据输入端。 单缓冲工作方式 、接低电平,使8位DAC寄存器处于直通状态,输入数据经过8位输入寄存器缓冲控制后直接进入D/A转换器。 双缓冲工作方式 两个寄存器均处于受控状态,输入数据要经过两个寄存器缓冲控制后才进入D/A转换器。这种工作方式可以用来实现多片D/A转换器的同步输出。(4)引脚功能DAC是由双缓冲寄存器和R-2R梯形D/A转换器组成的CMOS 8位DAC芯片。采用DAC0832采用20脚双列直插式封装,与TTL电平兼容。对应的引脚功能如图2.4所示:图2.4 DAC0832引脚排列图数字量输入线常和CPU数据总路线相连,用于输入CPU送来的待转换数字量。DAC引脚功能说明如表2-

27、1所示:表2-1 DAC引脚功能引脚功能说明信号输入端写信号1,低电平有效,DAC电流输出端写信号2,低电平有效传送控制信号,低电平有效反馈电阻,是集成在片外的外接反馈电阻基准电压(-10+10V)电压源(+5+15V)AGND模拟地DGND数字地ILE输入寄存器允许,高电平有效控制线:为片选线,ILE为允许数字量输入线,为传送控制输入线,、为两条写命令输入线,用于控制数字量输入到输入寄存器,当ILE、均有效时,可将数据写入8位输入寄存器。用于控制转换时间,当有效时,在为传送控制信号作用下,可将锁存输入寄存器的8位数据送到DAC寄存器。和的脉冲宽度要求不小于500ns。输出线:为集成运放的反馈

28、线,常常接到集成运放的输出端。和为两条模拟电流输出线。+为一常数,若输入数字全为“1”时,则取最大值,取最小值;若输入全为“0”时,取最小值,取最大值。电源线:为电源输入线,可在+5+15V范围内选择。为参考电压,一般在-0+10V范围,由稳压电源提供。DGND为数字量地线,AGND为模拟量地线。(5)转换公式为了将模拟电流转换成模拟电压,需把DAC0832的两个输出端和分别接到运算放大器的两个输入端上,经过一级运放得到单级性输出电压。D/A转换单级性输出电路图如图2.2所示,该电路为8位数字量经D/A转换器转换为单级性电压输出。转换公式如下:一级运放的输出电压: (2-1)D为数字量的十进制

29、数,即当=5V时,DAC0832的转换表如表2-2所示。表2-2 DAC0832转换表参考电压输入数据输出电压二进制十进制十六进制单级性输出+5V00+5V00+5V00+5V0010101010111111112.2.2 滤波电路设计滤波器是一种能使有用信号频率通过,同时抑制无用频率成分的电路,广泛应用于电子、电气、通信、计算机等领域的信号处理电路中。滤波器的种类很多,在本次设计中用到集成有源滤波器。集成有源滤波器是由集成运放和电阻电容等器件组成的。随着电子技术、集成电路技术的迅速发展,集成有源滤波器在许多领域得到广泛应用。 图2.5 滤波电路 在本次设计中,我们要滤除的频率分量主要是D/A

30、转换器所产生的高频分量,与我们所要保留的信号频率相差很远,因此相对来说,滤波器在通带内的平坦程度对我们来说比其衰减陡度更为重要,本次设计选择一阶低通滤波器电路。一阶低通滤波包含一个RC电路。一阶低通滤波电路如图2.5所示,且该滤波电路是反相放大器。(2)滤波电路参数计算该滤波电路是反相放大器,其传递函数为:G(S)=-=-= (2-2)上式(2-2)中,为零频增益,=为截止角频率。其频率特性为: (2-3) 幅频特性为: (2-4) 相频特性为: (2-5)已知截止频率,先确定R的值,然后根据=,得出电容的值,由电容值求得电阻值。滤波信号是从运算放大器的同相端输入的,所以应该选用共模输入范围较

31、大的运算放大器。运算放大器的增益带宽应满足,取。由式(2-4)的幅频特性,可得到图(2-2)一阶低通滤波器的幅频特性曲线,由图(2-3)所示的幅频特性曲线可知,一阶低通滤波器的缺点是:阻带特性衰减太慢,一般为-20dB/10out,所以这种电路只适用于对滤波特性要求不高的场合。只适合于低频信号。2.2.3 时钟电路设计时钟输入是波形发生器必不可少的一部分,它能为FPGA提供时钟脉冲信号,考虑到EDA开发系统时钟输入的重要性,一个是50MHz的有源晶振作为时钟信号源输入,主要用于输入大的时钟信号,为波形发生器提供基准的时钟脉冲输入。有源晶振的驱动能力强,晶振频率比较大,能达到几百兆Hz,采用有源

32、晶振作为时钟源可以使电路的时钟扩大。图2.6 有源晶振电路HO-12系列的有源晶振采用TTL/HCMOS技术,频率范围是1000Hz-1000MHz,这里我们采用的是50MHz的有源晶振。有源晶振电路连接如图2.6所示: 2.2.4 下载电路设计电可擦除编程工艺的优点是编程后信息不会因掉点而丢失,但编程的次数有限,编程的速度不快。对于SRAM型FPGA来说,可反复进行配置,在加电时可随时更改逻辑,但掉点后芯片中的信息丢失,每次上电时,必须重新载入信息,下载信息的保密性也不如前者。CPLD编程和FPGA配置可以使用专用的编程设备,也可以使用下载电缆。如ALTERA的ByteBlaster(MV)

33、并行下载电缆,连接PC机的并行打印口和需要编程或配置的器件,并与MAX+PlusII配合可以对ALTERA公司的多种CPLD、FPGA进行配置或编程。ByteBlaster(MV)下载电缆与ALTERA器件的接口一般是10芯的接口,其中ByteBlaster(MV)与计算机并口连接。MV即混合电压的意思。引脚对应关系如图2.7所示,10芯连接信号如表2-3所示。图2.7 10芯片下载口表2-3 10芯接口各引脚信号名称模式12345678910PSDCKGNDCONF_DONEVCCnCONFIG_nSTATUS_DATA0GND用Altera的ByteBlaster(MV)并行下载电缆,连接

34、PC机的并行打印机口和需要编程的器件,在线配置FPGA,调试非常的方便。基于SRAM LUT的FPGA器件,由于是易失性器件,以ICR(In-Circuit Reconfigurability)即在线可重配置方式代替在线系统可编程(ISP)。电路可重配置是指允许在器件已经配置好的情况下进行重新配置,以改变电路逻辑结构和功能。在利用FPGA进行设计时可以移用FPGA的ICR特性,通过连接PC机的下载电缆快速地下载设计文件至FPGA进行硬件验证。PS被动串行模式(MSEL1=0、MSEL0=0),PPS被动并行同步模式(MSEL1=1、MSEL0=0),PSA被动串行异步模式(MSEL1=1、MS

35、EL0=0),PPA被动并行异步模式(MSEL1=1、MSEL0=1),JTAG模式(MSEL1=0、MSEL0=0)。FPGA芯片PS模式配置电路如图2.8所示 图2.8 ByteBlaster(MV)配置FPGA 第2.3节 芯片简介 2.3.1 FLEX10K组成及特点FLEX10K主要由嵌入式阵列块、逻辑阵列块、快速通道(FastTrack)和I/O单元四部分组成。其中逻辑阵列块由多个逻辑单元构成。 FLEX10K系列采用重复可构造的CMOS SRAM工艺,把连续的快速通道互连与独特的嵌入式阵列结构相组合,同时也结合了众多可编程器件的有点来完成普通门阵列的宏功能。每个FLEX 10K器

36、件包括一个嵌入式阵列和一个逻辑阵列,它能让设计人员轻松地开发出存储器、数字信号处理器以及特殊逻辑等强大功能于一身的芯片。该芯片具有的多电压功能可以全面支持以不同电压工作的产品。FLEX10K10主要特点如下:(1)它是工业世界的第一种嵌入式可编程逻辑器件,提供了在单个器件中的系统集成,具有实现宏函数的嵌入式阵列和实现普通功能的逻辑阵列;(2)高密度,它具有10000150000个可用门,高达40960位内部RAM;(3)系统支持多电压IO接口;(4)低功耗,系统维持状态小于0.5mA;(5)灵活的内部连接,快速、可预测连线延时的快速通道连续式分布结构;(6)增强功能的IO引脚,每个引脚都有一个

37、独立的三台输出使能控制和每个IO引脚都有漏极开路选择;(6)具有快速建立实践和时钟到输出延时外部寄存器。2.3.1 FLEX10K引脚简介(2)EPF10K10有84I/O口,其丰富的IO资源,适用于速度要求高或需要较多的I/O引脚电路或系统中适用。其I/O引脚能够兼容5V 3.3V 2.5V等接口标准,具体的IO引脚与对应的引脚序号如表2-4所示:表2-4 I/O引脚对应的引脚序号引脚名称引脚编号引脚名称引脚编号引脚名称引脚编号引脚名称引脚编号I/O716I/O1728I/O2749I/O3762I/O817I/O1829I/O2850I/O3864I/O918I/O1930I/O2951I

38、/O3965I/O1019I/O2035I/O3052I/O4066I/O1121I/O2136I/O3153I/O4167I/O1222I/O2237I/O3254I/O4371I/O1323I/O2338I/O3358I/O4472I/O1424I/O2439I/O3459I/O1525I/O2547I/O3560I/O1627I/O2648I/O3661FLEX 10K10主要由84个引脚组成,各引脚对应的引脚名如图2.9所示:图2.9 FLEX 10K10芯片(3)FPGA的配置有多种方式,每种配置方式是由FPGA芯片上特殊功能引脚决定的, FPGA配置引脚功能如下:MSEL0、MSE

39、L1:输入,(0,0)为串行配置或使用配置器件模式;(1,0)为并行同步模式;(1,1)为并行异步模式。nSTATUS:双向集电极开路,上电后被器件拉低,在5uS之内,被器件释放,(当使用一个专用配置器件时,专用加载器件将控制这个脚为低长达200ms。)这个管脚必须通过一个1K电阻上拉到VCCIO; 如果在配置过程中,如有错误发生,本管脚被器件拉;如果在配置或初始化过程中,有一个外部的信号源驱动本管脚为低,则器件进入一个错误的状态;在配置或初始化之后,驱动本管脚为低,不会影响器件。但是,如果使用专用配置器件,驱动本管脚低将引起配置器件试图去配置FLEX 器件。nCONFIG:输入,配置控制引脚

40、,由0-1的跳变开始配置,由1-0跳变则复位器件;当设定本管脚为0时,所有I/O为三态。CONF_DONE:双向集电极开路,状态输出:在配置之前和配置过程中,器件驱动本管脚为0,一旦所有配置数据都被接收并没有错误发生,则初始化时钟周期开始时器件释放本管脚;状态输入:在所有数据被接收后,本管脚为高电平,器件初始化,然后进入用户模式;本管脚必须通过一个1K的电阻上拉到VCCIO外部的信号源可以驱动本管脚为低,来延迟初始化的过程,当使用一个配置器件进行配置除外,在配置以及初始化之后,驱动本管脚为低, 不影响配置器件。DCLK:输入,时钟输入,用于从一个外部信号源输入时钟数据进入器件,在串行异步模式或

41、并行异步模式配置中, DCLK应当被拉高,不能悬空。nCE:输入,低有效芯片使能,本管脚使用低电平使能器件来允许配置,对于单芯片配置应当被固定为低电平,在配置以及初始化过程和用户模式,本管脚必须固定为低电平;在级联时,第一片的nCE接地,前一片的nCEO接后一片的nCE。nCEO:输出,当设备配置完成后被驱动为低电平。在多器件配置过程中,这个管脚用来连接后面器件的nCE引脚,最后一片的nCEO悬空。nRS:输入,读选通输入:对于APEX II、 Mercury、ACEX 1K、 APEX 20K 和 FLEX 10K器件低电平表示在DATA7引脚输出的是RDYnBSY信号;对于 FLEX 60

42、00 器件,低电平表示在DATA引脚输出的是RDYnBSY信号,如果 nRS 管脚没有使用,应该被固定连接到高电平。RDYnBSY:输出,忙闲信号:高电平表示器件准备好来存取另外字节的数据;高电平表示器件没有准备好接收另外字节的数据。nCS、CS:输入,片选择信号:nCS为低电平且CS为高电平器件被使能可以进行配置,如果只有一个芯片选择输入被使用,那么另外一个必须被激活,在配置和初始化的过程中,nCS和CS管脚必须被处于有效状态。CLKUSR:输入,可选的用户时钟输入信号:用在初始化过程中;(注:在初始化过程中可以继续使用配置数据用的DCLK,或者切换到用CLKUSR)。DATA7.1:数据输

43、入:并行的字节流数据通过DATA7.1与DATA0输入器件。DATA0:输入,数据输入:在串行配置模式下比特流数据通过DATA0写入器件。DATA7:输出,在FPGA配置方式,DATA的数据是被RDYnBSY信号通过电平触发方式在nRS信号已经被锁存之后写入。INIT_DONE:输出集电极开路,状态管脚:可以被用来指示器件已经被初始化或者已经进入用户模式;在配置过程中INIT_DONE 引脚保持低电平,在初始化之前和之后,INIT_DONE引脚被释放,被上拉到VCCIO通过一个外部上拉电阻,因为INIT_DONE在配置之前是三态,所以被外部的上拉电阻拉到高电平。因此监控电路必须能够检测一个0-1的跳变信号。DEV_OE:输入,此管脚需要在编译设置中设定才能实现第一功能,缺损是第二功能;当本引脚被拉低,所有I/O都是三态。当本引脚被拉高,所有I/O

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号