课程设计(论文)篮球比赛计分显示器的设计.doc

上传人:laozhun 文档编号:4068933 上传时间:2023-04-03 格式:DOC 页数:16 大小:236.50KB
返回 下载 相关 举报
课程设计(论文)篮球比赛计分显示器的设计.doc_第1页
第1页 / 共16页
课程设计(论文)篮球比赛计分显示器的设计.doc_第2页
第2页 / 共16页
课程设计(论文)篮球比赛计分显示器的设计.doc_第3页
第3页 / 共16页
课程设计(论文)篮球比赛计分显示器的设计.doc_第4页
第4页 / 共16页
课程设计(论文)篮球比赛计分显示器的设计.doc_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《课程设计(论文)篮球比赛计分显示器的设计.doc》由会员分享,可在线阅读,更多相关《课程设计(论文)篮球比赛计分显示器的设计.doc(16页珍藏版)》请在三一办公上搜索。

1、目 录一 设计目的 2二 设计任务与要求 2三 设计原理及框图3四 元件清单及器件说明5五 电路设计过程7六 仿真调试过程12七 设计过程心得与体会 14 八 参考文献 15 附总电路图15一. 设计目的使学生对电子的一些相关知识有感性认识,加深电类有关课程的理论知识;掌握电子元件的焊接、电气元件的安装、连线等基本技能,培养学生阅读电气原理图和电子线路图的能力。并在生产实践中,激发学生动手、动脑、勇于创新的积极性,培养学生严谨、认真、踏实、勤奋的学习精神和工作作风,为后续专业课程的学习打下坚实的基础。二. 设计任务与要求篮球比赛计分显示器的设计基本要求:(1)电路具有加1分、加2分、加3分功能

2、。(2)电路具有减分功能。(3)显示总分功能,用三位LED显示器,最高可现实999。(4)显示器可清零。三. 设计原理及框图1. 电路设计原理对应篮球比赛规则计分的系统的要求,篮球计分有1分、2分和3分的情况,通过对电路输入一个脉冲、两个脉冲、三个脉冲,使得计数器对分数进行统计,这需要三个脉冲分路。利用74ls160工作时的计数原理,当相应分数开关按下时74ls160正常工作,分别将一个(0000-0001)、两个(0000-0001、0010-0011)、三个(0000-0001、0010-0011、0100-0011)上升沿脉冲给74ls190,完成脉冲输入后,74ls160停止工作(使能

3、端输入低电平),从而完成计分操作。由于须有三个独立的脉冲输入,所以对于计分电路使用三片74ls160对于加分或减分操作,由于74ls192时可逆的十进制计数器,所以通过将脉冲接至74ls192的UP或DOWN端,而另一个置高,从而实现加分与减分功能。由于74ls192是十进制计数器最高可显示9,而要求最高计数为999,所以使用三片74ls192,分别由低位192进位或借位向高位192的UP或DOWN端输入进位或借位脉冲,从而实现个位、十位、百位之间的进位借位转换,使得最高计数为999对于扩展部分,有比赛总时间电路,24s持球时间电路以及20秒短暂停电路,此三部分与计分电路(74ls160)共用

4、同一时钟脉冲,由于计分电路所用时钟脉冲较高,故采用74ls161的QD端对时钟脉冲实现16分频作为计时部分时钟完一节,有警报提示并伴随灯亮通知,进入休息时间,此段时间不予计算。其次为每队持球进攻的时间为二十四秒,与总时间同步,此段计时电路具有重置开关,可对比赛球队进行持球时间判断。再次为二十秒暂停时间,可用于比赛球队叫停,进行战术调整等,此时切换至暂停电路,总倒计时和持球时间暂停工作,当暂停时间完后,再次切换至总场时间电路。2. 系统框图百位计分电路十位计分电路加减分数开关置换控制二分时钟脉冲产生电路控制三分时钟脉冲产生电路控制一分时钟脉冲产生电路清零开关个位计分电路图1 计分原理框图 开关:

5、当暂停时总时间 、24s电路停止计时时间不变,当暂停结束恢复计数,20秒电路清零.20秒短暂停电路24s电路时钟脉冲分频电路比赛总时间电路 图2 扩展部分原理框图四. 元件清单及器件说明1. 元件清单表1 仿真实验器材元件序号型号主要参数数量U1、U2、U3、U15、U16、U17、U18、U19、U32、U33、U39、U4074ls192 12U9、U10、U1174ls160 3U25 74ls161 1U4、U5、U6、U20、U21、U22、U23、U24、U29、U30、U41、U43DCD-HEX 12J1、J2、J3、J4、J5、J6、J7、J8、J9、J10 SWICH 10

6、U35、U36、U37、U45 SONALERT5V 1000H 4LED1、LED2、LED3、LED4 LED 4R1、R2、R3、R4 电阻 400欧 4U8、U12、U26、U27、U28、U34、U42、U44 7404 8U38、U46 74ls86 2U13、U14 74ls01 2U7 74LS27 1U30 74ls08 12. 器件引脚图及真值表(1)74ls19274LS192是双时钟十进制同步可逆计数器。它的特点是有两个时钟脉冲(计数脉冲)输入端CPu和CPd。在CR=0、=1的条件下计数,作加计数时,令CPd=1,计数脉冲从CPu输入;作减计数时,令CPu=1,计数脉

7、冲从CPd输入。当清零信号CR=1时,不管时钟脉冲的状态如何,计数器的输出将被直接置零;当RD=0,LD=0时,不管时钟脉冲的状态如何,将立即把预置数据输入端A、B、C、D的状态置入计数器的、Q端,称为异步预置数。74ls192是可逆的十进制计数器,有16个引脚,通过控制各个引脚的高低电平可以实现递加,递减,保持等功能。其管脚图如下: 图3 74ls192引脚图74192引脚说明:VCC、GND: 电源引脚。P0、P1、P2、P3:并行置数数据输入端。: 借位输出端(低电平有效)。: 进位输出端(低电平有效)。 CPd: 减计数时钟输入端(上升沿有效)。CPu::加计数时钟输入端(上升沿有效)

8、。:异步并行置数使能端(低电平有效)。CR: 异步清零端(高电平有效)。Q0、Q1、Q2、Q3:计数输出端(Q0低位)。表2 74192功能表输入输出清零置数加计数减计数数据QAQBQCQDCLRLOADUPDOWNABCD1000000d0d1d2d3d0d1d2d3011递增计数011递减计数011保持(2)74ls16074ls160是十进制计数器,共有17个引脚,有固定的时钟脉冲输入端,且具有两个使能端,有计数、保持功能。其引脚图如下: 图3 74ls160引脚图74ls160引脚说明:Vcc 、GND:电源引脚。P0、P1、P2、P3:并行置数数据输入端。CEP、CET/ENP、EN

9、T:计数使能端。MR/CLR:清零端(高电平有效)。Q0、Q1、Q2、Q3:计数输出端。CP:时钟脉冲输入端。LOAD:置数使能端(低电平有效)。表3 74160功能表:CLKCLRLOADENPENT工作状态0置零10预置数1101保持110保持(但C=0)1111计数五. 电路设计过程1. 单元的电路的设计及电路图(1)计分电路 图4 计分电路图该部分有比赛开始提醒、清零电路,当J3闭合,分数清零,有报警、灯亮提醒比赛开始。从电路图可知,此部分电路是由三片74LS192与三片74ls160组成的时序逻辑电路,对一分键电路,在U9上,当从0000变化到0001时,QA通过非门接到ENP与EN

10、T,CLR与LOAD则通过一个开关来控制,J4闭合计数器160(u9)开始工作,当到达0001的时候,经过QA非门出来的为零,使它保持0001的状态不变, QA输出的则是一个脉冲(由00000001)经三输入或门(用74ls86与74ls04代替)输入74ls192,计数器74192遇一个上升沿计数端改变1,从而完成对一分的控制。对二分键电路,在U10上,当从0000变化到0011时,QA与QB通过与非门接到ENP与ENT,CLR与LOAD则通过一个开关来控制,J5闭合计数器160(u10)开始工作,当到达0011的时候,经过QA与QB的与非门出来的为零,使它保持0011的状态不变, QA输出

11、的则是两个脉冲(由00000001、00100011)经三输入或门(用74ls86与74ls04代替)输入74ls192,计数器74192遇二个上升沿计数端改变2,从而完成对二分的控制。对三分键电路,在U11上,当从0000变化到0101时,QA与QC通过与非门接到ENT与ENP,CLR与LOAD则通过一个开关来控制,J6闭合计数器160(u11)开始工作,当到达0101的时候,经过QA与QC的与非门出来的为零,使它保持0101的状态不变, QA输出的则是三个脉冲(由00000001、00100011、01000101) 经三输入或门(用74ls86与74ls04代替)输入74ls192,计数

12、器74ls192遇三个上升沿计数端改变3,从而完成对三分的控制。通过双向开关切换电路控制加法电路和减法电路,将VCC通过两个双向开关接至U3的UP或DOWN端(仿真时用一个字母控制两个双向开关),当VCC接UP时为加法部分,将VCC接至U3的DOWN端,为减法部分。从而控制比赛分数的加减。开关J3控制U1、U2、U3的CLR端与电源相接,当开关闭合时,分数置零,开始重新计数。(注:实际蜂鸣器由三极管驱动)(2)比赛总时间电路(扩展) 图5 总时间电路图 比赛开始对U15、U16与U19分别进行预置数为0001、0010与0001,使得分钟部分显示为12,节次显示为1。对U17与U18清零,其主

13、要通过比赛开始开关J3通过非门控制两部分,非门之前控制清零端,非门之后控制置数端,使得总定时电路显示为12分钟。给一时钟脉冲(与计分电路使用同一时钟通过74ls160 QD端进行16分频)由74160 的QD端接至U18的DOWN端,U18的BO端输出至秒十位的U17的DOWN端,进行60秒倒计时。再将u17秒十位的BO输出接至分U16的DOWN端,进行分钟倒计时,分U16的BO输出端接至十位U15的DOWM端。将U15的BO端接至U19的UP端,使其节数增加,逐节递增至五后回归1重新开始另一场球赛的倒计时,与此同时每节结束后UP端接收到的信号接至蜂鸣器与发光LED告知每节结束,即每节结束时伴

14、随着声音提示与灯光提醒。(3)持球、暂停时间电路(扩展) 图6 持球、暂停电路图从上电路图左侧部分可知,持球时间部分电路是将U39预置数为0010为2,将U40预置为0100为4,将U39的QD输出一个非门后接在U39与U40的LOAD上进行循环置数,而将J9接至U45的一端,U46(异或门)的另一端接至电源比赛开始开关J3上,开始时电源开关J3(清零端)闭合为高电平,而J9断开为低电平,故U46输出端为高电平接至U39与U40的清零端进行清零,J3断开,U46接至J3端的引脚为低电平,当J9闭合u46输出为高电平进行换队时清零,而这样就形成了24秒的倒计时电路,可进行二十四秒重置数。当24秒

15、结束后,有二十四秒违例警报,即当U44输出低电平时,蜂鸣器发声LED灯亮发出报警。有右侧电路图可知,短暂停部分为两片74192组成的时序电路,有电路图知J8单刀双掷开关一端接至高电平,另两端中一端接至总时间与24秒电路(总时间电路)的UP段,另一端接至20秒电路的UP端来控制两部分电路哪部分运行。当J8打向上侧时,则总时间电路UP端为高电平,故前一部分电路正常运行。反之,则前一部分电路暂停,后一部分电路正常工作。由24秒控制十秒部分的74192的QD经反相器接至LOAD,当循环一次时进行置数,与此同时蜂鸣器发出警报告灯亮告知暂停时间到,这一部分异或门与前一部分24秒电路用法相同。当前一部分正常

16、工作时对后一部分20秒暂停电路清零,当后一部分电路正常工作时,前一部分电路(总时间电路与24秒倒计时电路)暂时停止工作时间不变。2. 总电路原理图 图7 总电路原理图六. 仿真调试过程 本次实验的软件仿真主要使用的是Multisim10,通过对每部分单元电路进行单独仿真正确后,在进行整体电路仿真。由于首次使用仿真软件进行仿真实验,不免会遇到许多难题,下面介绍实验的仿真过程及仿真过程所遇到弄的难题。在实验过程中首先进行仿真的是实验要求的部分,即比赛计分器部分电路,在进行这一部分仿真时,我们首先进行的是实验器材的选择,由于所选的课题是计分,即分数的加减,所以选择计数器作为核心芯片,数字电子中的计数

17、器很多,但由于课题要求显示数据最大为999,所以优先选择十进制计数器,例如74ls290、74ls160、74ls192等等。由于电路要求具有加减分数的功能,而74ls192又是双十(可逆)计数器本身可加减,所以选择74ls192与七段数码管组合使用作为电路的显示部分,由于74ls290有时候乱码,故使用74ls160与74ls192作为计数部分核心。这个过程所遇到的难题主要是一分、二分、三分如何实现。因为计数器工作时需要时钟脉冲,更具这个特点使用三个单独电路分别提供一个、二个、三个时钟脉冲,来解决这个问题。但怎么使电路提供完相应的脉冲后停止工作呢?经过向老师咨询查找资料得知,计数器提供脉冲后

18、的数据输出端的输出量使使能端锁死来解决这个问题。最终使得电路仿真成功。下面是计分部分仿真电路图:图8 计分仿真电路图 对于扩展部分,主要分为:比赛总时间电路、24S倒计时电路以及20S短暂停电路。三部分电路均采用倒计时的计时方法,因为使用的是倒计时的计时的计时方法所以采用了双十进制计数器74LS192作为核心器件,当比赛控制开关J3闭合的瞬间总时间与24S电路开始计时,当某队持球进攻到达24S时电路发出警报并伴随着灯亮提示,此部分的具体工作方式前面在单元电路设计时已经介绍过,此处不在赘述。当有某队请求暂停时,20S短暂停电路开始工作而比赛总时间电路与24S倒计时电路保持原值不变,到达20S后发

19、出警报并伴随着灯亮提示暂停时间到,暂停结束时总时间电路与24S倒计时电路继续接着原数值继续倒计时。而当总计时电路走过12分时,显示节次加一,并伴随者声音与灯亮提示每节结束。具体工作方式前面也已说过,此处不在重复。在这一部分遇到的主要问题是怎么能使电路完成60S倒计时,经过老师指导与反复调试,最终选择二片74LS192作为秒计时的核心部件,开始时对两部分进行清零,因为从0-9的过程QD变为1,所以利用这个信号进行十秒置数,而用秒的个位控制芯片的BO接至十秒的DOWN端,从而完成各位与十位的转换,结合前一部分进行循环置数完成六十秒倒计时。另一个问题是在主计时电路与20S电路之间进行转换时,当切换至

20、后一部分电路时,怎样保持前一部分不被清零,而当切换至前一部分电路时后一部分电路被清零。这个部分主要采用单刀双置开关一端与VCC相接,另两端的一端与主时间电路的DOWN端相接,而另一端经反向器接至20S倒计时电路的清零端来实现转换的。下面是时间部分仿真电路图: 图9 时间部分仿真电路图七 设计过程心得与体会在本次课程设计中,通过对设计中倒计时钟电路和记分电路的设计,使我对数字电路的一般设计和功能有了较为宏观的了解。这次的课程设计也提高了我们的逻辑思维能力,使我们在逻辑电路的分析与设计上有了很大的进步。加深了我们对组合逻辑电路与时序逻辑电路的认识,进一步增进了对一些常见逻辑器件的了解。另外,我们还

21、对数字电子技术这一门科学有了进一步的认识。刚开始看到这项课程设计时,心中还是一片茫然,因为在上个学期的数电课程学习中并没有花太多的心思,很多知识都只是略知一二,最多的也只是为了应付考试,没有深入的去研究。虽然上个学期有做过数电实验,但那也是局部的相关知识,要真正的学会去应用,并不能得心应手。开始电路的设计并不是一无所知,至少还知道需要使用到74LS160同步十进制计数器和74LS192双时钟加减计数器。对于其工作的原理和功能表也有一定的了解,所以对于倒计时钟电路这一部分还是很快的就有了设计思路。但是,看似简单的电路,组织起来还是有点麻烦的。对于预置数的方法在课堂的学习中已能熟练掌握,在脉冲输出

22、控制电路循环这一部分就没那么容易的入手了,在经过自己的多次计算和实验后还是没能完美的通过,经过与伙伴的探讨和翻阅相关书籍,还是解决了这一问题,所以说呢,有时候还是需要伙伴们的启发和支持,闭门造车只会阻碍学习和工作的发展。在这部分电路设计出来后,因为刚开始只是为了实现电路的功能,并没有考虑太多的电路布局和电路的美观,导致电路杂乱无章,最后对电路的布局安排做了一定的处理。缜密的思维和耐心是设计所不可缺少的。在对记分电路的设计时,我觉得这是设计中最难的一部分了。当时看到需要有一二三分的统计我就觉得是完成不了的,因为自己对此一无所知,对于记分这一电路的设计毫无思路,伙伴们的只是也是有限了,这时候对于网

23、络的合理运用对我们的学习有了很大的帮助。通过对记分电路的搜索,找到了一些相关的设计,但看着电路也只有发呆的份,并不能完全看懂。经过一番努力,算是初步的了解这一部分电路的设计,在不断的完善设计中不断的学习和对电路的了解。完成了课程设计,就如同经历了一次学习革命,更加的清楚自己该如何的去学习,如何的去掌握知识的运用,为以后的专业发展和工作奠定基础。八 参考文献1、韩学军. 数字电子技术基础【M】.北京:中国电力出版社2、王义军.模拟电子技术基础【M】.北京:中国电力出版社3、童诗白.模拟电子技术基础【M】.北京:高等教育出版社.4、阎石. 数字电子技术基础【M】.北京:高等教育出版社.5、康华光.电子技术基础【M】.北京:高等教育出版社.6、张庆双.电子元器件的选用与检测M.机械工业出版社,2002

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号