《单片机在低频信号发生器中的应用.doc》由会员分享,可在线阅读,更多相关《单片机在低频信号发生器中的应用.doc(41页珍藏版)》请在三一办公上搜索。
1、第1章 绪论1.1 概述波形发生器亦称函数发生器,作为实验用信号源,是现今各种电子电路实验设计应用中必不可少的仪器设备之一。目前,市场上常见的波形发生器多为纯硬件的搭接而成,且波形种类有限,多为锯齿、正弦、方波、三角等波形。当今是科学技术及仪器设备高度智能化飞速发展的信息社会,电子技术的进步,给人们带来了根本性的转变。现代电子领域中,单片机的应用正在不断的走向深入,这必将导致传统控制与检测技术的日益革新。单片机构成的仪器具有高可靠性、高性能价格比,在智能仪表系统和办公自动化等诸多领域得以极为广泛的应用,并走入家庭,从洗衣机、微波炉到音响汽车,处处可见其应用。因此,单片机技术开发和应用水平已逐步
2、成为一个国家工业发展水平的标志之一。信号发生器作为一种常见的应用电子仪器设备,传统的一般可以完全由硬件电路搭接而成,如采用555振荡电路发生正弦波、三角波和方波的电路便是可取的路径之一,不用依靠单片机。但是这种电路存在波形质量差,控制难,可调范围小,电路复杂和体积大等缺点。在科学研究和生产实践中,如工业过程控制,生物医学,地震模拟机械振动等领域常常要用到低频信号源。而由硬件电路构成的低频信号其性能难以令人满意,而且由于低频信号源所需的RC要很大。大电阻,大电容在制作上有困难,参数的精度亦难以保证。体积大,漏电,损耗显著更是其致命的弱点。一旦工作需求功能有增加,则电路复杂程度会大大增加。利用单片
3、机采用程序设计方法来产生低频信号,其频率底线很低。具有线路相对简单,结构紧凑,价格低廉,频率稳定度高,抗干扰能力强,用途广泛等优点,并且能够对波形进行细微调整,改良波形,使其满足系统的要求。只要对电路稍加修改,调整程序,即可完成功能升级。1.2 设计要求本课题利用AT89C51单片机和两片DAC0832数模转换器,组成数字式低频信号发生器,要求:(1)该装置用键盘控制输出方波、三角波、正弦波;(2)用键盘控制输出幅度和频率的变化,并将幅值和频率用数码管显示,幅度范围1V5V,频率范围010KHz。1.3硬件电路的实现原理与构思1.3.1AT89C51单片机控制两片DAC0832的原理图输出基准
4、电压AT89C51单片机DAC0832DAC0832图1.1 AT89C51控制两片DAC0832原理图因为AT89C51单片机自身便有一个64K的程序存储器,所以不用扩展外加程序存储器。由单片机编程即可由单片机输出所需要信号的数字量,再由D/A数模转换器将数字量转化为模拟电流输出,通过运放转化为模拟电压输出。因为D/A数模转换器的最大输出电压是由其输入的基准电压来控制的,所以只要能控制D/A的基准电压便可以控制输出幅度,实现幅度可调。所以设计用两片DAC0832来输出信号,第一片D/A用来输出信号,第二片D/A用来控制第一片D/A的基准点压。其中用P0口作为两片D/A的数据总线,P2口的P2
5、.0和P2.1口用来控制两片D/A的选通。1.3.2键盘显示电路的构思由于本设计要求控制波形的幅度和频率,所需按键较多,所以设计选用P1口来扩展44键盘。由于44键盘的设计已很普遍,所以在本文中不加以介绍。本设计中要求用数码管显示输出信号的幅度和频率等信息,而这些信息在信号输出的时候是不需要时刻改变的,所以设计中选用静态数码管显示,由单片机的串行通信口输出显示数据。这样可以节省单片机的端口来做其它的用途,给予了装置可优化性。AT89C51单片机74LS16474LS164数码管数码管图 1.2显示电路方框图图中只给出两位数码管的显示,可以按要求任意扩展N位数码显示,每扩展一片74LS164,可
6、以增加一位LED显示器。所要显示的数据由RXD串行发送出去,由74LS164转化为并行输出,再由LED显示。这样,在显示数据输送完毕之后,主程序可以不必扫描显示器,从而使CPU能用于其它工作。1.4软件设计的构思1.4.1幅度控制由于D/A数模转换器输出的最大幅度可以用其基准电压来控制,所以控制第二片D/A数模转换器输出给第一片D/A数模转换器的电压值就可控制信号幅度。因此,送入第二片的值是几个固定的值。由于DAC0832内部具有锁存器,所以只需向第二片D/A送值一次,直到下一次改变信号幅度。1.4.2频率控制单片机内部数据只有0、1之分,所产生的信号也都是离散信号。为了能够让单片机输出所需的
7、数字信号,我们采用对信号采样、量化的方法来实现由单片机产生所需信号。在本设计中,对信号的四分之一周期采样19个幅度值,通过反复查表来输出幅度值,而整个信号是通过正查表和逆向查表来实现的。采样的点越密,信号失真度也就越小。两次采样点的输出时间间隔是由定时、计数器来控制的,因此,通过控制不同的计数初值就可以控制整个信号的频率。计数时间=信号周期/72。计数次数=计数时间/机器周期。对应的,计数初值=65536计数次数。单片机只能产生离散频率的信号,所以所得到的信号频率不是连续的,而是离散的频率点。由于这部分计算位数较多,不适合用单片机编程来计算计数初值,所以本设计中将各频率的计数初值算出,让单片机
8、按控制命令来查表控制频率。正弦波和三角波的频率控制方法都与上述方法相同,而方波的频率控制是半周期计数,经过半周期只需改变输出为最大或最小电平即可。本设计为低频信号发生器,在频率只有几十赫兹的时候计数次数将很大,因此计数器的工作方式选为工作方式1,每次计数器溢出时需要重新装入计数初值。1.5 本章小结本章主要介绍了低频信号发生器目前的应用和发展现状。对课题进行了说明和论证,并提出了解决方案的初步方法,列出了总体方案框图。系统方案的论证是十分重要的,它是设计工作的开始,也给出了实现设计的工作步骤。有了充分的准备,设计才能有条不紊开始实施。第2章 硬件电路设计2.1 电路总体方框图输出单片机键盘电路
9、显示电路D/A数模转换电路放大输出电路图2.1 电路总体方框图2.2 各部分电路设计2.2.1 输入电路设计按键是本设计的输入设备,是控制单片机的唯一途径。设计中与一共使用了17个按键,44键盘和一个复位键。44键盘中包含了09的数字键和三个波形选择键,一个清除键和一个确认键。由于功能键较多,所以在输入控制命令的时候非常方便。由于机械的弹性作用,一个按键开关在闭合时不会稳定的接通,在断开时也不会立即断开。因而在闭合和断开的时候,均会伴有一连串的抖动,抖动时间的长度一般在5ms10ms。由于按键抖动引起一次按键被误读多次,所以为了确保CPU的正确处理,必须对按键信息进行消除抖动处理。消抖的处理方
10、法基本上分为软件消抖和硬件消抖两种方法。在本设计中,采用了软件消抖的方法。具体应用是在扫描键盘时,通过延时10ms后,再扫描键盘,确认的确是有键按下的时候,跳到读键值的子程序,等待按键的动作完成,然后才继续执行其它操作。2.2.2 复位电路的设计一个系统能否正常工作,首先要检查其复位电路是否工作正常。RST为外部复位信号的输入引脚。在MCS51器件内部,RST接到一个施密特触发器的输入端。这样可以滤掉低于施密特触发电平的噪声干扰信号。在振荡器运行时,RST引脚上保持至少两个机器周期的高电平输入信号,复位过程即可完成。为响应这一过程,CPU发出内部复位信号。内部复位操作是在发现RST为高电平后的
11、第二个机器周期进行的,并且此后的每个周期都重复进行复位操作,直到RST变成低电平为止。外部复位信号与内部时钟是不同步的。RST引脚电平在每个机器周期的S5P2均被采样一次。采样到逻辑1后,各引脚可维持它们的现行活动长达19个振荡周期之久,即在外部复位信号加到RST引脚后,仍维持1930个振荡周期。复位电路的连接方法有很多,有上电复位电路、采用反向器的复位电路、按键电平复位和按键脉冲复位。本设计中采用的是按键电平复位,并带有上电复位功能,其设计简单,采用电阻分压的方式给RST提供高电平。这种设计使用元件少,而且计算简便,只要两个分压电阻的阻值选择适当,可以使得分压值达到复位需要,也可以使时间常数
12、不太大,及时复位。具体电路如图2.2所示:图2.2 复位电路方框图2.2.3时钟电路部分考虑成本和性能问题,本设计采用内部时钟电路。利用AT89C51内部一个高增益的反向放大器,把一个晶体振荡器和两个电容器组成自激振荡电路,接于XTAL1和XTAL2之间,电路如图所示。图2.3 外部时钟电路原理图图中晶体振荡器是石英晶体或陶瓷结构,振荡频率一般选在1.2MHz12MHz之间,单片机常选择6MHz或12MHz,C1,C2在30PF左右;对于陶瓷振荡器,C1,C1约为47PF左右。2.2.4显示电路的设计显示数据由单片机串口输出,因此必须有由移位寄存器来驱动数码管显示。本设计中采用74LS164移
13、位寄存器来实现串行数据转化为并行数据。由于采用静态显示方法,为了减轻单片机的负载,选用共阳型的LED数码管显示,并且在每个数码管的共阳极接一个保护电阻来保护电路。图2.4 显示电路图2.2.5D/A转换器连接电路和运算放大电路的设计本设计中产生的信号幅度为-5V+5V,所以两片D/A的输出均采用双极性电压输出,采用的运算放大器选用的是LF356,电路图如图2.5所示:第二片D/A转换器输出的信号经过运算放大器转换成电压信号后作为第一片D/A转换器的基准电压,这样就可以达到控制输出幅度的作用。图2.5 输出电路图此电路的电压特性是:输出V=(B-128)。2.3 单片机简介AT89C51是一种低
14、功耗、高性能的片内含有4KB快闪可编程/擦除只读存储器的8位CMOS微控制器,使用高密度、非易丢失存储技术制造,并且与80C51引脚和指令系统完全兼容。芯片上的Flash存储器允许在线编程或采用通用的非易丢失存储编程器重复编程。AT89C51将具有多种功能的8位CPU与Flash存储器结合在一个芯片上,为很多嵌入式控制应用提供了非常灵活而又价格适宜的方案,其性能价格比远高于8751。1. 89C51的性能及特点89C51的主要性能包括: 与MSC51微控制器产品系列兼容。 片内有4KB可在线重复编程的快闪擦写存储器。 存储器可循环写入/擦除1000次。 存储数据保存时间为10年。 宽工作电压范
15、围:VCC可为2.7V6V。 全静态工作:可从0Hz至16Hz。 程序存储器具有3级加密保护。 1288位内部RAM。 32条可编程I/O线。 两个16位定时器/计数器。 中断结构具有5个中断源和2个优先级。 可编程双工串行通道。 空闲状态维持低功耗和掉电状态保存存储内容。2. 片内快闪存储器由于EEPROM具有在线改写,并在掉电后仍能保存数据的特点,可为用户的特殊应用提供便利。但是,擦除和写入对于要求数据高速吞吐的应用还显得时间过长,这是EEPROM芯片的主要性能缺陷。表2.1给出了几种典型EEPROM芯片的主要性能特点。由表2.1可见,所列各种芯片的字节擦除时间和写入时间基本上为10ms,
16、这样长的时间对于许多实际应用是不能接受的。因此,为了将存储器集成到微控制器芯片内,设法缩短此类存储器的擦除和写入时间是一个首要问题。片内快闪存储器的概念就是在这种背景下提出来的。表2.1几种典型EEPROM芯片主要性能型号28162816A28172817A去数时间/ms250200/250250200/250擦/写电压/V215215字节擦除时间/ms109151010写入时间/ms1091510103. 89C51的基本组成在89C51芯片上,集中了微型计算机的各个组成部分,它包括: 一个8位微处理器。 片内数据存储器RAM,用于存放可以读/写的数据,如运算的中间结果、最终结果以及欲显示的
17、数据等。 片内快闪存储器EEPROM,用于存放程序、一些原始数据和表格。 四个8位并行I/O接口。 两个16位定时器/计数器。 五个中断源的中断控制系统。 一个全双工UART的串行I/O口,用于实现单片机与微机之间的串行通信。 片内振荡器和时钟产生电路,但石英晶体和微调电容需要外接。最高允许振荡器频率为24MHz。4. 89C51的内部结构和一般微处理器相比,89C51增加了四个8位I/O口,一个串行口,4KB FPEROM,128B RAM,很多工作寄存器及特殊功能寄存器。各部分的功能如下。(1) 中央处理单元CPU是89C51的核心,是计算机的控制和指挥中心,由运算器和控制器两个部分电路组
18、成。 运算器运算器包括一个可进行8位算术运算和逻辑运算的单元ALU,8位的暂存器1、暂存器2,8位的累加器ACC,寄存器B和程序状态寄存器PSW等。ALU:可对4位、8位和16位数据进行操作,能做例如加、减、乘、除、BCD数十进制调整及比较等算术运算和与、或、异或、求补码及循环移位等逻辑操作。ACC:累加器ACC经常作为一个运算数暂存器2进入ALU的输入端,与另一个来自寄存器1的运算数进行运算,运算结果又送回ACC。在指令中用助记符A来表示。PSW:程序状态字寄存器,8位,用于指示指令执行后的状态信息,相当于一般微处理器的标志寄存器。PSW中各位状态供程序查询和判别用。B:8位寄存器,在乘、除
19、运算时它用来存放一个操作数和运算后的一部分结果;不做乘、 除运算时,作通用寄存器使用。 控制器控制器包括程序计数器PC、指令寄存器IR、指令译码器ID、振荡器及定时电路等。程序计数器PC:由两个8位的计数器PCH及PCL组成,共16位。PC实际上是程序的字节地址计数器,PC中的内容是将要执行的下一条指令的地址。改变PC的内容就可以改变程序执行的方向。指令寄存器IR及指令译码器ID:由PC中的内容指定ROM地址,取出来的指令经指令寄存器IR送至指令译码器ID,由ID对指令译码并送PLA产生一定序列的控制信号,以执行指令所规定的操作。振荡器及定时电路:89C51单片机片内振荡电路,只需外接石英晶体
20、和频率微调电容,其频率范围为1.2MHz12MHz。该脉冲信号作为89C51工作的基本节拍及时间的最小单位。(2) 存储器89C51的存储器有片内外之分。片内存储器集成在芯片内部;片外存储器又称外部存储器。片内和片外存储器中,又有ROM和RAM之分。 ROM存储器89C51片内程序存储器容量为4KB,地址从0000H开始,用于存放程序和表格常数。 RAM存储器89C51的RAM存储器有片内外之分:片内RAM共128B,地址范围为00H7FH;片外RAM共64KB,地址范围为0000HFFFFH。为了指示是到片内RAM寻址还是到片外RAM寻址,89C51的指令系统设计了不同的数据传送指令符。 特
21、殊功能寄存器SFRCPU访问片内ROM指令用MOV,访问片外RAM指令用MOVX。片内RAM共128B,分为工作寄存器区、位寻址和便签区。1工作寄存器区这32个RAM单元共分四组,每组占8个RAM单元,分别用代号R0R7表示。R0R7可以指向四组中任一组,由PSW中RS1、RS2的状态决定。2位寻址区这16个RAM单元具有双功能。它们既可以像普通RAM单元一样按字节存取,也可以对每个RAM单元中的任何一位单独存取,就是位寻址。3便签区便签区共有80个RAM单元,用于存放用户数据或作堆栈区使用。89C51对便签区中每个RAM单元是按字节存取的。在21个SFR寄存器中,用户可通过直接寻址指令对它们
22、进行字节存取,也可以对ACC、B、PSW等11个寄存器进行位寻址。(3) I/O端口I/O端口又称为I/O接口,是89C51对外部实现控制和信息交换的必经之路,它们都是双向端口。每个端门各有8条I/O线,均可输入/输出。可以把I/O口当作一般特殊功能寄存器来寻址。图2.6 AT89C51单片机引脚图5. 89C51的引脚及其功能AT89C51采用了40管脚双列直插封装形式。其引脚分为电源引脚、输入/输出端口引脚、控制信号引脚和时钟电路引脚这四类。其引脚如图2.6所示: 电源引脚VCC:为+5V供电电压引脚。 GND:为接地引脚。 I/O端口引脚89C51共有四个并行I/O端口,每个端口有8个端
23、口线,用于传送数据/地址。由于每个端口的结构不相同,因此它们在功能和用途上的差别很大。P0口:P0口共有8个引脚,其中P0.7为最高位,P0.0为最低位。这8条引脚有两种不同的功能,分别使用于两种不同情况。第一种情况是89C51不带片外存储器,P0口可以作为通用I/O口使用,P0.0P0.7用于传送CPU的输入/输出数据。这时,输出数据可以得到锁存,不需要外接专用锁存器,输入数据可以得到缓冲,增加了数据输入的可靠性;第二种情况是89C51带片外存储器,P0.0P0.7在CPU访问片外存储器时用于传送片外存储器的低8位地址,然后传送CPU对片外存储器的读写数据。P1口:P1口是一个内部提供上拉电
24、阻的8位双向I/O口,其缓冲器可接收输出4TTL门电流。P1口管脚写入“1”后,被内部上拉为高电平,用作输入;被外部下拉为低电平时,将输出电流。P2口:P2口的第一功能和P0口的第一功能相同,即它可以作为通用I/O口使用。它的第二功能和P0口引脚的第二功能相配合,用于输出片外存储器的高8位地址,共同选中片外存储器单元,但并不能像P0口那样还可以传送存储器的读写数据。P3口:作输入/输出时同P1口。P3口也可作为89C51的一些特殊功能口。如表2.2所示: 控制信号引脚RST:复位信号输入端,高电平有效。它可以使89C51处于复位工作状态。复位后,89C51的四个端口P0、P1、P2、P3为全高
25、,即它们的值均为FFH。ALE/PROG:地址锁存允许/编程端。在FLASH编程期间,此引脚用于输入编程脉冲。平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡频率的1/6。因此,它可用作外部输出的脉冲。/PSEN:外部程序存储器的选通信号端。在外部程序存储器取址期间,每个机器周期两次/PSEN有效。但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。/EA/VPP:外部程序存储器地址允许输入端/编程电压输入端。 时钟电路引脚XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入端。在采用外部时钟时,该引脚必须接地。XTAL2:来自反向振荡器的输出。若采用外部时钟电路时,该
26、引脚输入外部时钟脉冲。表2.2 P3口第二功能P3口第二功能注 释P3.0RXD串行数据接收口P3.1TXD串行数据发送口P3.2INTO外部中断0输入P3.3INT1外部中断1输入P3.4T0计数器0计数输入P3.5T1计数器1计数输入P3.6WR外部RAM写选通信号P3.7RD外部RAM读选通信号6. 定时器/计数器89C51内部有两个16位可编程的定时器/计数器,命名为T0和T1。T0由两个8位寄存器THO和TLO拼装而成,其中THO为高8位,TLO为低8位。T1也和T0类同。THO、TLO、TH1和TL1均为特殊功能寄存器中的一个,用户可以通过指令对它们存储数据。T0和T1的最大计数值
27、为65535,即需要65535个脉冲才能把它们从全“0”变为全“1”。下面介绍定时器的控制。定时器共有两个控制字,由软件写入TMOD和TCON两个8位寄存器,用来设置T0、T1的操作模式和控制功能。当89C51系统复位时,两个寄存器所有位都被清零。 工作模式寄存器TMODTMOD用于控制T0和T1的工作模式,其各位的定义格式如表2.3所示。表2.3 工作模式寄存器TMOD的位定义TMOD D7 D6 D5 D4 D3 D2 D1 D0GATEC/TM1M0GATEC/TM1M0其中低四位用于T0,高四位用于T1。以下介绍各位的功能。M1和M0:操作模式控制位。两位可形成四种编码,对应于四种操作
28、模式,见表2.4。表2.4 定时器/计数器的工作模式M1 M0工作模式功能描述0 0模式013位计数器0 1模式116位计数器1 0模式2自动再装入8位计数器1 1模式3定时器0:分成两个8位计数器C/T:计数器/定时器方式选择位。C/T=0,设置为定时方式。定时器计数89C51片内脉冲,亦即对机器周期计数。C/T=1,设置为计数方式。GATE:门控位。GATE=0时,只要用软件使TRO置1就可以启动定时器,而不管INTO的电平是高还是低。GATE=1时,只有INTO引脚为高电平且由软件使TRO置1时,才能启动定时器工作。 控制寄存器TCON定时器控制寄存器TCON除可用于字节寻址外,各位还可
29、位寻址。各位的定义格式如下表所式:表2.5 控制寄存器TCON的位定义TCON8FH8EH8DH8CH8BH8AH89H88H(88H)TR1TF0TF0TR0IE1IT1IE0IT0TF1:T1溢出标志位。当T1溢出时,由硬件自动使TF置“1”,并且申请中断。响应中断进入中断服务程序后,TF1又被硬件自动清0。TF1也可被软件清0。TF0:T0溢出标志位。其功能和操作情况同TF1。TR1:T1运行控制位。可通过软件置1或清0启动或关闭T1。在程序中用指令“SETB TR1”使TR1位置1,定时器T1便开始计数。TRO:T0运行控制位。其功能和操作情况同TR1。IE1、IT1、IE0、IT0:
30、外部中断请求及请求方式控制位。2.4 其它芯片简介2.4.1 DAC0832功能简介1、芯片简介D/A转换器的功能在于把对其输入的数字信号转换成与此数值成正比的模拟电压或电流。DAC0832是以CMOS工艺制造的8位D/A转换芯片,价格低廉,接口简单,在单片机制系统中得到了广泛的应用。DAC0832主要由两个8位寄存器和一个8位D/A转换器组成。其运作原理可从它的20个引脚之功能中领略到。D0D7:8位数据输入引脚,D7为最高位。ILE:输入数据锁存允许信号,输入,高电平有效。CS:芯片选择信号,输入,低电平有效。WR1:输入锁存器的写选通信号,输入,低电平有效。从上述三信号的逻辑关系中可以看
31、出,当ILE为高电平,CS和WR1均为低电平时,输入锁存器的锁存允许信号IE1将为高电平。此时输入锁存器的内容根据输入数据变化,但当LE1由于三输入信号的变化而跳变成低电平时,则来自D0D7的输入数据被锁定在输入锁存器中。WR2:寄存器的写选通信号,输入,低电平有效。XFER:数据传送控制信号,输入,低电平有效。若WR2和XFER两信号均为低电平,则DAC寄存器的锁存信号LE2为高电平,此时输入锁存器的输入数据被传送至DAC寄存器中;但当LE2因上述两信号的变化而跳变成低电平时,第二级,即DAC寄存器中的数据被锁定。D/A转换器随时对DAC寄存器中的数据进行D/A转换。Vref:基准电压(可为
32、-10V+10V)输入引脚。基准电压决定D/A转换器输出电压的范围:若Vref接+10V,则输出电压范围为0-10V;若接-5V,则输出电压为+5V0V。Rfb:内部反馈电阻对外引脚,用以输入来自片外运算放大器的反馈信号。Iout1和Iout2:电流输出引脚。DAC0832属电流输出型,且两输出电流之和为常数。欲得到与输入数字量成正比的电压输出,必须外接运算放大器,把此两引脚输出电信号转换成电压形式。对于这类D/A转换器,通常以电流建立时间来表示其转换速度。所谓电流建立时间,系指输入数字量由全0变成1时,输出电流自初始值达到满量程LSB/2所需要的时间。本芯片的电流建立时间为1s。VCC:供电
33、电源引脚,可接+5V+10V电压。DGND:数字量地,即VCC、数据、地址及控制信号的0电平输入引脚。AGND:模拟量地,即Vref及模拟电压的地线。 2、与MCS51单片机的接口从前面对DAC0832内部结构的讲述中得知,其前级输入锁存器和DAC寄存器可允许数据进入其中,亦可锁定数据,拒绝新数据进入。这拒绝于内部信号LE1和LE2各自受外部信号控制的情况。据此我们可归纳出三点:单缓冲方式:LE2和LE1受控于同一组外部信号,两级积存器同时锁存数据。双缓冲方式:LE2和LE1分别受不同信号控制,两级寄存器先后接收数据。直通方式:LE1和LE2均恒为1,外来数据直接通过前两级到达D/A转换器。2
34、.4.274LS164简介双列直插式74LS164引脚定义:QAQH为并行输出的数据,单片机串口输出的数据从AB输入;CLR信号用于清除输出数据(通常用在移位完成时);内部数据移位依靠时钟CLK信号上升沿(由单片机TX提供)控制。2.4.3 LED数码管简介欲显示十进制或十六进制数字及某些其他简单字符,可选用七段LED显示器。ag七段及十进制小数点dp均为一发光二极管。若系共阳结构,则它们的阳极为一公共点,接电源正极。八只发光二极管的阴极互相独立,哪一段阴极接地,哪一段即发光,阴极也接高电平者便成暗状。如果是共阴结构,那么阴极公共点接地,各阳极独立,接高电平者发光,阳极接地者呈暗状。根据以上讨
35、论可知,欲在一个LED显示器上显示某特定字符,必须向某公共点及各段施加正确的电压。对公共点的施压操作称为位选;对各段的操作为段选。段选码亦称字形码。2.5 本章小结本章主要介绍了实现设计目的的硬件解决方案。文中对各部分电路进行了细致的论证。介绍了主要应用的集成芯片的使用方法和基本资料。第3章 软件部分的设计3.1 软件总体流程软件是整个系统的灵魂。如果没有软件,整个系统就是一个空壳。本设计中软件分为初始化模块、显示模块、键盘扫描模块、键值处理模块和波形产生模块。整个软件的流程图如图3.1:图3.1 整体软件流程图3.2 各部分软件设计3.2.1 初始化模块的设计初始化模块的作用是将用户需要的内
36、存单元清0,清除系统原始数据对系统的影响。之后在显示电路中显示全0,对以后的观察数据输入情况有很大帮助。本设计中主要用到了30H到50H的内存空间。因此,此部分主要对这部分单元清0,并且将数据存储指针置数。具体程序如下:ORG 0000HAJMP START ORG 0050HSTART: ACALL FIRSTA ;调用初始化MAIN: ACALL KEYSCA;调用键盘扫描ACALLKEYRED;调用读键值ACALLKEYPC;调用键值处理ACALL DISPLAY;调用显示AJMP MAIN ;出错处理AJMP STARTFIRSTA:MOV R0, #30H;初始化MOV R1, #2
37、0H;30H50H循环清零CLLOOP:MOV R0, #00H;(R1为个数指针)INC R0DJNZ R1, CLLOOPMOV WEICOD, #43H ACALL DISPLAYRET3.2.2 显示模块的设计显示模块的作用是让用户了解系统内部的数据存储情况。可以判断是否有误操作。本设计中共显示5位,有波形、幅度和频率。由于采用的输出方式为串行输出方式和静态LED显示,最先输出的数据将距离串行口越远,所以在输出时可以按用户需要从高地址开始输出,提高可视化。设计中将输入数据存放在40H到44H的地址空间,所以只要按顺序将它们依次送到串行口输出即可。程序如下:DISPLAY:MOV SCO
38、N,#00HMOV R1,#05H ;显示五位MOV R0, #44H MOV DPTR, #DISTABLOOP: MOV A, R0 MOVC A, A+DPTR MOV SBUF, A ;CPU自动开始发送WAIT: JNB TI, WAIT CLR TI DEC R0 DJNZ R1, LOOP RETDISTAB:DB 03H,9FH,25H,0DH,99H ;01234DB 49H,41H,1FH,01,09H ;567893.2.3 键盘扫描程序的设计键盘扫描程序的作用是从键盘获取按键信息,根据按键信息来执行命令操作。这部分是用户对系统进行操作的唯一途径。这部分程序的正确编写是确
39、保人机正常对话的前提保证。键盘扫描程序流程图如图3.2所示:图3.2 键盘扫描流程图键盘全扫描的作用是判断是否有按键按下。其方法是先在P1口输出0F0H,再从P1口读数据,若高四位不全为1的话,则说明有按键按下。由于采用的按键是机械按键,会有一定的抖动,一般抖动持续510ms,影响判断。为了消除干扰,在判断有按键按下后要调用延时程序消除抖动,然后再判断是否有按键按下。键盘逐行扫描的作用是在已经判断有键按下之后确定键值。其方法是使P1的行线依次为0,其余各位均为1,然后读P1口,保存行字,屏蔽掉低四位,如果高四为不全为1,则本行有按键按下。保存列字,再与行字组合,取反后就得到按键的特征值。最后用
40、查表的方法就可以得到键值。3.2.4 键值处理的程序设计键值处理的作用是按照键值来选择命令操作,以达到操作的目的。键值处理是否合理,直接影响人机对话的顺利进行。因为设计中一共只有16个按键,所以首先要判断键值是否合法,若键值大于16则视为非法,返回主程序。判断键值合法后还要判断按键是功能键还是数字键,之后再选择相应的操作。数字键处理程序:由于本设计中为了简化程序,要求必须首先选择波形,当波形未设置时,数字键是无效的,必须返回。所以本段程序要首先判断波形位是否已经设定。若数字键合法,就按照输入的先后顺序将键值送入规定的地址单元。当5位数据送满之后,系统虽然扫描键盘,但对数字键只做放弃处理。功能键
41、处理程序:功能键包括三个波形按键、一个清除键和一个确认键。波形键按下时,将向波形存储单元送入相应的数值。正弦波为1,三角波为2,方波为3。清除键的作用是对用户所用的地址单元清0,以便重新输入键值。确认键的作用比较关键。一旦确认键按下,则系统不再进行键盘扫描,而是按照输入的数据进行信号是幅度和频率选择处理,然后进入相应的波形输出程序。由于设计的整个系统比较简单,用途也只是使用于一般场合,所以系统中没有采用中断的方法来改变系统的运行。当系统开始输出信号之后,相当于系统已经进入了一个不断输出信号的死循环程序。用户只能通过复位键才能停止系统并重新操作。这样大大简化了程序设计,但并不影响系统的性能。对于
42、这种不太复杂的系统,采用这种简单的程序操作是十分有利的。频率的处理是系统信号可调性的一个关键。由于系统的时钟和采样密度的限制,本设计在频率点的选择上并没有均等地设定频率点。而是选择10Hz、20Hz100Hz、200Hz800Hz。根据这一特性,采用列表的方法将这些频率点依次列出,并且在最前面加上0频率的值。然后在查表处理的时候先判断频率百位是否为0,如果百位不为0,则将百位的数据加9,再进行查表。如果百位为0,则直接用其数据作为变址查表。具体程序如下:FRCY: MOV A, 42H ;取频率 CJNE A, #00H, HUND2 ;看百位是否为0 MOV A, 41H MOV DPTR,
43、 #FRCTAB RL A MOV R0, A MOVC A, A+DPTR INC R0 MOV R6, A MOV A, R0 MOVC A, A+DPTR MOV R5, A LCALL FDCLYHUND2: MOV DPTR, #FRCTAB ;百位有数据 MOV A, 42H ADD A, #9 RL A MOV R0, A MOVC A, A+DPTR INC R0 MOV R6, A MOV A, R0 MOVC A, A+DPTR MOV R5, A LCALL FDCLYFRCTAB:DB 00H,00H,0FAH,93H,0FDH,4AH,0FEH,31HDB 0FEH,
44、0A5H,0FEH,0EAH,0FFH,19HDB 0FFH,3AH,0FFH,52H,0FFH,66H,0FFH,75H DB 0FFH,0BBH,0FFH,0D2H,0FFH,0DDHDB 0FFH,0E4H,0FFH,0E9H,0FFH,0ECH,0FFH,0EFH;10-800Hz,三角波和正弦波17个频率点计数初值对于这种频率间隔较大的列表采用了这种查询方法,如果对于密集的频率点就要采用比较复杂的查询方法。对于本设计而言,重在讨论实现参数可调的信号输出的方法,所以在细节方面略有欠缺。只要在此基础上调整一些细节程序便可以增多频率点。3.2.5 波形产生模块的设计波形产生模块是设计是否实现的关键。本次设计要求输出三种波形,其精