HDB3码电路测试与FSK2电路设计课程设计.doc

上传人:仙人指路1688 文档编号:4146556 上传时间:2023-04-07 格式:DOC 页数:53 大小:5.55MB
返回 下载 相关 举报
HDB3码电路测试与FSK2电路设计课程设计.doc_第1页
第1页 / 共53页
HDB3码电路测试与FSK2电路设计课程设计.doc_第2页
第2页 / 共53页
HDB3码电路测试与FSK2电路设计课程设计.doc_第3页
第3页 / 共53页
HDB3码电路测试与FSK2电路设计课程设计.doc_第4页
第4页 / 共53页
HDB3码电路测试与FSK2电路设计课程设计.doc_第5页
第5页 / 共53页
点击查看更多>>
资源描述

《HDB3码电路测试与FSK2电路设计课程设计.doc》由会员分享,可在线阅读,更多相关《HDB3码电路测试与FSK2电路设计课程设计.doc(53页珍藏版)》请在三一办公上搜索。

1、专业综合课程设计任务书学生姓名: 专业班级: 指导教师: 工作单位: 题 目: HDB3码电路测试与FSK2电路设计 课程设计目的:1. 通过对THEX-1型综合实验平台的使用,较深入了解通信电路的原理;2. 掌握通信电路的测试方法和设计实验的方法;3. 学习利用EWB仿真设计简单通信系统的方法;4. 练习利用Protel绘制PCB电路的方法;5. 提高正确地撰写论文的基本能力。课程设计内容和要求1. 电路测试:测试HDB31,HDB32,HDB33,DPLL,PLL实验电路板。要求详细分析实验电路的工作原理(说明每个元器件的作用和功能),写出测试项目,并对测试结果作出详细分析;如果电路板不能

2、测出所需要的结果,要分析原因,找出电路板损坏的部位。2. 用EWB做出FSK2的仿真电路,并测试各点的波形;要求详细分析电路原理(说明每个元器件的作用和功能),对测试结果作出详细分析。3. 用Protel绘制AMDEM2的PCB电路。4. 查阅不少于6篇参考文献。初始条件:1. THEX-1型综合实验平台及实验指导书;2. 示波器,万用表。3. EWB和Protel软件。时间安排:第18周,安排设计任务;第19周,完成实验测试和仿真电路的设计与测试;第20周,完成PCB电路绘制;撰写设计报告,答辩。指导教师签名: 2011年 6 月 18 日系主任(或责任教师)签名: 2011年 6 月 19

3、 日目录摘要此次专业课程设计主要分为电路测试部分、电路仿真以及PCB的绘制。电路测试主要测试HDB3码、DPLL数字锁相环,PLL锁相频率合成器等实验。电路仿真主要是对FSK的进行仿真以及AMDEM2的PCB的绘制。经过此次课程设计,主要是对所学的专业课进行整合以及综合应用。关键词:电路测试仿真、FSK、AMDEM2、PCBAbstractThe professional curriculum is divided into parts of the circuit testing, circuit simulation and PCB drawing. The main test circu

4、it testing HDB3 ,DPLL,PLL and other experiments. Circuit simulation carried out mainly for HDB33 and RECEIVER, simulation and PCB drawing. After the course design, mainly for the study of specialized courses and comprehensive application integration.Key words:circuit testing and simulation、FSK、AMDEM

5、、PCB1 电路调试实验1.1多级伪随机码发生实验1.1.1 电路工作原理(一)电路组成 多级伪随机码发生实验是供给HDB3、PSK等实验所需时钟和基带信号。图1-1是实验电原理图,由以下电路组成: 1内时钟信号源;2多级分频电路;33级伪随机码发生电路;44级伪随机码发生电路;55级伪随机码发生电路。 图1-1(a)图1-1(b)(二)电路工作原理 1内时钟信号源 内时钟信号源由晶振J1、电阻R2和R3、电容C1、非门U1A,U1B组成,若电路加电后,在U1A的输出端输出一个比较理想的方波信号,输出振荡频率为4.096MHz,经过D触发器U2B进行二分频,输出为2.048MHz方波信号。 2

6、三级基准信号分频 设电路的输入时钟信号为2.048MHz的方波,由可预置四位二进制计数器(带直接清零)组成的三级分频电路组成,可逐次分频至1K方波。U3、U4、U5的第二引脚为各级时钟输入端,输入时钟为2.048MHz、P128KHz、8KH。 33级伪随机码发生器电路伪随机序列,也称作m序列,它的显著特点是:(a)随机特性;(b)预先可确定性;(c)可重复实现。 本电路采用带有两个反馈的三级反馈移位寄存器,示意图见图1-2。若设初始状态为111(Q2Q1Q0=111),则在CP时钟作用下移位一次后,由Q1与Q0模二加产生新的输入Q=Q0Q1=11=0,则新状态为Q2Q1Q0=011。当移位二

7、次时为Q2Q1Q0=001;当移位三次为Q2Q1Q0=100;移位四次后为Q2Q1Q0=010;移位五次后为Q2Q1Q0=101;移位六次后为Q2Q1Q0=110;移位七次后为Q2Q1Q0=111;即又回到初始状态Q2Q1Q0=111。该状态转移情况可直观地用“状态转移图”表示。见图1-3。图1-1(b)上图是实验系统中3级伪随机序列码发生器电原理图。从图中可知,这是由三级D触发器和异或门组成的三级反馈移存器。在测量点PN处的码型序列为1110010周期性序列。若初始状态为全“零”则状态转移后亦为全“零”,需增加U8A三输入与非门“破全零状态”。图1-2 具有两个反馈抽头的3级伪随机序列码发生

8、器 图1-3 状态转移图 44级伪随机码发生电路 下图是实验系统中4级伪随机序列码发生器电原理图。从图中可知,这是由4级D触发器和异或门组成的4级反馈移位寄存器。本电路是利用带有两个反馈抽头的4级反馈移位寄存器,其示意图见图1-4,在测量点PN处的码序列为1111000100110101。图1-4 具有两个反馈抽头的4级伪随机序列码发生器 55级伪随机码发生电路 下图是实验系统中5级伪随机序列码发生器电原理图,从图中可知,这是由5级D触发器和异或门组成的5级反馈移位寄存器。本电路是利用带有两个反馈抽头(注意,反馈点是Q0与Q2)的5级反馈移位寄存器,其示意图见图1-5,在测量点PN处的码序列为

9、1111100011011101010000100101100。图1-5 具有两个反馈抽头的5级伪随机序列码发生器1.1.2 测试项目1用20MHz双踪示波器观察TP1、TP2、TP3三个测试点的波形,并作记录。2用20MHz双踪示波器(直流档)观察全零码、全一码、3级、4级、5级伪随机码的波形,并作记录。(需给伪码电路接上适合的时钟,可在TP1、TP2、TP3中选择)1.1.3 测试结果与分析 图1-6 TP1 图1-7 TP2 图1-8 TP3 图1-9全零码 图1-10 全一码图1-11 3级伪码 图1-12 4级伪码图1-13 5级伪码TP1 是2MHZ的方波脉冲信号,TP2是32KH

10、Z的方波脉冲,TP3是2K的方波脉冲,由于每一级都经过了一个计数器,故输出的波形随着频率的减小越来越稳定。由输出的3级、4级、5级伪码看出,输出信码的满足预先期望的码序列1.2 HDB3编码实验1.2.1电路工作原理编码框图编码电路接收终端机来的单极性非归零信码,并把这种变换成为HDB3码送往传输信道。编码部分的原理框图如图35-6所示,各部分功能如下所述:(1) 单极性信码进入本电路,首先检测有无四连“0”码。没有四连“0”时,信码不改变地通过本电路;有四连“0”时,在第四个“0”码出现时,将一个“1”码放入信号中,取代第四个“0”码,补入“1”码称为V码。图35-6 编码部分的原理方框图

11、(2)取代节选择及补B码电路(取代节判决)电路计算两个V码之间的“1”码个数,若为奇数,则用000V取代节;若为偶数,则将000V中的第一个“0”改为“1”,即此时用“B00V”取代节。 (3)破坏点形成电路将补放的“1”码变成破坏点。方法是在取代节内第二位处再插入一个“1”码,使单/双极性变换电路多翻转一次,后续的V码就会与前面相邻的“1”码极性相同,破坏了交替反转的规律,形成了“破坏点”。 (4)单/双极性变换电路 电路中的除2电路对加B码、插入码、V码的码序计数,它的输出控制加入了取代节的信号码流,使其按交替翻转规律分成两路,再由变压器将此两路合成双极性信号。本级还形成符合CCITT G

12、703要求的输出波形。 5编码电原理图如图35-7所示。图35-7 HDB3编码电原理图图35-7给出了典型的HDB3编码电路:在同步时钟的作用下,输入的NRZ码流经过HDB3编码电路输出两路单极性码,这两路单极性码再送到“单/双极性变换”电路,产生出双极性归零的HDB3码。如图35-8所示。图35-8 单/双极性变换电路1.2.2 测试项目“HDB3编码实验”(HDB32)模块的J2输入2048KHz时钟信号,J1依次输入“全一码”、“全零码”、“3级伪码”、“4级伪码”、“5级伪码”及2048K时钟的输出状态(各级伪码时钟确定在2048KHz)。1“全一码”输入:用20MHz双踪示波器检查

13、TP11的“全一码”和TP12的“全一码”的HDB3编码,编码应符合AMI码的编码规则。2“全零码”输入:用20MHz双踪示波器检查TP11的“全零码”和TP12的“全零码”的HDB3编码,编码应符合HDB3码的编码规则。3“3级伪码”输入:用20MHz双踪示波器检查TP11的“3级伪码”和TP12的“3级伪码”的HDB3编码,编码应符合AMI码的编码规则。4“4级伪码”输入:用20MHz双踪示波器检查TP11的“4级伪码”和TP12的“4级伪码”的HDB3编码,编码应符合AMI码的编码规则。5“5级伪码”输入:用20MHz双踪示波器检查TP11的“5级伪码”和TP12的“5级伪码”的HDB3

14、编码,编码应符合HDB3码的编码规则。6用“3级伪码”或“3级伪码”的HDB3编码作对照参考,对TP1TP12各测试点的波形进行观察、记录,并结合逻辑电路进行分析。1.2.3 测试结果及分析全一码的HDB3编码 全零码的HDB3编码 3级伪码的HDB3编码 4级伪码HDB3编码5级伪码的HDB3编码用“3级伪码”或“3级伪码”的HDB3编码作对照参考: 1.3 HDB3译码实验1.3.1 电路工作原理1从HDB3编码原理可知信码的V脉冲总是与前一个非零脉冲同极性。因此,在接收到的脉冲序列中可以很容易辨认破坏点V,于是断定V符号及前面三个符号必是连“0”符号,从而恢复四个连“0”码,即可以得到原

15、信息码。HDB3译码的电原理框图如图36-1所示。图36-1 HDB3码译码原理框图框图的各部分功能如下: (1)双/单极性变换电路传输线来的HDB3码加入本电路,输入端与外线路匹配,经变压器将双极性脉冲分成两路单极性的脉冲。(2)判决电路 本电路选用合适的判决电平以去除信码经信道传输之后引入的干扰信号。信码经判决电路之后成为半占空(请思考为什么要形成半占空码?)的两路信号,相加后成为一路单极性归“0”信码,送到定时恢复电路和信码再生电路。 (3)破坏点检测电路本电路输入H+和H-两个脉冲序列。由HDB3编码规则已知在破坏点处会出现相同极性的脉冲,就是说这时B+和B-不是依次而是连续出现的,所

16、以可以由此测出破坏点。本电路在V脉冲出现的时刻有输出脉冲。 (4)去除取代节电路在V码出现的时刻将信码流中的V码及它前面的第三位码置为“0”,去掉取代节之后,再将信号整形即可恢复原来信码。破坏点检测与去除取代节电路一起完成信码再生功能。 (5)定时恢复电路由随机序列的功率谱可知,此功率谱中包含连续谱和离散谱。若信号为双极性并且两极性波形等概率出现时P=1-P,G1(f)=-G2(f),则在Ps(w)的表达式中后两项为0,没有离散谱存在,这对于位定时恢复是不利的。所以将信码先整流成为单极性码,再送入位定时恢复电路,用滤波法由信码提取位定时,这里给出的电路是用线性放大器做成选频放大器来选取定时频率

17、分量。经整流恢复出的位定时信号用于信码再生电路,使两者同步。 2HDB3译码电路电原理图如图36-2所示。 在图36-2的电原理图中,J1输入来自编码电路的双极性归零HDB3码,经过以上五个功能的处理,在J2输出还原后的全占空、单极性不归零的二进制信码,相关的逻辑电路分析和各测试点的波形记录由读者自行完成。图36-2 HDB3译码电路电原理图1.3.2 测试项目“HDB3译码实验”(HDB33)模块的J1输入3级伪码的HDB3编码,用20MHz双踪示波器同时检查HDB31模块上的3级伪码和HDB33模块的TP12(HDB3译码输出)。要求波形一致,若波形不能一致,可微调B2,使波形一致。1“全

18、一码”输入:用20MHz双踪示波器检查编码板TP11的“全一码”、译码板的TP11“全一码”HDB3编码和TP12,译码应符合AMI码的译码规则。2“全零码”输入:用20MHz双踪示波器检查编码板TP11的“全零码”、译码板TP11的“全零码”HDB3编码和TP12,译码应符合HDB3码的译码规则。3“3级伪码”输入:用20MHz双踪示波器检查编码板TP11的“3级伪码”、译码板TP11的“3级伪码”HDB3编码和TP12,译码应符合AMI码的译码规则。4“4级伪码”输入:用20MHz双踪示波器检查编码板TP11的“4级伪码”、译码板TP11的“4级伪码”HDB3编码和TP12,译码应符合AM

19、I码的译码规则。5“5级伪码”输入:用20MHz双踪示波器检查编码板TP11的“5级伪码”、译码板TP11的“5级伪码”HDB3编码和TP12,译码应符合HDB3码的译码规则。6用“3级伪码”或“3级伪码”的HDB3编码作对照参考,对TP1TP12各测试点的波形进行观察、记录,并结合逻辑电路进行分析。1.3.3 测试结果及分析(编码板即HDB32,其TP11为信码输入;译码板即HDB32,其TP11为已编译的HDB3码,TP12为译码还原的码形)全一码: 全零码: 3级伪码: 5级伪码: 用“3级伪码”或“3级伪码”的HDB3编码作对照参考 1.4数字锁相环提取同步信号实验1.4.1 电路工作

20、原理位同步锁相法的基本原理和载波同步的类似。在接收端利用鉴相器比较接收码元和本地产生的位同步信号的相位,若两者相位不一致(超前或滞后),鉴相器就产生误差信号去调整位同步信号的相位,直到获得准确的位同步信号为止。前面讨论的滤波法原理中,窄带滤波器可以是简单的单调谐回路或晶体滤波器,也可以是锁相环路。 我们把采用锁相环来提取位同步信号的方法称为锁相法。下面介绍在数字通信中常采用的数字锁相法提取位同步信号的原理。 (1)数字锁相 数字锁相的原理方框图如图37-4所示。图37-4 数字锁相原理方框图它由高稳定度振荡器(晶振)、分频器、相位比较器和控制器所组成。其中,控制器包括图中的扣除门、附加门和“或

21、门”。高稳定度振荡器产生的信号经整形电路变成周期性脉冲,然后经控制器再送入分频器,输出位同步脉冲序列。位同步脉冲的相位调整过程如图37-5所示。若接收码元速率为F(波特),则要求位同步脉冲的重复速率也为F(赫)。这里,晶振的振荡频率设计在nF(赫),由晶振输出经整形得到重复频率为nF(赫)的窄脉冲图37-5(a),经扣除门、或门并n次分频后,就可得重复速率为F(赫)的位同步信号图37-5(b)。如果接收 图37-5 位同步脉冲的相位调整得重复速率为F(赫)的位同步信号图37-5(c)。如果接收端晶振输出经n次分频后,不能准确地和收到的码元同频同相,这时就要根据相位比较器输出的误差信号,通过控制

22、器对分频器进行调整。调整的原理是当分频器输出的位同步脉冲超前于接收码元的相位时,相位比较器送出一超前脉冲,加到扣除门(常开)的禁止端,扣除一个a路脉冲图37-5(d),这样,分频器输出脉冲的相位就推后1/n周期(360/n),如图37-5(e)所示;若分频器输出的位同步脉冲相位滞后于接收码元的相位,如何对分频器进行调整呢?晶振的输出整形后除a路脉冲加于附加门。附加门在不调整时是封闭的,对分频器的工作不起作用。当位同步脉冲相位滞后时,相位比较器送出一滞后脉冲,加于附加门,使b路输出的一个脉冲通过“或门”,插入在原a路脉冲之间37-5(f),使分频器的输入端添加了一个脉冲。于是,分频器的输出相位就

23、提前1/n周期37-5(g)。经这样的反复调整相位,即实现了位同步。全数字锁相法提取同步信号适用于信码率较低的数字通信电路,一般信码率8Mb/s,本地时钟频率为65MHz左右。原理中的分频系数M,也称相位调整步长,M越大,同步误差越小。因此,数字锁相法提取同步信号其工作频率不能做得很高。但这种方法适用于全数字化实现,具有稳定性好,容易集成,成本低等优点,并且由于采用全数字化实现,因此免调试,适用批量生产。1)输入实验电路如图37-6示。图37-6 数字锁相提取同步时钟实验电原理图输入、输出脚位分配如图37-6所示,CPLD/FPGA选用U1,注意有两路全局时钟分别输入83P和2P,分别为异步4

24、.096MHz,充当异地时钟。信码发送方的时钟0.8MHz引出端为28P,发送4级伪码引出端为51P,图形下载后可用示波器测试并与仿真波形进行比较。2)仿真波形如图37-7所示。图37-7 数字锁相提取同步时钟实验仿真波形注:H点可能看不到波形是由于与I点相距太远所致,所以有条件的话,用数字存储示波器观测。3)变换电路“DCFO”模块电原理如图37-8所示。 图37-8 变换电路“DCFO” 模块电原理图4)“超前”脉冲成形电路“LDELAYGBT”模块电原理如图37-9所示。图37-9 “超前”脉冲成形电路“LDELAYGBT” 模块电原理图 5)“滞后”脉冲成形电路“LDELAY1”模块电

25、原理如图37-10所示。图37-10 “滞后”脉冲成形电路“LDELAY1”模块电原理图1.4.2 测试项目用示波器观察以下各点的波形:TBCLK-8K、NRZ、F、Y、I、X、K、CLK8K、H1.4.3 测试结果与分析 1.5锁相频率合成器实验1.5.1 电路工作原理锁相频率合成器原理及电路锁相频率合成器(简称锁相频合或PLL频合)锁相频合方框图见图38-1。图38-1 常用的单环锁相频率合成器方框图图中,PD为电荷泵鉴相;LF为环路滤波器;VCO为压控振荡器(即调频振荡器),其频率fv受控制电压uc控制而改变,一般有fv=f0+K0 uc (38-1)f0为固定振荡频率,K0为压控灵敏度

26、(单位Hz/V或rad/S V);N为程序分频器,频比由CPU程序设置可变;R为参考分频器,将稳定的晶体振荡器频率fR分频得到参考频率fr(一般为5KHz、6.25KHz、12.5KHz、25KHz等)。环路锁定时,PD两个信号相差为0或固定值,则频差为0,即fr=ff=fv/N fv=N fr (38-2)由式38-2可见,CPU程序改变N就改变了环路输出频率,且所有频率都具有与晶振频率相同的准确度与稳定度。由式38-2还可见,频道间隔f最小可以等于fr,实际值由要求决定,无绳电话通信系统f=25KHz,若锁相频合fr=5KHz,则N变化间隔N=5。一般锁相频合集成电路包含了图38-1电路框

27、图中除LF及VCO以外的全部电路,用于无绳电话的电路包含二个这样的电路,分别用于接收机及发射机,称为双PLL频合,如MC145160、MC145161、MC145162等。本实验系统用一片双PLL频合MC145162,构成发射本振PLL频合。具体电路图38-8所示。图38-8中U5为MC145162及PLL频合IC,其参考分频器分频比R及发射环路的程序分频器分频比N由CPU通过MC145162的串口(串行时钟CLK,1脚;串行数据DATA,3脚;并行锁存ENB,4脚)送入。实际选取参考分频器分频比R=2048,则10.24MHz/2048=5KHz。发射环VCO是由Q2、T2及D1等构成的变容

28、二极管调谐改进型电容三点式振荡器。衰减后的音频调制信号um加在变容二极管D1的下端,环路控制电压uc 经R10加在D1的上端,总控制电压uc=uc -um = uc +(-um),忽略括号中的负号并不影响工作原理及性能的分析,故得到图38-2中VCO输入端等效电路。VCO的输出信号分成二路,一路送入Q1等构成的功放,功率放大发射出去;另一路由MC145162的14脚送入发射环N程序分频器,分频后送发射环PD与参考信号鉴相后由15脚输出误差电流,流经R12、C16及C17构成的环路滤波器得到控制电压uc,由R13、C14附加低通滤波器进一步滤除鉴相纹波后经R7送VCO变容二极管D103的上端。而

29、音频调制信号um加在D103的下端。当环路设计成载波跟踪环时,uc为直流,控制VCO中心频率使环路锁定;um对VCO调频,实现了锁相调频。图38-2 发射锁相调频频合器方框图2 环路参数设计公式图38-3是单端三态电流型电荷泵及外接的环路滤波器电路。图中,二只场效应管工作开关状态;IP为恒流源;R2、C1为环路滤波器;C2用于滤除鉴相纹波,应选取: 5nar (38-3)式中,r为环路参考信号角频率;n为环路自然谐振频率;a为C2所引入的附加低通滤波器的截止频率,与元件值的关系为:a=1/R2C2 (38-4)则C2在滤除鉴相纹波的同时对环路特性影响较小,环路滤波器特性主要由R2、C1决定,环

30、路仍可按照理想二阶环设计,有关设计公式如下。(1) 环路自然谐振频率n=IPK0/(2NC1)1/2 (38-5) (2) 环路阻尼系数 =R2C1n/2 (38-6)要保证环路稳定余量足够大及瞬态响应快应选取=0.61.0 (38-7)图38-3 单端三态电流型电荷泵及环路滤波器(3) 当锁相频合器作为调频发射机的主振时,其电路框图如图38-2所示,基带调制信号um由VCO前一点注入环路,与环路控制电压uc 相加后去控制VCO的频率。当环路设计成载波跟踪环时,uc 为直流,um无畸变地到达VCO输入端,实现了理想调频。图38-2锁相调频频合器的相位模型如图38-4所示。则基带调制信号um至V

31、CO调制频偏之间的传递函数为:图38-4 锁相调频频合器的相位模型框图则式中,He(S)误差传递函数,为误差频率特性。由式(38-8)可见,一点注入式锁相调频的调制频率特性/为环路的误差频率特性乘以常数。容易导出,理想二阶环误差频率特性的截止频率为:把常用代入式(9)得表38-3,可见近似有表38-1理想二阶环误差频率特性截止频率0.5000.7071.0000.791.001.55故得理想二阶环误差频率特性如图38-5所示。图中亦标出基带调制um的频谱Um(j),它占据的频带为L-H。若环路设计成载波跟踪状态即,如图38-5中所示,则可见在Um(j)为非0值范围内,恒有,代入式(38-8)得

32、,求付里叶反变换得实现了理想调频。图38-5 理想二阶环误差频率特性及载波跟踪条件工程上,为保证一点注入式锁相调频环实现理想调频,应选取:(4) 采用是电荷泵PD的锁相频合切换频道后环路捕捉时间TP的计算分二种情况,式中,为VCO信号在二个频道上的频差,为VCO反馈至PD信号的频差,N为环路分频比;为在PD处观察的环路快捕带。则: ,则以上两式中,Tf为频率捕捉时间;T为相位捕捉时间,即快捕时间。(5)二阶环本来是无条件稳定的,但因环路中采用了三态电荷泵鉴相器,故严格来讲环路是离散时间系统,由离散的误差电流脉冲得到模拟控制电压存在最大可接近的延时。而时域延时对应频域相位滞后,从而减小环路相位余

33、量,可能引起环路不稳定。为保证环路稳定,必须选择环路带宽足够小,满足稳定极限条件。22环路参数设计方法进行环路参数设计前IP、K0、N及fr等已确定,再按以下步骤进行设计。(1) 按式(38-7)选定;(2) 由式(38-11)(38-14)折衷选取;(3) 由(38-3)式选取;(4) 将值代入式(38-5)、(38-6),将式(38-4),求出环路滤波器元件值。23 环路参数设计举例已知综测仪样机的BS测量发射机锁相频合的VCO压控特性实测结果如表38-2所示:表38-2 BS测量发射机VCO压控特性CH120fTX(MHz)48.0048.475uct(V)2.003.0电荷泵PD充放电

34、电流IP=2.5mA;各频道分频比参见MC145162芯片资料;环路参考信号频率fr=5KHz,试设计环路参数。解:(1) 按式(38-7)选择=1;已知话音信号最低频率fL=300Hz,按式(38-11)选择;由及按式(38-3)选择。(2) 由已知条件求VCO压控灵敏度平均值为(3)环路分频比平均值为(4) 将IP、K0、N及代入式(38-15)得 将 及C1公共秩序式(38-16)得:将 及R2公共秩序式(38-17)得(5) 为进一步滤除鉴相纹波,在环路滤波器后串联第二个附加低通R3、C3,如图38-6所示。其截止频率亦应满足式(38-3)。实际选取:得:实取(6) 将环路简化为二阶环

35、忽略了一些次要因素,但实际上它们对环路性能有影响。PD输出离散的误差电流至形成模拟控制电压的延时,对应频域里的相位滞后;C2形成的附加低通滤波器及R3C3第二附加低通滤波器也引入相位滞后,都会减小环路相位余量,使实际阻尼系数减小。设计完成后实际调整增大R2使环路相位阶跃响应超调量减至最小,=1,最后确定R2=2.4KHz。经设计及实际调整最后确定的环路滤波器元件值如图38-6所示。图38-6 实例发射机锁相频合环路滤波器由以上介绍可见,锁相环路性能参数,n的设计,就是对环路滤波器几只电阻、电容的设计,由此可见环路滤波器对环路性能的重大影响1.5.2 测试项目(一) 用通用数字频率计测量综测仪发

36、射机锁相频合工作频率(1) 按图38-7连接系统。按步进(UP)键选择某一频道。数字频率计测量出被测发射机在该频道的输出射频频率,同时用示波器观察TP01测试点,观察其波形。图38-7 发射机频率测量方框图(2) 重复(1),测出被测发射机在20个频道上的发射信号频率,并观察其波形变化。(二) 用万用表测量锁相频合环路控制电压测量TP02,测出被测发射机在20个频道上的环路控制电压,并记录电压值。1.5.3 测试结果与分析2 HDB33电路仿真(Multisim)2.1电路原理从HDB3编码原理可知信码的V脉冲总是与前一个非零脉冲同极性。因此,在接收到的脉冲序列中可以很容易辨认破坏点V,于是断

37、定V符号及前面三个符号必是连“0”符号,从而恢复四个连“0”码,即可以得到原信息码。HDB3译码的原理框图如图2-1所示。图2-1 HDB3译码原理框图框图的各部分功能如下:(1)双/单极性变换电路传输线来的HDB3码加入本电路,输入端与外线路匹配,经变压器将双极性脉冲分成两路单极性的脉冲。(2)判决电路本电路选用合适的判决电平以去除信码经信道传输之后引入的干扰信号。信码经判决电路之后成为半占空的两路信号,相加后成为一路单极性归“0”信码,送到定时恢复电路和信码再生电路。(3)破坏点检测电路本电路输入H+和H-两个脉冲序列。由HDB3编码规则已知在破坏点处会出现相同极性的脉冲,就是说这时B+和

38、B-不是依次而是连续出现的,所以可以由此测出破坏点。本电路在V脉冲出现的时刻有输出脉冲。(4)去除取代节电路在V码出现的时刻将信码流中的V码及它前面的第三位码置为“0”,去掉取代节之后,再将信号整形即可恢复原来信码。破坏点检测与去除取代节电路一起完成信码再生功能。(5)定时恢复电路由随机序列的功率谱可知,此功率谱中包含连续谱和离散谱。若信号为双极性并且两极性波形等概率出现时P=1-P,G1(f)=-G2(f),则在Ps(w)的表达式中后两项为0,没有离散谱存在,这对于位定时恢复是不利的。所以将信码先整流成为单极性码,再送入位定时恢复电路,用滤波法由信码提取位定时,这里给出的电路是用线性放大器做

39、成选频放大器来选取定时频率分量。经整流恢复出的位定时信号用于信码再生电路,使两者同步。2.2仿真电路HDB3的整体电路图如图2-2所示:图2-2 HDB3译码仿真电路图其中:局部的电路图如下所示:(1)双/单极性变换电路图如图2-3所示:图2-3 双/单极性变换电路图(2)判决电路如图2-4所示:图2-4 判决电路(3)破坏点检测电路如图2-5所示:图2-5 破坏点检测电路(4)去除取代节电路如图2-6所示:图2-6(5)定时恢复电路如图2-7所示:图2-72.3仿真结果及分析(1)双/单极性变换电路的仿真波形如图2-8所示。在仿真结果中可以看到,从传输线来的HDB3码加入电路经过变压器以及由

40、二极管构成的整流电路,将双极性脉冲分成两路单极性脉冲。由于没有HDB3的编码,所以用双极性的正弦波进行验证该部分电路的原理。图2-8(2)判决电路的仿真波形如图2-9所示。虽然做不了完全的仿真,但是从仿真结果中可以看到带有干扰信号的波形经过该电路后,波形有所改善,也就是说干扰信号被消除了。图2-9(3)定时恢复电路如图2-10所示。此部分电路由晶体管电容延时,再由几个反相器整形后作为后续电路的时钟。图2-103 AMDEM2的PCB绘制3.1设计原理 (一)二极管峰值包络检波 从实验三可知,调幅信号的解调就是从调幅信号中恢复出低频信号的过程,又称为检波,它是调幅的逆过程。从频谱上看,调幅是利用

41、模拟相乘器或其它非线性器件,将调制信号频谱线性搬移到频谱附近,并通过带通滤波器提取所需要的信号。检波作为调幅的逆过程,必然是再次利用相乘器或非线性器件,将调制信号频谱从载波频率附近搬回到原来位置,并通过低通滤波器提取所需要的信号。幅度解调的原理电路模型可以用图15-1表示。图 3-1 幅度解调的电路模型 图 3-2 幅度解调中的频谱搬移 图15-2所示为频谱搬移过程,其中(a)图为输入调幅信号的频谱(设为AM信号),(b)图为解调输出信号的频谱。由图可见,输出信号频谱相对输入信号频谱在频率轴上搬移了一个载频频量(频谱线性搬移)。另外,应注意用于解调的相干载波信号必须与所收到的调幅波载波严格同步

42、,即保持同频同相,否则会影响检波性能。因此这种检波方式称为同步检波(相干解调)。虽然图15-1所示的电路在原理上适用于AM、DSB、SSB信号的解调,但对AM信号而言,因为其载波分量未被抑制,不必另外加相干载波信号,而可以直接利用非线性器件的频率变换作用解调(例如二极管检波),这种解调称为包络检波,也可称为非同步检波或非相干解调。对于DSB、SSB信号,其波形包络不直接反映调制信号的变化规律,所以不能采用包络检波器解调,只能采用同步检波。二极管峰值包络检波电路主要的形式为二极管串联型,如图15-3所示。串联型是指二极管与信号源、负载三者串联,图中RLC为检波负载,同时也起低通滤波作用。一般要求输入信号的幅度为0.5V以上,所以二极管处于大信号(开关)工作状态,故又称为大信号检波器。图 3-3 大信号检波电路当检波器输入高频信号时,载波正半周二极管导通,并对负载电容C充电,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号