单片机的多功能作息时间控制系统毕业设计.doc

上传人:仙人指路1688 文档编号:4147445 上传时间:2023-04-07 格式:DOC 页数:39 大小:457.50KB
返回 下载 相关 举报
单片机的多功能作息时间控制系统毕业设计.doc_第1页
第1页 / 共39页
单片机的多功能作息时间控制系统毕业设计.doc_第2页
第2页 / 共39页
单片机的多功能作息时间控制系统毕业设计.doc_第3页
第3页 / 共39页
单片机的多功能作息时间控制系统毕业设计.doc_第4页
第4页 / 共39页
单片机的多功能作息时间控制系统毕业设计.doc_第5页
第5页 / 共39页
点击查看更多>>
资源描述

《单片机的多功能作息时间控制系统毕业设计.doc》由会员分享,可在线阅读,更多相关《单片机的多功能作息时间控制系统毕业设计.doc(39页珍藏版)》请在三一办公上搜索。

1、毕业设计(论文)报告专业名称: 电气自动化技术 设计课题: 单片机的多功能作息时间设计毕业设计(论文)任务书毕业设计(论文)题目: 单片机的多功能作息时间设计毕业设计(论文)的内容要求:1作息时间能控制电铃 2作息时间能启动和关闭放音机 单片机作息时间控制的功能: 使用4位七段显示器来显示现在的时间。 显示格式为“时分” 由LED闪动来作秒计数表示 具有4个按键来作功能设置,可以设置现在的时间及显示定时设置时间 一旦时间到则发出一阵声响,同时继电器启动,可以控制放音机开启和关闭。指导教师(签名): 系主任: 年 月 摘 要 本设计详细介绍了利用AT89C51单片机设计时间控制器的方法。该时间控

2、制器是以AT89C51单片机为核心,扩展一片XICOR公司的X5045组成的小系统,控制一路继电器:可以设定一天中的时间,设定继电器的开启时间和关闭时间,可以清除不需要的定时,能够紧急启动:所有的设定均通过键盘实现,按键具有连击功能,每个状态都有指示灯提示。我们设计的作息时间控制是用单片机实现的,是为了更好的对时间控制智能化。时间控制器包括硬件和软件。硬件部分包括继电器,存储器和显示器接口芯片。软件部分,主要是主程序设计。软硬件结合在一起,先调试子程序,然后逐级叠加调试,最后系统调试通过。时间控制系统可以准确的显示时间,在定时时间到时发出悦耳的铃声提醒同学们按时上下课。毕业设计开题报告一、课题

3、设计(论文)目的及意义通过收集相关资料,方案的比较确定,有关数据的计算及各元件参数的确定,电路图纸的设计绘制,论文的撰写等有关过程深化和综合了基础课、专业课,熟悉小型系统的设计全过程,掌握逆变电源的设计步骤及设计方法,深入进行与本专业有关的基本设计训练,培养分析问题、解决问题的能力。通过这次设计,深入了解本专业及相关专业的知识,从而巩固了所学的专业基础知识,并培养了独立思考的能力,更有助于我们提高理论知识的学习与掌握,提高动手能力,在设计过程中尽可能联系实际生活,使系统的设计指标达到预定指标,并兼顾经济合理的要求,并为以后工作和学习打下坚实的基础。二、课题设计(论文)提纲(1)收集相关资料并仔

4、细研读和思考。(2)提出几种设计方案,对提出的设计方案进行比较和论证,确定最佳设计方案。(3)对设计方案进行数学建模,通过相关数学推导计算,确定相关元器件的参数及型号。(4)硬件电路的设计与调试。(6)整机连调及性能测试。(7)整理资料,编写设计论文。三、课题设计(论文)思路、方法及进度安排(1)针对现实中的问题提出问题。(2)对问题进行分析整理并与所学课程联系,通过所学知识提出解决问题的可行方案。(3)在所提出的方案中,筛选出优化方案。(4)确定需要选购的元器件。(5)根据所设计原理图焊接电路。(6)设计软件程序并调试硬件电路。参考文献 1 林华兵编著.MCS-51单片机原理及应用.武汉:华

5、中科技大学出版社,2003.62 先锋工作室编著.单片机程序设计实例.清华大学出版社,2003.13 陈明荧编著.8051单片机课程设计实训教材.清华大学出版社,2003.34 王晓明、曾红编著.单片机教程.东北大学出版社,2001.125 张洪润、蓝清华编著.单片机应用技术教程.清华大学出版社,1997.116 求是科技、勒达编著.单片机应用系统开发实例导航.人民邮电出版社,2003.107 南建辉、熊鸣、王军茹编著.MCS-51单片机原理及应用实例.清华大学出版社,2004.38 苏凯、刘庆国、陈国平编著.MCS-51系列单片机系统原理与设计.冶金工业出版社,2003.39 白驹珩、雷晓平

6、编著.单片计算机及其应用.成都:电子科技大学出版社,1997.1210 徐爱钧 彭秀华编著.单片机高级C51应用程序设计.电子工业出版社,1998.611 李东生、张勇、许四毛编著. 99SE电路设计技术入门与应用.北京:电子工业出版社,2002.1212 王勇、陈爱弟、蔡明军、任安宏编著. 98实用指南.西安:西安电子科技大学出版社,1999.713 袁涛编著.单片机C高级语言程序设计及其应用.清华大学出版社,2001.10目录摘要3毕业设计开题报告 4参考文献 5第一章 总体设计方案 71.1 芯片比较71.2 总体设计及设计原理14第二章 硬件设计 142.1 单片机部分142.2 存储

7、器部分182.3 显示部分272.4电源与复位电路部分 282.5 电铃和继电器部分 292.6 按键部分 30第 三 章 软 件 设 计 3131 主程序设计 313. 2 子程序设计 31第四章 硬件设计 33第五章 系统安装与调试 34结束语 35第一章 总体方案设计1. 1 芯片比较1.1.1 单片机选型 单片机厂商琳琅满目,产品性能各异。常用的单片机有很多种:Intel8051系列、Motorola和M68HC系列、Atmel的AT89系列、台湾Winbond(华邦)W78系列、荷兰Pilips的PCF80C51系列、Microchip公司的PIC系列、Zilog的Z86系列、Atm

8、el的AT90S系列、韩国三星公司的KS57C系列4位单片机、台湾义隆的EM-78系列等。我们最终选用了ATMEL公司的AT89C52单片机。AT89C52是美国ATMEL公司生产的低电压,高性能CMOS8位单片机,片内含8Kbytes的可反复擦写的只读程序存储器(PEROM)和256bytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度、非易失性存储技术生产,与标准MCS-51指令系统及8052产品引脚兼容,片内置通用8位中央处理器(CPU)和FLASH存储单元, 功能强大AT89C52单片机适用于许多较为复杂控制应用场合。1.1.2显示器接口芯片的选择 LED显示器接口芯

9、片的选择常用的显示器接口芯片有CD4511,CD4513,MC14499,8279,MAX7219,74HC164等,它们的功能有:1.CPU接受来自键盘的输入数据,并作预处理;2.数据显示的管理和数据显示器的控制。CD4511是BCD锁存,7段译码,驱动器,但在显示6和9时,显示为b和q,不是很好看。CD4513是BCD锁存,7段译码,驱动器(消隐),但现在市面上不好买。MC14499为串行输入BCD码十进制译码驱动器,用它来构成单片机应用系统的显示器接口,可以大大减少I/O口线的占用数量。但是,由片内震荡器经过四分频的信号,经位译码后只能提供4个位控信号,使信号的采集受到限制;并且,MC1

10、9944的价格偏高,也不经济。同样,8279为INTEL公司生产的通用键盘/显示器接口芯片,其内部设有16*8显示数据RAM,若采用8279管理键盘和显示器,可以减少软件程序,从而减轻主机的负担,但我们同时也发现,由于其功能比较强大,不可避免将会使外围设备与操作过程复杂化,同时价格比较贵。对比一下MAX7219和74HC164其占用资源少,且不需复杂的驱动电路。但MAX7219虽然比较好用,且一片能驱动四个数码管,但对于我们设计的系统来说,不需要很多数码管,此外MAX7219相对74HC164的价格也比较贵,所以我们最终选用74HC164,下面对MAX7219作一下介绍。特点: (1) 采用3

11、线串行接口传送数据;(2) 内部有8字节显示静态RAM和6个特殊功能寄存器,相当于14个字节的RAM单元。它们是可寻址的,即可以有选择的任意写入;(3) 只需一个外部电阻即可调节LED的段电流,并且允许程控方式LED通电的占空比而可方便的调节LED显示的亮度,或用于模拟亮度显示;(4) 可LED显示器的扫描个数;(5) 有不译码和B码两种显示模式,这种选择可做到位控,即各LED显示器可以有不同的显示方式:译码或不译码;(6) 含硬件动态扫描显示控制,可设置低功耗方式,可进行图条显示。引脚图(如图2-1) 说明:引脚名称作用1DIN串行数据输入。在CLK上升沿时,数据被装入内部16位移位寄存器。

12、2, 3, 58,10, 11DIG0DIG7八个数字驱动器线路,来自共阴极显示器的反向电流。MAX7219当关闭的时候拉位输出到V+. 当关闭的时候MAX7221的位驱动器是高阻抗状态。4, 9GND地(两个GND引脚必须被连接在一起)12LOAD装载数据输入。串行数据的最后16位被锁存在LOAD的上升沿。CS片选输入。当/CS是低电平时穿行数据被装载到移位寄存器中。在/CS上升沿时串行数据的最后16位被锁存。13CLK串行时钟输入。10MHz的最大比率。在CLK上升沿时,数据被转移到内部移位寄存器。在CLK下降沿时,数据从DOUT输出。在MAX7221中只有/CS是低电平时CLK输入被激活

13、。1417,2023SEGASEG G,DP七段驱动和小数点驱动电源电流显示。在MAX7219中,当段驱动器被关闭,它就被接到地。当关闭以后MAX7221的段驱动器成高阻状态。18ISET通过一只电阻器(RSET)连接VDD来设置最高段电流(查阅选择RSET电阻器部分)。19V+正供给电压。连接到+5V。24DOUT串行数据输出。进入DIN的数据16.5个时钟周期以后在DOUT有效。这个引脚常被用来链接MAX7219/MAX7221,没有高阻状态。A.工作原理简介a.数据(含地址)接收 MAX7219采用串行寻址方式,在传送的串行数据中包含有RAM的地址。按照时序的要求,单片机将16位二进制数

14、逐位发送DIN端,在CLK上升延到来之前DIN必须有效,在CLK的每个上升延,DIN被串行逐位移入MAX7219内部的16位穿行寄存器中。设最先移入的数据是D15,最后移入的数据是D0,则移入16位串行寄存器的数据是D15-D0。为了有选择的将数据写入8个显示RAM或6个特殊功能寄存器,D0D15中,D8D11四位作为RAM和特殊功能寄存器的地址,D0D7作为写入显示数据或控制字。与并行数据传送相比,MAX7219串行接收D0D15并存放到16位串行寄存器中的过程,相当于并行传送中,将并行数据和地址送到数据和地址总线上的过程。数据装载 16位接收寄存器将收到的D0D7位数据写入RAM或特殊功能

15、寄存器是在数据装载信号控制下完成的。图3-8是MAX7219的数据接收装载(写入)时序图,由图可知,LOAD必须在15个CLK下降延前由高变低,在16个CLK同时或之后由低变高(上升延)。在LOAD的上升延,8位数据D0D7写入以4位二进制数D8D11位地址的RAM或特殊功能寄存器中。b.显示扫描 当显示模式设定后,写入显示RAM的数据将在控制器的控制下,按设定的显示模式,以动态扫描方式进行显示。MAX7219内部显示RAM及特殊功能寄存器显示RAM(地址*1*8)地址为*1H的RAM数据控制接D0引脚的显示器,地址为*2H的RAM数据控制接D1引脚的显示器。B.译码方式寄存器(地址:*9H)

16、该寄存器的8位二进制数的各位值分别控制着8个LED显示器的译码方式。当高电平时选择BCD-B码译码模式,当低电平时选择不译码模式。B码译码的显示自行与现实数据的关系如下:b.显示数据(十六进制) 0 1 2 3 4 5 6 7 8 9 A B C D E FB码字型 0 1 2 3 4 5 6 7 8 9 E H L P *其中,*代表全灭。小数点不译码,它由显示数据的D7位控制。C.扫描界限寄存器(地址:*BH)该寄存器的D0D3位数据设定值为07,设定值表示显示器动态扫描个数为18。D.停机寄存器(地址:*CH)当位D0=0时,MAX7219处于停机状态;当D0=1时,处于正常工作状态。显

17、示测试寄存器(地址:*FH)当位D0=0时,MAX7219按设定模式正常工作;当D0=1时,处于测试状态。在该状态下,不管MAX7219处于什么模式,全部LED将按最大亮度接通显示。亮度寄存器(地址:*AH)及两度的调解或控制亮度可通过硬件和软件两种方法调解或控制。1.1.3存储器的选择 为了改善主CPU的资源与时序的分配,我们对AT89C51进行串行数据存储器的扩展。常用的存储芯片有很多,如AT93C46/56/66,X5045。经过比较选择,最终选用了XICOR公司的X5045。 X5045把三种常用的功能:看门狗定时器,电压控制和EEPROM组合在单个封装之内。这种组合降低了系统的成本并

18、减少了对电路板空间的要求。看门狗定时器对微控制器提供了独立的保护系统。低VCC检测电路可以保护系统免受低电压的影响,同时X5045是串行EEPROM 具有简单的三总线工作的串行外设接口,是一种有独特功能的高性能价格比存储器件。 AT93C46/56/66是ATMEL公司推出的低功耗、低电压电可擦除的可编程只读存储器。它采用CMOS技术和Fairchild Semiconductor公司的Mi-croWire工业标准3线串行接口,具有1Kb/2kB/4kB的容量,并可通过ORG管脚配置成128*8/256*8/512*8或64*16/128*16256*16等结构。该系列存储器可靠性高,能够重复

19、写100万次,数据可以保存100年不丢失;采用8脚PDIP/SOIC封装和14脚SOI封装(SOI封装为JEDEC和EIAJ标准),与并行的EEPROM相比,AT93C46/56/66可大大节省印制板空间,且接线简单,因而在多功能的精密测试仪中具有广阔的前途。引脚功能CS:片选信号。高电平有效,低电平时进入等待模式。在连续的指令之间,CS信号必须持续至少250ns的低电平,才能保证芯片正常工作。CLK:串行时钟信号。在CLK的上升沿,操作码、地址和数据位进入器件或从器件输出。在发送序列时,CLK最好不停止,以防止读/写数据的错误。DI:串行数据输入。可在CLK的同步下输入开始位、操作码、地址位

20、和数据位。DO:串行数据输出。在CLK同步下读周期时,用于输出数据;而在地址擦/写周期或芯片擦/写周期时,该端用于提供忙/闲信息。VSS:接地。VCC:接5V电源。ORG:存贮器构造配置端。该端接VCC或悬空时,输出为16位;接GND时,输出为8位。指令及时序A.地址擦指令(ERASE)该指令用于强迫指定地址中所有数据位都为“1”。一旦信息在DI端上被译码,就需使CS信号保持至少250ns的低电平,然后将CS置为高电平,这时,DO端就会指示“忙”标志。DO为“0”,表示编程正在进行;DO为“1”,表示该指定地址的寄存器单元已擦完,可以执行下一条指令。B.擦/写允许指令(EWEN)由于在上电复位

21、后AT93C46/56/66首先将处于擦写不允许状态。故该指令必须在所有编程模式前执行,一旦该指令执行后,只要外部没有断电就可以对芯片进行编程。C.地址写指令(WRITE)写指令时,先写地址,然后将16位的或8位数据写入到指定地址中。当DI端输出最后一个数据位后,在CLK时钟的下一个上升沿以前,CS必须为低,且需至少保持250ns,然后将CS置为高电平。需要说明的是:写周期时,每写一个字节需耗时4ms。D.地址读指令(READ)读指令用于从指定的单元中把数据从高位到低位输出至DO端,但逻辑“0”位先于数据位输出。读指令在CLK的上升沿触发,且需经过一段时间方可稳定。为防止出错,建议在读指令结束

22、后,再输出2-3个CLK脉冲。E.芯片擦指令(ERAL)该指令可将整个存贮器阵列置为,其它功能与地址擦指令相同。F.芯片写指令(WRAL)该指令可将命令中指定的数据写入整个存贮器阵列,其它功能与地址写指令相同。该指令周期所花费时间的最大值为30ms。G.擦/写禁止指令(EWDS)使用该指令可对写入的数据进行保护,操作步骤与擦/写允许指令相同。1.1.4 继电器的选择 继电器是我们生活中常用的一种控制设备,通俗的意义上来说就是开关,在条件满足的情况下关闭或者开启。继电器的开关特性在很多的控制系统尤其是离散的控制系统中得到广泛的应用。从另一个角度来说,由于为某一个用途设计使用的电子电路,最终或多或

23、少都需要和某一些机械设备相交互,所以继电器也起到电子设备和机械设备的接口作用。最常见的继电器要数热继电器,通常使用的热继电器适用于交流50Hz、60Hz、额定电压至660V、额定电流至80A的电路中,供交流电动机的过载保护用。它具有差动机构和温度补偿环节,可与特定的交流接触器插接安装。 时间继电器也是很常用的一种继电器,它的作用是作延时元件,通常它可在交流50Hz、60Hz、电压至380V、直流至220V的控制电路中作延时元件,按预定的时间接通或分断电路。可广泛应用于电力拖动系统,自动程序控制系统及在各种生产工艺过程的自动控制系统中起时间控制作用。 在控制中常用的中间继电器通常用作继电控制,信

24、号传输和隔离放大等用途。此外还有电流继电器用来限制电流、电压继电器用来控制电压、静态电压继电器、相序电压继电器、相序电压差继电器、频率继电器、功率方向继电器、差动继电器、接地继电器、电动机保护继电器等等。正是有了这些不同类型的继电器,我们才有可能对不同的物理量作出控制,完成一个完整的控制系统。 除了传统的继电器之外,继电器的技术还应用在其他的方面,比如说电机智能保护器是根据三相交流电动机的工作原理,分析导致电动机损坏的主要原因研制的,它是一种设计独特,工作可靠的多功能保护器,在故障出现时,能及时切断电源,便于实现电机的检修与维护,该产品具有缺相保护,短路、过载保护功能,适用于各类交流电动机,开

25、关柜,配电箱等电器设备的安全保护和限电控制,是各类电器设备设计安装的优选配套产品。该技术安装尺寸、接线方式、电流调整与同型号的双金属片式热继电器相同。是直接代替双金属片式热继电器的更新换代的先进电子产品。而其真正的原理还是继电器技术。继电器技术发展到现在,已经和计算机技术结合起来,产生了可编程控制器的技术。可编程控制器简称作PLC。它是将微电脑技术直接用于自动控制的先进装置。它具有可靠性高,抗干扰性强,功能齐全,体积小,灵活可扩,软件直接、简单,维护方便,外形美观等优点;以往继电器控制的电梯有几百个触点控制电梯的运行。有一个触点接触不良,就会引起故障,维修也相当麻烦,而PLC控制器内部有几百个

26、固态继电器,几十个定时器/计数器,具备停电记忆功能,输入输出采用光电隔离,控制系统故障仅为继电器控制方式的10%。正因为如此,国家有关部门已明文规定从1997年起新产电梯不得使用继电器控制电梯,改用PLC微电脑控制电梯。 可以看出,继电器技术在日常生活中无所不在,而且和电脑的紧密结合更加增强了它的活力,使得继电器为我们的生活更好地服务。 1. 2总体设计及系统原理经比较我们选定单片机芯片为AT89C52,存储器芯片为X5045。在确定系统的大体形式之后,画出本系统的结构布局,电路原理如图2-2所示。第二章硬件设计2. 1 单片机部分2.1.1 AT89C52特点: 与MCS-51产品指令和引脚

27、完全兼容 8K字节可重擦写FLASH闪存 1000次擦写周期 全静态操作:0Hz-24MHz 三级加密程序存储器 256X8字节内部RAM 32个可编程I/O口线 3个16位定时/计数器 8个中断源 可编程串行UART通道 低功耗空闲和掉电模式功能特性概述: AT89C52提供以下标准功能:8K字节FLASH闪存,256字节内部RAM,32个I/O口线,3个16位定时/计数器,一个6向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。同时,AT89C52可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU工作,但允许RAM,定时/计数器,串行通信口及中断系

28、统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其他所有部件工作直到下一个硬件复位。AT89C52的芯片管脚图如图3-1引脚功能说明:VCC电源电压GND地P0口P0口是一组8位漏极开路型双向I/O口,也即地址/数据总线复用口。作为输出口用时,每位能吸收电流的方式驱动8个TTL逻辑门电路,对端口P0写“1”时,可作为高阻抗输入端用。在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期间激活内部上拉电阻。在FLASH编程时,P0口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上拉电阻。P1口P1口是一个带内部上拉电阻的8位双向I/

29、O口,P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输出口。作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流。与AT89C51不同之处是,P1.0和P1.1还可分别作为定时/计数器2的外部计数输入(P1.0/T2)和输入(P1.1/T2EX),参见下表。FLASH编程和程序校验期间,P1接收低8位地址。P1.0和P1.1的第二功能引脚号功能特性P1.0T2(定时/计数器2外部计数脉冲输入),时钟输出P1.1T2EX(定时/计数2捕获/重装载触发和方向控制)P2口P2是一个带内部上拉电阻的8位

30、双向I/O口,P2的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对端口P2写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口,作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流。在访问外部程序存储器或16位地址的外部数据存储器(例如执行MOVXDPTR指令)时,P2口送出高8位地址数据。在访问8位地址的外部数据存储器(如执行MOVXRI指令)时,P2口输出P2锁存器的内容。FLASH编程或校验时,P2亦接收高位地址和一些控制信号。 P3口P3口是一组带有内部上拉电阻的8位双向I/O口。P3口输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。

31、对P3口写入“1”时,它们被内部上拉电阻拉高并可作为输入端口。此时,被外部拉低的P3口将用上拉电阻输出电流。 P3口除了作为一般的I/O口线外,更重要的用途是它的第二功能,如下表所示:端口引脚第二功能P3.0RXD(串行输入口)P3.1TXD(串行输出口)P3.2INTO(外中断0)P3.3INT1(外中断1)P3.4TO(定时/计数器0)P3.5T1(定时/计数器1)P3.6WR(外部数据存储器写选通)P3.7RD(外部数据存储器读选通)此外,P3口还接收一些用于FLASH闪存编程和程序校验的控制信号。 RST复位输入。当振荡器工作时,RST引脚出现两个机器周期以上高电平将是单片机复位。 A

32、LE/PROG当访问外部程存储器或数据存储器时,ALE(地址锁存允许)输出脉冲用于锁存地址的低8位字节。一般情况下,ALE仍以时钟振荡频率的1/6输出固定的脉冲信号,因此它可对外输出时钟或用于定时目的。要注意的是:每当访问外部数据存储器时将跳过一个ALE脉冲。对FLASH存储器编程期间,该引脚还用于输入编程脉冲(PROG)。 如有必要,可通过对特殊功能寄存器(SFR)区中的8EH单元的D0位置位,可禁止ALE操作。该位置位后,只有一条MOVX和MOVC指令才能将ALE激活。此外,该引脚会被微弱拉高,单片机执行外部程序时,应设置ALE禁止位无效。 PSEN程序储存允许(PSEN)输出是外部程序存

33、储器的读选通信号,当AT89C52由外部程序存储器取指令(或数据)时,每个机器周期两次PSEN有效,即输出两个脉冲,在此期间,当访问外部数据存储器,将跳过两次PSEN信号。 EA/VPP外部访问允许,欲使CPU仅访问外部程序存储器(地址为0000H-FFFFH),EA端必须保持低电平(接地)。需注意的是:如果加密位LB1被编程,复位时内部会锁存EA端状态。 如EA端为高电平(接Vcc端),CPU则执行内部程序存储器的指令。 FLASH存储器编程时,该引脚加上+12V的编程允许电源Vpp,当然这必须是该器件是使用12V编程电压Vpp。2.1.2 单片机硬件资源分配P24 连接按键P25 连接按键

34、P26 连接按键P27 连接按键P34 连接蜂鸣器P35 接继电器P14 连接X5045的SO端P15 连接X5045的/CS端P16 连接X5045的CLK端P17 连接X5045的SI端2. 2 存储器部分 在上一章我已选定了存储器芯片X5045,下面对其作进一步的介绍:特点: 可编程的看门狗定时器上电复位及低VCC检测,即在上电和VCC低于检测门限时,输出复位信号。输出复位高电平有效,直至VCC=1V复位信号仍有效SPI接口方式,最高可达1MHZ的串行时钟频率512*8位串行EEPROM低功耗CMOS,3mA工作电流,10uA备用电流电源电压:2.7V-5.5V分块锁定,可保护1/4,1

35、/2或所有EEPROM列防止偶然性写保护高可靠性,数据可保存100年,每字节可擦除次数可达到10万次可编程的复位门限。需要加高电压(15-18V加在WP引脚)及一个专门的时序8引脚小型DIP封装图 (如图3-2)引脚说明: CS(1):片选输入 SO(2):串行输出 SI(3):串行输出 SCK(4):串行时钟输入 WP(5):写保护输入 Vss(6):接地 Vcc(7):电源电压 RESET(8):复位输出使用说明:串行输出(SO)SO是一个推/拉串行数据输出引脚,在读周期时间内,数据从这个引脚输出,串行时钟脉冲下降沿时数据输出。串行输入(SI)SI是串行数据输入引脚,所有的操作码,字节,地

36、址及数据都通过这个引脚写入存储器,串行时钟脉冲上升沿时,数据被锁存。串行时钟(SCK)串行时钟控制串行总线为数据的输入和输出计时,SI引脚的操作码,地址或数据在时钟输入上升沿时被锁存,SO引脚的数据在时钟输入上升沿时被改写。片选(/CS) 当/CS为高电平时,X5043/45被检测,SO输出引脚处于高阻抗状态,除非内部写操作在进行中的时候,X5045将处于后备电源模式。/CS为低电平时,可以使X5943/45处于工作电源模式,应特别注意,在电源上电以后,需要在开始任何操作以前完成/CS引脚上高电平到低电平的转换。写保护(/WP) 当/WP为低电平时,对于X5045不能完成非易失性写操作,但是在

37、其他方面工作正常。当/WP被拉成高电平时,所有的功能,包括非易失性写操作都能正常工作。当/WP变成高电平,/CS仍然是低电平时,将中断对X5045的写操作,如果内部写周期已经开始,/WP变成低电平将对写操作没有影响。复位(RESET) X5045的RESET分别工作在高电平/低电平,对外输出一直工作到VCC降至最小电压以下,将一直工作200ms直到VCC升高大于最小电压。如果看门狗定时时间已定,/CS保持高电平或低电平的时间超过看门狗的定时时间, RESET也同样有效。当/CS下降沿时可使看门狗定时器复位。工作原理 X5045是设计成直接与许多微控制器系列的同步串行外设接口(SPI)相接的51

38、2*8EEPROM。X5045包括一个8位指令寄存器,可以通过SI输入来访问,数据在SCK上升延由时钟同步输入,在整个工作期间内,/CS必须低电平且/WP输入必须是高电平。复位电源:给X5045上电将使复位电路有效,这个电路使RESET引脚有效,RESET可以阻止系统微处理机在不充足的电压或振荡器稳定之前开始操作,当VCC超过装置的Vtrip200ms(理论值)电路将解除RESET,允许资料处理机开始处理代码。设定Vtrip电压时序(VCC=要设定的值) 低电压控制: 在操作过程中,X5045监测VCC标准并检测RESET,如果提供的电压低于预先设置的最小Vtrip值,在电源供电不足或节电状态

39、, RESET会发信号阻止微处理机操作, RESET信号有效一直到电压降至1V。并且仍有效到VCC恢复并超过Vtrip200ms。看门狗定时: 看门狗电路通过检测WDI输入来监测微处理机的工作情况,微处理机应定期切换/CS/WDI引脚以防止RESET信号有效,在看门狗定时时间终止之前应完成/CS/WDI引脚从高电平到低电平的切换。状态寄存器的两种非易失性控制位的状态决定看门狗的定时时间,微处理机可以改变看门狗的位,如果微处理机没有作用,看门狗定时器的控制位将不会改变,甚至在所有电源不能供电的状态下。VCC入口复位程序: X5045载有标准的VCC初始电压Vtrip,在正常的操作和存储条件下,这

40、个值将不能改变,然而,在应用过程中有的地方初始电压不一定非常准确或需要更高精度的初始电压,X5045的入口将被调整。使用高电压控制信号。设置Vtrip值: 这个时序常用来把Vtrip值设置成更高的电压值,例如:当前Vtrip值为4.4V,新的值为4.6V,次程序将直接进行转换。如果新设置的值低于当前值,在设置新值之前必须先复位。设置新的Vtrip值,把理想的初始电压值加到VCC引脚上,给/WP引脚加上编程电压Vp,发送WREN指令,接着写数据00H到地址01H,在写操作时/CS变成高电平,启动Vtrip编程时序,当/WP变成低电平时完成操作。复位初始电压: 此时序常被用来把Vtrip设置成原始

41、电压。例如:如果当前Vtrip值为4.4V,新的Vtrip值必须为4.0V,然而Vtrip需要被复位。当Vtrip值被复位以后,新的Vtrip值将低于1.7V。这个程序常用来把电压设置成更低的值。复位Vtrip,把至少3V的电压加到VCC引脚上,给/WP引脚加上编程电压Vp,发送WREN指令,接着写数据00H到地址03H,在写操作时/CS变成高电平,启动Vtrip编程时序,当/WP变成低电平时完成操作。复位门电压电路(VCC3V,/WP=1518V)SPI串行存储: 芯片的存储部分是CMOS串行EEPROM排列及Xicor的分块锁存保护。这个排列在内部被作为8位指令寄存器。该装置具有SPI接口

42、,软件协议可以通过四条总线进行操作。 该芯片利用Xicor的所有的指令写单元,可以提供每字节擦写次数最少为100万次,数据可最少保存100年。 该芯片被设计成直接连接许多通用微处理机的SPI接口。 该芯片包括一个8位的指令寄存器来控制该装置的操作。指令代码通过SI输入写入该装置。有两条写指令需要指令字节,有两条读指令需要指令字节开始数据的输出,剩余的指令需要一条字节,一个八位的地址,数据字节。所有的指令,地址和数据位都需要SCK输入计时,所有的指令,地址和数据都首先被转换成MSB。时钟和数据定时: SI引脚的输入数据在/CS变成低电平以后,SCK的第一个上升沿时被锁存,SO上的数据在SCK下降

43、沿时被输出,SCK是固定的,允许使用者终止适中,也可以重新开启恢复操作,在整个操作过程中/CS必须保持低电平。X5045的全部指令名,指令格式和操作说明如下表所示X5045指令集指令指令格式操作说明WREN00000110设置写使能锁存器,允许写操作WRDI00000100设置写使能锁存器,禁止写操作RDSR00000101读状态寄存器WRSR00000001写状态寄存器,块锁定位WRITE0000A8010把数据写入开始所选地址中READ0000A8011从开始所选地址中读出数据指令寄存器可以通过SI输入来访问,所用指令,地址与数据都以MSB在前的方式传送。写使能锁存器 该装置包含一个写使能

44、锁存器,这个锁存器在写操作开始之前必须先设置。WREN指令可以设置锁存器,WRID指令可以使锁存器复位,在上电以后,完成一个有效的字节,页或者是状态寄存器写周期,锁存器将自动复位。如果/WP变成低电平锁存器也将复位,当发布WREN,WRDI,RDSR命令发送字节地址和数据是没有必要的。(图3-10)写使能/不能锁存时序 状态寄存器: 状态寄存器包括四个非易失性控制位,两个易失性状态位。控制位可以设置看门狗定时器的操作,存储块锁存保护,状态寄存器被设计成“状态记录员”。状态寄存器(缺省状态为30H)7654321000WD1WD0BL1BL0WELWIP写入程序位(WIP)是一个易变性的、只读位,指示装置的是否忙于内部非易变性写操作。使用RDST指令可以使WIP位被读出。当设置为1时,非易变性写操作在进行中,当设置为0时,进行中没有写操作。 写使能锁存位(WEL)指示“写使能”锁存的状态。当WEL为1时,锁存器被置位;当WEL为0时,锁存器被复位。WEL是一个易变性的、只读位。WREN指令可以设置WEL位,WROS指令可以使WEL位复位。 块锁存位BL0和BL1,设置块锁定保护的标准。这些非易变位可以用WRSR指令编程,允许使用者保护存储器序列的1/4,1/

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号