模拟实训MPW流片报告并联再生锁存比较器.doc

上传人:仙人指路1688 文档编号:4149372 上传时间:2023-04-07 格式:DOC 页数:56 大小:5.39MB
返回 下载 相关 举报
模拟实训MPW流片报告并联再生锁存比较器.doc_第1页
第1页 / 共56页
模拟实训MPW流片报告并联再生锁存比较器.doc_第2页
第2页 / 共56页
模拟实训MPW流片报告并联再生锁存比较器.doc_第3页
第3页 / 共56页
模拟实训MPW流片报告并联再生锁存比较器.doc_第4页
第4页 / 共56页
模拟实训MPW流片报告并联再生锁存比较器.doc_第5页
第5页 / 共56页
点击查看更多>>
资源描述

《模拟实训MPW流片报告并联再生锁存比较器.doc》由会员分享,可在线阅读,更多相关《模拟实训MPW流片报告并联再生锁存比较器.doc(56页珍藏版)》请在三一办公上搜索。

1、东南大学模拟实训MPW流片报告 课题名称: 预放大再生比较器设计 姓名: 学号: 指导老师: 摘要比较器是电子系统中应用较为广泛的电路之一。比较器的设计以开环高增益放大器的设计为基础。虽然和运算放大器相比,比较器的应用范围相对狭窄,但比较器仍在很多应用中不可或缺,尤其在模数转换器(Analog-to-digital converters,简称 ADC)中。比较器作为流水线型ADC的关键模块,其速度、功耗等性能对整个模数转换器的速度和功耗都有着至关重要的影响。在各种比较器结构中,预放大再生比较器速度快、功耗低、失调电压小,被广泛应用于高速比较器。本文基于预放大再生理论,采用 TSMC 3.3V

2、0.35m CMOS 工艺,设计一种适用于流水线型 ADC 的高速低功耗比较器电路。该比较器由前置放大器,比较器和SR锁存电路构成。经过Cadence软件下的Virtuoso平台对电路进行前仿真,比较器工作电压为3.3V,共模输入电压1.6V,在500MHZ的时钟频率下,能够实现精度为30uV的比较,功耗为5.6mW,传输时延为4ns,翻转电压0.4mV。关键词:比较器,预放大锁存,高速低功耗AbstractComparator is one of the most important units widely used in electronic systems. The design of

3、 a comparator is based on loop gain amplifier. Compared with amplifiers, comparators are not that widely used, but it is really necessary especially in Analog-to-digital converters (ADC). The comparator is a crucial part of ADC. Its speed and power have great impact on the characteristic of the whol

4、e ADC. Being one of various architectures, preamplifier-latch is widely used as high-speed comparator due to its high-speed, low-power and small offset voltage. Based on preamplifier-latch comparator, adopted TSMC 0.13m CMOS process, a high-speed, low-power comparator applied for pipelined-ADC is pr

5、oposed in this paper. This comparator consists of three blocks:pre-amplifier, comparator and SR latch. The pre-simulations use Virtuoso simulation of Cadence, the comparators work voltage is 1.8V, and common input voltage is 1.6V, the simulation results indicate that the resolution of the comparator

6、 is 30uV, transmission delay is less than 4ns and power dissipation is about 5.6mW under the 500MHZ clock.Key Words: Comparator, Preamplifier-latch, High-speed low-power目录摘要IAbstractII第一章 绪论11.1 背景11.2 本文的研究内容和结构安排1第二章 比较器电路的基本模型22.1 比较器电路的系统参数分析22.1.1 主要性能参数32.1.2 比较器静态分析52.1.3 比较器动态特性62.2 比较器的电路结构

7、与分析模型72.2.1 开环比较器82.2.2 离散时间比较器92.2.3 高速比较器132.3 几种常见的比较器结构152.3.1 电阻分配式比较器152.3.2 差分对比较器162.3.3电荷分配型比较器162.4 小结17第三章 高速低功耗比较器设计183.1 前置放大器设计183.1.1 二极管负载差分放大器183.1.2 差分放大器的级联223.2 锁存比较器的结构243.2.1 两种锁存比较器的结构对比243.2.2 锁存器优化263.3 输出缓冲级设计283.4 比较器整体结构和参数303.5 小结31第四章 比较器电路功能仿真324.1 比较器的逻辑仿真324.2 比较器的速度

8、与精度334.3 比较器的传输延迟354.4 比较器的翻转电压374.5 比较器的功耗384.6 小结38第五章 比较器的版图设计和后仿405.1 比较器的版图设计405.2 比较器的版图验证445.3 比较器的后仿真455.4 小结47第六章 总结和心得48致谢50参考文献51第一章 绪论1.1 背景从国际和国内发展情况来看,比较器的研究趋势就是高速度、低功耗和高温度等。比较器的结构研究主要集中在多级放大的比较器、可再生比较器和全差分比较器。除了实现比较器的核心结构,越来越多的结构都会采用一些其他模块,比如前置放大器,来降低回踢噪声和失调电压;采样电容,来抵消失调电压等等。还有,在高速应用时

9、,采用瞬时短路法,使得比较器迅速恢复。基于速度及功耗问题,本文重点研究比较器高速度和低功耗的实现,选用合适的比较器结构,并对比较器的核心模块进行优化分析。该比较器采用预防大再生锁存比较器结构,既能够满足高速度的要求,又能实现低功耗。同时,由于前置放大器的优化,降低了比较器电路的失调电压,提高了比较器的精度。1.2 本文的研究内容和结构安排为了满足Flash ADC对比较器速度的要求,需要设计一个高速低功耗比较器,因为比较器作为ADC电路中的核心电路,比较器的功耗对整个Flash ADC的整体功耗有重要影响。本文的主要任务,是采用TSMC 0.35um CMOS工艺,设计一个高速低功耗比较器,其

10、工作时钟为500MHZ,电源电压3.3V,功耗为5mW,传输延迟不得大于4ns,最小分辨率为0.5mV。论文的章节安排如下:第2章 简要介绍比较器电路结构的基本模型和概念。分析对比几种常见的比较器结构。为本论文比较器的设计提供理论基础。第3章 进行比较器的设计和优化。对比较器的设计技术进行详细的阐述,包括前置放大器,锁存再生比较器,SR锁存器模块的设计及优化。第4章 对比较器电路进行仿真,完成比较器的逻辑仿真、性能参数仿真等,并给出测试结果。第5章 总结本论文的研究成果。第二章 比较器电路的基本模型本章主要介绍比较器电路结构的性能参数,比较器的静态分析和动态分析,并对几种常见的比较器结构作简要

11、的介绍。比较器可以比较一个模拟信号和另一个模拟信号或参考信号,并输出经过比较处理的二进制信号1。二进制信号在任意时刻只能取两个指定值中的一个,然而这属于理想情况,实际上二进制状态之间存在过渡区间,使比较器快速通过过渡区间是很必要的。2.1 比较器电路的系统参数分析理想情况下,比较器的正负输入之差为正时,比较器的输出为高电平();为负时,比较器的输出为低电平()。比较器的理想传输曲线如图2-1所示。其中Vp比较器的同相输入端电压,Vn是比较器的反相输入端电压。比较器输出电平的最大值、最小值分别定义为和。图2-1 理想比较器的传输曲线可见,当两个输入端的电压为0时,意味着输出结果发生跳变。但实际上

12、这样的比较器是不存在的。下面图2-2给出了有限增益比较器的传输曲线。图2-2 有限增益的比较器传输曲线其中的和是输出分别达到上限和下限所需要的输入电压差Vp-Vn。这种输入变化称为比较器的精度。增益是描述比较器工作的重要特性。因为增益定义了输出能够在两个二进制状态之间转换所必须的最小输入变化量(精度)。2.1.1 主要性能参数比较器特性包括静态特性和动态特性两个大方面。静态特性包括比较器的增益、精度、失调电压等。动态特性包括小信号和大信号方式。其中,输入激励和输出转换之间的时延称为比较器的响应时间。在输入激励和输出响应之间有一个时延,这个时间差叫做比较器的传输时延。这是个非常重要的参数,通常会

13、限制比较器的转换率的提高2。下面给出比较器各个参数的定义3。分辨率(resolution):分辨率是指能够产生正确的数字输出的最小差分输入信号。在有些数模转换器的分辨率,如flash比较器和SAR比较器中,比较器的分辨率直接决定最终模数转换器的分辨率。影响分辨率的主要因素有噪声、比较器的增益和输入失调(offset)。其中失调的影响最为严重,且主要受工艺条件的限制。该参数被定义为 (2-1)其中为比较器增益,即过渡曲线的斜率。其表达式为 (2-2)比较速度(delay):比较速度又称传输延迟时间。一般定义为输入激励信号与输出数字信号之间的时间差。该参数影响比较器的最高工作频率,并最终影响模数转

14、换器的最高采样频率。摆率(slew rate):比较器的传输时延随输入幅度的变化而变化,较大的输入将使延时较短。输入电平增大到一个上限时,即使输入电平再增大也无法对时延产生影响时的电压的变化率被称为摆率。回踢噪声(kickback noise):回踢噪声(反冲噪声)是指输出的数字信号对输入模拟信号的反冲,该反冲一般是电荷馈通的结果。输入失调电压(offset):随机输入偏移电压是由输入级的一对MOS管的几何尺寸或工艺失配产生的。MOS器件表现出比三极管更严重的输入失调电压。输入失调电压也是影响比较器精度的一部分,失调越大,比较器的精度越低。其定义为:如果将差分放大器的两个输入端连在一起,在输出

15、端得到的电压就是输出失调电压。通常CMOS差分放大器的输入失调电压是5mV-20mV。由于引入了输入失调电压,实际比较器的传输曲线如图2-3所示。图2-3 带失调电压的有限增益比较器的传输曲线输入共模范围:是指比较器在这个范围内,比较器能连续分辨出的输入电压的差值。该特性也是比较器的重要特性之一。响应时间:以上参数说明了比较器的直流特性,考虑了增益、精度、摆率、传输时延、回踢噪声和失调电压这些参数。响应时间参数是比较器的时域特性,响应时间描述了比较器对于差分输入需要多长的响应时间,输入激励和输出转换之间的延迟就是比较器的响应时间。比较器的响应时间,表达了输入达到阐值后,输出状态改变的快慢程度。

16、这一特性限制了输入信号的最大变化速度。如果输入变化太快,例如,在一个很短的间隔内变得比参考电压更正,输出还来不及响应,便得到不正确的转换输出值。这是限制模数转换器转换速率的一个重要参数。比较器总的响应时间由信号通过比较器的传输延时和输出上升下降时间组成。通过比较器的传输延时通常定义为输入信号到达比较器至输出电压上升到最终值10%所需的时间。上升时间通常为输出电压从最终值的10%到最终值的90%所需时间。比较器的响应时间一般为几个毫秒甚至更少。输出电压摆幅:当比较器的同相输入端更正时,比较器被认为输出正电压。反之,得到负的输出电压。这种特性基于比较器的内部电路,一般比较器由内部的差分放大器和偏置

17、网络组成,决定了输出摆幅。这个摆幅也受电源电压影响。输入偏移电流:是使输出改变状态的两输入电流差值的绝对值。输入偏置电流:无信号输入时两个输入电流的平均值。差分输入电压范围:比较器工作时两个信号输入端允许加的最大电压。2.1.2 比较器静态分析对比较器的分析主要从其性能参数入手。主要分为静态特性分析和动态特性分析3。比较器增益的定义是:。理想比较器增益为无限大,这样就会使比较器输出电平翻转发生在某一输入电压差值点上,而不是在某一范围内翻转。这与实际的比较器不同。实际比较器的增益只能是个有限值。其中和是输出分别达到上限和下限所需的同相和反相输入电压值。和分别是输出高电平和输出低电平。比较器的增益

18、可以认为是其输入信号的函数。从比较器的结构上看,有多种提高增益值的方法:最容易想到的是给比较器加上前置放大器,或者在比较器后端附加一个反相器,还可以简单的通过加大前置放大级的跨导来提高,也就是加大预放大级管子的沟道宽度。在假设比较器增益为无穷大的情况下,理想比较器应该是在输入跨越0的时候,使输出发生状态变化。但是如果直到输入的差分电压到了电压时,输出才发生改变,输出才发生改变,这个电压就是输入输入失调电压。比较器的输入失调电压的定义是:当比较器的同相输入端和反相输入端连在一起时,为使比较器输出为零,应在比较器的两个输入端之间附加的电压称为输入失调电压。对于输入失调电压,其中产生的原因有两个:生

19、产工艺过程中的偏差和环境变化引入的失调,比较器结构、工作点设置引入的失调电压,如果该失调电压可以提前预测,那就不会对电路产生太大影响。而且只要在设计过程中仔细注意,可以避免这种由比较器结构、工作点设置引入的失调电压。但是对于工艺偏差、环境变化引入的失调,这种输入失调电压的值往往是随机变化的,其电压极性也不可预知,而且随温度变化而漂移。如果其影响可能会超过1/2LSB,那么必须采取措施,尽量减小这种失调电压。关于输入失调电压的减小方法主要有两种:输入端失调存储和输出失调存储。当输入失调电压为0时,比较器的直流传输特性曲线是关于参考输出端对称的。图2-3中的带有限值增益的输入失调电压的比较器,其传

20、输特性曲线的对称点偏移了,即只有当输入电压差值超过了时候比较器的输出才会发生状态变化。在比较器的共模输入范围内,比较器的输入级能够对输入电压差进行比较,即输入管正常工作。就是说在输入共模范围内,保证比较器的所有管子工作在饱和区。比较器的分辨率和输入失调电压都可以认为是输入共模范围的函数,这几个参数之间是相互影响的。2.1.3 比较器动态特性分析比较器的动态特性,将涉及到比较器的小信号特性和大信号特性。这样对电路整体的分析把握将更准确。比较器的传输延迟时间。当比较器的输入信号不够大时,比较器的分析用小信号分析方法来完成。此时比较器的输入信号越大,传输延时越小,但不能无限减小,需要有一个下限。即当

21、输入信号幅度增大到一定值后,即使输入信号继续增大,传输延时也不再改变。此时称为slewing或者摆率(slew rate)。随着输入信号增大到一定程度,比较器最终进入大信号工作模式。这两种工作模式下,比较器传输延时的决定因素不同。此时的传输延时大小还与比较器的增益和输入共模范围有关,某些时候输入信号的共模电压也会影响比较器增益的大小。较大的输入幅度和较高的增益都会缩短延时。对于小信号行为来讲,传输延时主要是电路的非线性特性造成的。如电路中存在一些零点、极点。对于大信号行为而言,摆率主要受输出级驱动能力的限制,表现为对负载电容的充放电速度。在比较器设计中,如果要求传播延时的抖动变化较小,就应该使

22、摆率成为主要决定因素,尽量避免电路零、极点在信号频率范围的影响。 (2-3)想要提高比较器的转换速率,就得加大比较器的电流。也就是说,比较器的功耗和速度两者有一定的矛盾,在设计时需要作合理的折衷。从某些仿真结果结果曲线可以观察到,当比较器输入信号速度较快时,虽然其输出仍然是方波,但结果是错误的,这就是输出不确定状态造成的。此不定态是因为传输延时增加而造成,不是转换速率限制的结果。除了上述静态特性和动态特性外,还有一些常见的参数,比如输入阻抗、输出阻抗和噪声特性等,在设计电路时都要加以考虑。2.2 比较器的电路结构与分析模型从工作原理上看,所有的比较器都可以看作是放大器的不同形式的应用。根据放大

23、器的不同应用形式,可以分为开环和闭环两种。一个高增益的运算放大器应用于开环状态就是一个高分辨率的比较器;而迟滞比较器和latch电路则是放大器在两种正反馈形势下的闭环应用3。从功耗的角度,比较器可以分为静态比较器和动态比较器两种。二者的主要区别在于静态比较器会消耗一定的静态功耗,而动态比较器的静态功耗为零,只有动态功耗。按照工作原理划分可以分成开环比较器和再生比较器。按照电路结构划分又可以分为单端输出结构比较器和双端输出结构比较器两种。设计时,考虑更多的是比较器电路的工作原理。而其结构则是在原理基础上对设计进行分析。开环比较器基于非补偿运算放大器,可再生比较器应用类似于传感放大器或触发器的正反

24、馈来完成对两个信号幅度的比较。综合开环和再生两类比较器的特点,产生一种优化的综合型比较器4。2.2.1 开环比较器以放大器的开环应用当作比较器。这种比较器的特点是不需要频率补偿,从而可以获得尽可能大的带宽,那么理论上也就可以获得相对比较快的输出响应时间5。这类比较器又可以根据开环应用的放大器的结构分类为:单级高增益放大器开环应用作比较器,低增益多级级联放大器用作比较器。以单级放大器开环应用形成的比较器,是依靠放大器高增益把输入较小的差分信号放大后被电源电压切顶,从而输出高或者低电平。设计这种放大器结构的比较器,因为不存在接成反馈闭环形式的应用情况,也就不必进行频率补偿。这种比较器一般不能用在高

25、性能系统中,所谓的高性能系统一般就是指失调电压、建立时间和转换速率(摆率)等方面的要求比较高6。由于这类放大器的直流增益一般都比较高,相应的带宽就会比较小,因此这类比较器的建立时间比较长。时间常数。此式子一般适合单极点系统和小信号输入的情况。其中是指本级放大器的主极点频率,A0是本级放大器的直流增益。如前所说,这个主极点频率一般都较低。因此,时间常数值会比较大。因此,用放大器作比较器,其比较速度通常比较慢。图2-4 两级比较器另外一种是多级级联比较器。出于对比较器建立时间的考虑,若要提高比较速度就得将放大器的主极点频率提高,同时保证其原有的单位增益带宽不变。这种方法会牺牲一定的直流增益。为了弥

26、补放大器直流增益的减小,要将多个较低增益的放大器互相级联形成多级级联比较器。假设有n级级联,级联后放大器的增益变为一级增益的n次幂指数。建立时间常数公式为3 (2-4)其中A0是级联比较器的直流增益。由此式可以看出,比较器的比较速度随n的增加而线性提高。这就是为什么低增益多级级联比较器的速度要比单级高增益比较器的速度快的原因。Inverting比较器同样属于开环应用的放大器比较器。其结构通常采用放大器内部的正反馈来设计比较器的迟滞。这种内部的正反馈结构通常是交叉藕合的差分对管结构,该结构还可以提高比较器的增益。可再生比较器主要就是利用放大器在外部后接一个正反馈latch来使比较器具有迟滞效应的

27、。2.2.2 离散时间比较器在某些应用情况下,比较器只是在一部分时间段内工作。这类电路一般由时钟信号驱动,比较器工作时,具有一部分时间和相位,不工作时,只具有相位。这类比较器的传输延时一般都较短,效率较高。常见的离散时间比较器有开关电容比较器和可再生比较器。在许多高性能系统应用中,输入端常会有一个采样保持电路。这样会使得输入信号在采样时钟相位发生变化时才变化。这种应用的比较器可以采用开关电容的结构,这是一种将开关电容电路和开环应用比较器相结合的电路。其特点是可以采用单端结构的电路来比较差分信号,而且很方便使用自动校零技术来消除直流失调电压。开关电容比较器的主要误差源就是比较器的直流失调电压和开

28、关管的电荷注入及时钟馈通效应。Latch比较器也可以称为可再生比较器(Regenerative Comparator),一般是在前置放大器后面加一级正反馈latch,这个latch作为最后一级可以提高比较器的性能。要求前置放大级的输出幅度足够大,起码要达到latch可以分辨出的电压差值。Latch的一般结构如图2-57。图2-5 Latch结构由图2-5可以看出,一个latch实际上是一个单位增益形式的正反馈放大器。Latch结构比较器有两种工作模式。在第一种工作模式下,正反馈被禁止,此时latch的输入端探测输入信号;当比较器进入第二种工作模式的时候,正反馈环路进入正常的工作状态,根据探测到

29、的输入信号的值来使latch的一端为高电平,另一端为低电平。以NMOS管latch电路模型为例分析latch电路,其小信号等效电路如图2-6所示。图2-6 NMOS latch的小信号电路模型假设初值已经建立,且与电容相连的电压源表示的初始值,且为阶跃函数。求锁存器工作需要的时间,可列写节点方程如下。 (2-5) (2-6)其中G1和G2是MOS管M1和M2漏极到地的电导,C1和C2是从MOS管M1和M2漏极到地的电容。解方程(2-5)和(2-6)可得如下: (2-7) (2-8)其中。假设所有的晶体管相同,则有,从而。用定义和的差值。用定义和的差值。因此 (2-9)求得 (2-10)其中。如

30、果,求式(2-10)的拉普拉斯变换得 (2-11)式(2-11)给出锁存器的时间常数为 (2-12)如果C的大部分是栅-源电容,则锁存器的时间常数表示为: (2-13)式(2-13)主要表明锁存器的时间常数主要取决于沟道长度。沟道长度越短,响应越快。另外由式(2-13)还可以看出,在给定的沟道长度下,输入信号越大,响应时间越短,所以一般在latch前加一级预放大级,先将信号预放大,来增快latch的响应时间。锁存器的响应时间可以用下式表示 (2-14)根据此式可以计算某个时刻t输出电压之间的差值。电压实际上是锁存器开始工作前输出电压和的差值。对式(2-14)进行归一化处理得到 (2-15)锁存

31、器的传输延时可以通过令式(2-15)等于0.5来求得 (2-16)可见,要想降低比较器的传输时延,减小管子的沟道长度,增大latch输入信号值都是可靠的方法。2.2.3 高速比较器高速比较器应该尽可能的降低其传输时延。为了达到这个目的,必须明确高速比较器的要求。将比较器分为数个级联电路最有助于理解,如图2-7所示,其中每级的增益都为A0,有一个的单极点。如果输入的变化稍稍大于Vin(最小),那么每级电路的功能是在可能小的延迟下放大输入信号。从图中可以看出,前几级信号的摆幅比较小,当信号的摆幅开始接近要求的范围时,放大器将受到他们摆率的限制。所以,对前几级电路而言,重要的电路参数是带宽,宽带宽可

32、以使放大信号的时延较小,并将放大的信号传至下一级。但是,对于后面几级电路,重要的是具有高摆率,这样才能使中间级电容和负载电容上的电压上升或下降得足够快。所以,在整个放大器的链路中,前几级电路的设计和后几级电路是不同的7。图2-7级联比较器概念描述高速比较器的设计原则是采用前置放大器使输入的变化足够大并将其加到锁存器上。这组合了电路的最佳特点:一种是具有负指数响应的前置放大电路,另一种是具有正指数响应的锁存器电路。前置放大器对输入信号的响应如下 (2-17) (2-18)综合上两式可知放大器的延迟时间。 (2-19)其中是前置放大器低频小信号增益,是前置放大器的跳变电压,是该差分放大器的时间常数

33、(R是等效输出电阻,C是等效输出电容),是比较器的输出端的最终差值。正反馈锁存器对输入信号的响应如下 (2-20) (2-21)其中,是正反馈锁存器时间常数(是正反馈环的等效跨导,C是等效输出电容),是正反馈锁存器开始工作时输出端的初始电压差值。图2-8正反馈锁存器和预放大正反馈锁存器输出信号随时间变化比较图2-8是正反馈锁存器、触发器和预放大正反馈锁存器输出信号随时间变化的比较。由图可知,预放大器并没有将输入信号直接放大到输出端的最终差值,而是经过t1时间段,预放大器先将输入信号放大到某一差值。又被用来作为正反馈锁存器的输入信号,最终输出端得到所希望的差值。显然这种方法需要的时间少于单个正反

34、馈锁存器所用的时间。正反馈锁存器输出端的快速变化和开关管的时钟馈通等影响,会通过输入管的栅漏寄生电容传递到输入端。由于输出端和输入端之间没有隔离器件或电路,使得输出端和开关管的快速动作对输入信号造成相当大的干扰(几十一几百毫伏的尖峰抖动)。这种干扰就是回踢噪声的来源。正反馈锁存器电路的输入信号,是电阻串分压后的基准电平,和采样保持电路在时钟相位处于保持时段下提供的保持电平。回踢噪声使基准电平和保持电平在比较时刻有相当大的毛刺,这将会导致比较结果的错误以及采样保持电路保持过程中信号的不稳定。正反馈锁存器前边加一级预放大器,预放大器内部和输出端加载隔离电路,使得其输出信号多次衰减后到达信号的输入端

35、。加载的隔离电路越多,回踢噪声衰减的就越大。最终,Preamplifier-Latch输入信号将基本上不受回踢噪声的影响。Preamplifier-Latch的失调电压与正反馈锁存器相比较,有实质性的降低。正反馈锁存器的失调电压通过加预放大级,对输入管的贡献大幅度下降。并且,预放大器中的隔离电路,降低了回踢噪声对失调电压的贡献。因此比较器的失调电压主要是预放大器的失调。2.3 几种常见的比较器结构这里主要介绍几种基本的常见动态比较器结构:电阻分配式比较器,差分对比较器,电荷分配型比较器。其他种类的比较器结构通常是以这几种比较器为基础改进得到的14。2.3.1 电阻分配式比较器该种结构的比较器结

36、构如图2-9所示。在此结构中,M1-M4工作于电阻区,即三极管区,相当于4个压控电阻,并且通过4个电阻阻值的不同来完成比较,所以被称为电阻分配型比较器。图2-9电阻分配型比较器典型结构2.3.2 差分对比较器差分对比较器的典型结构如图2-10所示。其中,是比较器工作时的时钟信号3。当为低电平时,M5和M6处于截止状态,M1-M4不导通。同时,M9和M10导通,将两个输出节点拉到高电位;当为高电平时,M9和M10截止,同时M5和M6导通,M1-M4开始工作,对输入信号进行比较,比较结果将反映在节点X和Y。在开始工作前,M7和M8将一直处于导通状态,于是X和Y点电压将被输入到latch中,由lat

37、ch将最终结果锁定。图2-10差分对比较器典型结构2.3.3电荷分配型比较器这种比较器与前面两种相比的主要区别在于差分输入的方式不同。前两种采用的是电流求和电路,而这种比较器结构采用的是电荷求和电路来实现。由图2-11可见,这种比较器结构的核心放大与latch部分与第二种差分对比较器实际是相同的,区别在于复位相是通过电容充电到输入和参考电压来采样输入信号。这个比较器需要双相非交叠时钟。在latch_bar相,一个耦合电容对充到,另一对充电到,而在latch相电容的下极板接地,将电荷传输到上极板上,相当于输入信号,然后差分对将信号放大,进而进行比较。图2-11电荷分配型比较器典型结构2.4 小结

38、本章首先引入了比较器的概念,然后介绍了比较器的静态特性和动态特性,并对其性能进行了分析。开环比较器速度快精度高,但高速高增益运算放大器的功耗大,抗干扰能力差;可再生比较器速度快功耗低,然而其失调电压大,还引入了很大的回踢噪声;预放大再生比较器结合了开环比较器和再生比较器的优点,速度快,失调电压小,功耗低,得到了广泛应用。 本章系统介绍了比较器的基础理论知识和几种基本比较器电路结构,为下一章高速低功耗比较器的设计奠定理论基础。 第三章 高速低功耗比较器设计本章将应用上一章讲述的比较器基础知识,设计一种能够应用于实际电路的比较器电路。首先第一节阐述了前置放大器的设计,第二节和第三节分别讨论锁存器和

39、输出缓冲电路的设计。3.1 前置放大器设计在比较器的设计中,前置放大器最常用的结构就是差分放大器。差分放大器在模拟电路设计中是非常经典的一种放大器,它能够处理两个输入信号的差值,而与输入信号的绝对值无关。在集成电路中,差分放大器可用于去除两个信号源中不需要的共模信号,仅仅放大差分信号。正是因为差分放大器的这种特性,在模拟电路的输入端都采用差分放大器结构9。本设计中的输入电路采用差分放大器结构,这样不仅可以起到放大器放大输入信号的作用,还可以有效地降低失调的影响,常见的差分放大器结构有:电阻负载差分放大器,MOS管二极管连接负载差分放大器,电流源负载差分放大器,套筒式差分放大器,两级差分放大器,

40、折叠共源共栅放大器。套筒式差分放大器、两级差分放大器和折叠式共源共栅这三种放大器都具有两个以上的极点或具有非常高的输出阻抗,即属于高增益低带宽的放大器,并且功耗较大,传输延迟较大,因此首先排除这三种放大器,它们不符合高速比较器的要求。电阻负载差分放大器、MOS管二极管连接负载差分放大器和电流源负载差分放大器都可以满足高带宽的要求,但是增益小,可以通过级联的方式来实现高增益,所以,这三种放大器都可以用在高速比较器中。经过理论分析,测试和比较,在综合考虑增益,带宽和功耗的情况下选择二极管负载差分放大器。3.1.1 二极管负载差分放大器在CMOS工艺下,制作精确控制的阻值或者具有合理物理尺寸的电阻是

41、比较困难的,最好用MOS管来代替电阻。差分放大器中,经常采用二极管连接方式的MOS管作负载,如图3-1所示。图3-1 二极管负载差分放大器二极管连接方式的晶体管总是工作在饱和区,因为漏极和栅极电势相同,那电阻的近似值如公式(3-1)所示。 (3-1)分析图3-1中的差分放大器,其增益带宽积的推导过程如下,如公式(3-2)、(3-3)和(3-4)所示。 (3-2) (3-3) (3-4)公式(3-4)中,增益带宽积存在三个变量,输入管子的宽长比、负载管子的宽长的乘积及输入管子的过驱动电压。从关系式(3-4)中发现,增大输入管子的宽长比,减小负载管子的尺寸和增大输入管子的过驱动电压,就会增大这种结

42、构的差分放大器的增益带宽积。设计一个增益值为2.72的二极管负载的差分放大器,对其进行交流分析和瞬态分析,观察增益带宽、传输延迟及功耗情况。交流分析测试条件:电源电压为3.3V,差分输入端的共模电压为1.6V,差模电压为幅值为1V的交流信号,偏置电压为1.0V。增益带宽的仿真结果如图3-2所示,增益约为2.72, -3dB带宽为3.105GHZ,单位增益带宽为8.657GHZ。图3-2 二极管差分放大器的增益带宽瞬态分析测试条件:电源电压为3.3V,差分输入端的共模电压为1.6V,差模电压为100mV的脉冲信号,偏置电压为1.0V。通过瞬态分析,可以观察传输延迟时间和电路功耗情况。图3-3 二

43、极管差分放人器的传输延迟传输延迟的仿真结果如图3-3所示,上升延迟时间为0.013ns,下降延迟时间为0.10ns,所以传输延迟时间如公式(3-5)所示。 (3-5)功耗情况如图3-4所示,一个时钟周期中电路的功耗,前半个周期电路电流约为172uA,后半个周期电路功耗约为170uA,那么电路的平均电流约为171uA,功耗约为564uW。图3-4 二极管差分放大器的瞬态电流3.1.2 差分放大器的级联在高速低功耗比较器中,前置放大器的作用是放大输入信号,降低失调电压,提高比较器的速度,这些都是依靠前置放大器的高增益和高带宽来实现的。可是,差分放大器的增益带宽积是固定值,为了提高前置放大器的增益和

44、带宽,需要多级差分放大器级联,但是釆用几级差分放大器级联能达到最优性能,成为了前置放大器设计的重点。理论研究表明最佳的放大器级联个数为4个,每级放大器的增益为2.72倍。为了减小输入端的负载电容及寄生电容,本设计中输入管子和负载管子的栅长都取最小值0.35um。前置放大器由4级单级放大器级联,如图3-5所示。本节主要对前置放大器进行详细的性能参数的仿真及分析。图3-5 前置放大器结构交流分析测试条件:电源电压为3.3V,差分输入端的共模电压为1.6V,差模电压为幅值为1V的交流信号,偏置电压为1.0V。交流分析的结果如图3-6所示,前置放大器的增益为52.41dB, -3dB带宽为295.7M

45、HZ,单位增益带宽为5.514GHZ。图3-6 前置放大器的增益带宽瞬态分析测试条件:电源电压为3.3V,差分输入端的共模电压为1.6V,差模电压为l0mV的脉冲信号,偏置电压为1V。传输延迟的仿真结果如图3-7所示,上升延迟时间为0.71ns,下降延迟时间为0.6ns,所以前置放大器的传输延迟如公式(3-6)所示。 (3-6)图3-7 前置放大器的传输延迟总结前置放大器的性能指标如表3-1所示。表3-1前置放大器的指标指标增益52.41dB-3dB带宽295.7MHZ单位增益带宽5.514GHZ传输时间0.655ns功耗2.2mW3.2 锁存比较器的结构3.2.1 两种锁存比较器的结构对比在

46、高速比较器中,采用的锁存比较器主要有两种结构:串联锁存和并联锁存比较器。其中,串联锁存比较器常用结构如图3-8所示。图3-8 串联再生锁存器串联再生锁存器的工作原理如下:M0、 M1为串联再生锁存器的输入对管,工作在三极区(线性区);输入信号Vinl、 Vin2从M0和M1管输入,M2、M3构成正反馈锁存器结构,M4、 M5为时钟控制的开关;M6、 M9用来复位锁存器,当clk为低电平时复位,输出双端都为高电平锁存比较的输出结果经过反相器放大输出11。并联锁存比较器结构,如图3-9所示。图3-9 并联再生锁存器并联再生锁存器的工作原理:输入信号通过输入管Ml、 M2进入锁存器,时钟clk控制着M3、 M4、 M9这三

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号