电子线路综合设计课程设计数字电子钟的设计.doc

上传人:文库蛋蛋多 文档编号:4150140 上传时间:2023-04-07 格式:DOC 页数:17 大小:962.50KB
返回 下载 相关 举报
电子线路综合设计课程设计数字电子钟的设计.doc_第1页
第1页 / 共17页
电子线路综合设计课程设计数字电子钟的设计.doc_第2页
第2页 / 共17页
电子线路综合设计课程设计数字电子钟的设计.doc_第3页
第3页 / 共17页
电子线路综合设计课程设计数字电子钟的设计.doc_第4页
第4页 / 共17页
电子线路综合设计课程设计数字电子钟的设计.doc_第5页
第5页 / 共17页
点击查看更多>>
资源描述

《电子线路综合设计课程设计数字电子钟的设计.doc》由会员分享,可在线阅读,更多相关《电子线路综合设计课程设计数字电子钟的设计.doc(17页珍藏版)》请在三一办公上搜索。

1、华 南 农 业 大 学电子线路综合设计(数字电子钟的设计)1 设计目的训练学生综合地运用所学的 数字逻辑的基本知识,包括熟悉集成电路的引脚安排、各芯片的逻辑功能及使用方法,了解面包板结构及其接线方法,通过使用multisim仿真技术,独立完整地设计一定功能的电子电路,以及仿真和调试等的综合能力。2 设计任务2.1设计指标(1)时间以24小时为一个周期;(2)显示时、分、秒、星期;(3)有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;(4)计时过程具有报时功能,当时间到达整点前10秒每2秒进行一次蜂鸣报时;(5)为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。2.2设计

2、要求(1)画出电路原理图(或仿真电路图);(2)元器件及参数选择;(3)电路仿真与调试;2.3制作要求自行装配和调试,并能发现问题和解决问题。2.4编写设计报告写出设计与制作的全过程,附上有关资料和图纸,有心得体会。3 数字钟的系统设计3.1数字钟的构成数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1Hz时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。图 1所示为数字钟的一般构成框图。图1 数字钟的组成框图3.1.1晶体振荡器电路晶体振荡器电路给数字钟提供一个频率稳定准确的

3、32768z的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。3.1.2分频器电路分频器电路将32768z的高频方波信号经32768()次分频后得到1Hz的方波信号供秒计数器进行计数。分频器实际上也就是计数器。3.1.3时间计数器电路时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为12进制计数器。3.1.4译码驱动电路译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数

4、码管正常工作提供足够的工作电流。3.1.5数码管数码管通常有发光二极管(LED)数码管和液晶(LCD)数码管,本设计提供的为数码管。3.2设计方案确定针对课程设计要求,我们通过查找资料,网上搜索,理论计算等途径得到两个方案,考虑到可能遭遇没有对应器件等问题,所以我们放弃了选用74LS390作为计数器的第二方案,选择了以74LS90代替的方案,详细介绍见3.3数字钟的工作原理。3.3数字钟的工作原理3.3.1晶体振荡器电路晶体振荡器是构成数字式时钟的核心,它保证了时钟的走时准确及稳定。图2所示电路通过非门构成的输出为方波的数字式晶体振荡电路,这个电路中,非门与晶体、电容和电阻构成晶体振荡器电路,

5、实现整形功能,将振荡器输出的近似于正弦波的波形转换为较理想的方波。输出反馈电 阻为非门提供偏置,使电路工作于放大区域,即非门的功能近似于一个高增益的反相放大器。电容、与晶体构成一个谐振型网络,完成对振荡频率的控制功能,同时提供了一个度相移,从而和非门构成一个正反馈网络,实现了振荡器的功能。由于晶体具有较高的频率稳定性及准确性,从而保证了输出频率的稳定和准确。晶体XTAL的频率选为32768HZ。该元件专为数字钟电路而设计,其频率较低,有利于减少分频器级数。从有关手册中,可查得C1、C2均为30pF。当要求频率准确度和稳定度更高时,还可接入校正电容并采取温度补偿措施。由于CMOS电路的输入阻抗极

6、高,因此反馈电阻R1可选为10M。较高的反馈电阻有利于提高振荡频率的稳定性。非门电路选74ls04。图2 COMS晶体振荡器3.3.2分频器电路通常,数字钟的晶体振荡器输出频率较高,为了得到z的秒信号输入,需要对振荡器的输出信号进行分频。通常实现分频器的电路是计数器电路,一般采用多级进制计数器来实现。例如,将z的振荡信号分频为z的分频倍数为(15),即实现该分频功能的计数器相当于极进制计数器。常用的进制计数器有等。本实验中采用CD4060来构成分频电路。CD4060在数字集成电路中可实现的分频次数最高,而且CD4060还包含振荡电路所需的非门,使用更为方便。CD4060计数为级进制计数器,可以

7、将Hz的信号分频为Hz,其,的时钟输入端两个串接的非门,因此可以直接实现振荡和分频的功能。3.3.3时间计数单元时间计数单元有时计数、分计数和秒计数等几个部分。时计数单元一般为进制计数器计数器,其输出为两位8421BCD码形式;分计数和秒计数单元为进制计数器,其输出也为8421BCD码。一般采用10进制计数器74ls90来实现时间计数单元的计数功能。为减少器件使用数量,可选74ls90。该器件为双异步计数器,并且每一计数器均提供一个异步清零端(高电平有效)。秒个位计数单元为进制计数器,无需进制转换,只需将与(下降沿有效)相连即可。(下降没效)与Z秒输入信号相连,可作为向上的进位信号与十位计数单

8、元的相连。秒十位计数单元为进制计数器,需要进制转换。将进制计数器转换为进制计数器,可作为向上的进位信号与分个位的计数单元的相连。3.3.4译码驱动及显示单元计数器实现了对时间的累计以8421BCD码形式输出,选用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,选用CD4511作为显示译码电路,选用LED数码管作为显示单元电路。3.3.5校时电源电路当重新接通电源或走时出现误差时都需要对时间进行校正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。根据要求

9、,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图3所示即为带有基本RS触发器的校时电路,图3 带有消抖动电路的校正电路3.3.6整点报时电路一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。根据要求,电路应在整点前10秒钟内开始整点报时,每2秒响一次蜂鸣,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。报时电路选74LS30,选蜂鸣器为电声器件。4 数字钟的装配过程图4 六十进制电路

10、利用两个六十进制的电路合成一个双六十进制电路,两个六十进制之间有进位,见图5。图5 双六十进制电路图6 双六十进制电路显示星期的功能利用一个LED数码管,一块HC4511,一块74LS390,一块74LS00连接成一个七进制计数器,电路在晶振的作用下数码管显示1,2,3,4,5,6,日。电路见图6 图12 七功能扩展利用CD4060、电阻及晶振连接成一个分频晶振电路,见附图7。图7 分频晶振电路 利用74LS30和蜂鸣器连接成整点报时电路。见图8。图8 整点报时电路5 系统调试与误差分析5.1系统调试过程5.1.1故障一 组装完成后,发现电子钟秒表计数到05后,06无法正常显示,同时还会导致时

11、分秒都计数混乱。但是拆除时和分的数码管后,秒表可以正常计数;分别拆除时和秒或者分和秒后,分或时也可以正常计数。经检测分析,是由于各数码管均未接电阻,导致数码管电压过高,相互之间产生影响所以导致了计数混乱。在数码管接地引脚与地线之间接上电阻后问题可以解决。5.1.2故障二接上蜂蜜器后,无法在50秒后开始报时,检查后发现是由于74LS30的引脚未与秒表的74LS90的输出引脚对应好。5.1.3故障三在校时校分电路接上去都开关后发现无法实现去抖功能。研究电路图后发现,我们把开关接成了单刀单掷开关,导致开关按下后,去抖电路的R与S端同时接地,去抖功能丧失。修改方法为把开关接成单刀双掷开关,在开关闭合或

12、者断开时,R与S始终只有一端接地,由此实现开关的去抖功能。5.1.4故障四 在用EDA进行电路仿真时,晶振电路连接没有错误,却无法产生脉冲,另一方面实物连接时可以产生要求的脉冲信号。查阅资料后发现,是由于该软件不支持晶振电路的模拟。5.2误差分析实际时间(s)测试时间(s)相对误差绝对误差(s)1010.11%0.12019.71.5%0.33029.80.67%0.24040.10.25%0.15050.00.0%0.06059.90.167%0.1测试手段:秒表误差原因:我们用的是秒表测试,测试结果出现误差的原因有多种,以上误差原因主要集中在测试手段不够精确,人工计时的反应时间等。就测试结

13、果而言,我们设计的数字电子钟符合要求,计时准确,基本功能全部实现。6 设计总结6.1设计体会 在这次数字电子钟的设计组装过程中,我们对各主要芯片有了进一步的了解,包括其功能和相应的连接方法。 虽然设计的电路比较简单,但要求我们对每一条连线都有深入的认识,包括七进制、六进制、十进制、十二进制、去抖开关等,这样才能在连接错误的情况下快速的找到出错原因并及时纠正,也正因为如此,我们整个连接过程都十分顺利,极少出现严重的错误。 6.2对该设计的建议这次数字电子钟的设计重点在与仿真和接线,由于我们加上了星期的拓展功能,所用芯片和线较多,焊接复杂容易出错。因此在做这类课程设计的时候一定要分工明确,而且对电路图深入把握,这样才能快速准确的展现出器件应有的功能!7附录7.1实验中用到的器材元器件数量面包板1块万用表1个共阴八段双位数码管4个CD4511集成块7块CD4060集成块1块74LS90集成块8块74LS00集成块3块74LS08集成块1块74LS04集成块2块74LS30集成块1块74LS10集成块1块电阻22M2个、10k4个、5104个30p电容2个32.768k时钟晶体1个蜂鸣器1个7.2最终版数字钟设计电路全图图9 完整电路图参考文献:康华光,电子技术基础数字部分(第五版),高等教育出版社

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号