南理工电子电工实验数字计时器设计实验报告.doc

上传人:仙人指路1688 文档编号:4152550 上传时间:2023-04-07 格式:DOC 页数:16 大小:393.50KB
返回 下载 相关 举报
南理工电子电工实验数字计时器设计实验报告.doc_第1页
第1页 / 共16页
南理工电子电工实验数字计时器设计实验报告.doc_第2页
第2页 / 共16页
南理工电子电工实验数字计时器设计实验报告.doc_第3页
第3页 / 共16页
南理工电子电工实验数字计时器设计实验报告.doc_第4页
第4页 / 共16页
南理工电子电工实验数字计时器设计实验报告.doc_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《南理工电子电工实验数字计时器设计实验报告.doc》由会员分享,可在线阅读,更多相关《南理工电子电工实验数字计时器设计实验报告.doc(16页珍藏版)》请在三一办公上搜索。

1、电子电工综合实验(II)实验报告 数字计时器设计 班级:9121042201学号: 912104220132姓名:董跃 目录一、 实验目的3二、 实验要求3三、 实验内容3四、 实验器件3 五、 元器件引脚图及功能表4六、 实验原理101. 秒脉冲发生电路112. 计时器电路113. 译码显示电路124. 报时电路135. 校分电路146. 清零电路15七、 逻辑图16八、 引脚接线图16九、 实验总结16参考文献17一、实验目的1.掌握常见集成电路的工作原理和使用方法。2.学会单元电路的设计方法和单元间设计组合。二、实验要求实现从0000到5959的多功能数字计时器,并且满足规定的清零,快速

2、校分以及报时功能的要求。三、实验内容1设计、安装、调试脉冲发生电路。2设计、安装、调试5959计时器电路。3设计、安装、调试译码显示电路。4设计、安装、调试任意状态清零电路。5设计、安装、调试快速校分电路。6设计、安装、调试整点报时电路(5953、5955、5957时发出频率为500Hz的低声;5959时发出频率为1KHz的高声)。7设计15项联接构成数字计时器电路四、实验器件1、 集成电路:NE5551片(多谐振荡)CD40401片(分频)CD45182片(8421BCD码十进制计数器)CD45114片(译码器)74LS003片(与非门)74LS201片(4输入与非门)74LS212片(4输

3、入与门)74LS741片(D触发器)2、 电阻:1K1只3K1只330(300)28只3、 电容:0.047uf 1只4、 共阴极双字屏显示器两块。五元器件引脚图及功能表1.NE5551片(多谐振荡):(1)引脚布局图:图1 NE555引脚布局图(2)逻辑功能表:(引脚4 )Vi1(引脚6)Vi2(引脚2)VO(引脚3)001 VccVcc01 VccVcc11Vcc不变表1 NE555逻辑功能表2.CD40401片(分频):(1)引脚布局图:图2 CD4040引脚布局图(2)逻辑功能说明:CD4040是一种常用的12分频集成电路。当在输入端输入某一频率的方波信号时,其12个输出端的输出信号分

4、别为该输入信号频率的2-12-12,在电路 中利用其与NE555组合构成脉冲发生电路。其内部结构图如图4所示。引脚图如图3所示,其中VDD为电源输入端,VSS为接地端,CP端为输入端CR为清零端,Q1Q12为输出端,其输出信号频率分别为输入信号频率的2-12-12。3.CD45182片(8421BCD码十进制计数器):(1)引脚布局图:图3 CD4518引脚布局图(2)逻辑功能表:输入输出CRCPENQ3Q2Q1Q0清零10000计数01BCD码加法计数保持00保持计数00BCD码加法计数保持01保持表2 CD4518逻辑功能表4.CD4511四片(译码器):(1)引脚布局图:图4 CD451

5、1引脚布局图待添加的隐藏文字内容3(2)逻辑功能表:输入输出LEDCBAgfedcba字符测灯011111118灭零1000000000000消隐锁存111显示LE=01时数据译码110000001111110110000100001101110001010110112110001110011113110010011001104110010111011015110011011111006110011100001117110100011111118110100111001119表3 CD4511逻辑功能表5.74LS003片(与非门):(1)引脚布局图:图5 74LS00引脚布局图(2)逻辑功能

6、表:输入输出BAQ000011101110表4 74LS00逻辑功能表6.74LS20一片(4输入与非门):(1)引脚布局图:图6 74LS20引脚布局图(2)逻辑功能表:输入输出ABCDQ0XXX1X0XX1XX0X1XXX0111110表5 74LS20逻辑功能表74LS212片(4输入与门):(1)引脚布局图:图7 74LS21引脚布局图(2)逻辑功能表:输入输出ABCDQ0XXX0X0XX0XX0X0XXX0011111表6 74LS21逻辑功能表8.74LS741片(D触发器):(1)引脚布局图:图8 74LS74引脚布局图(2)逻辑功能表:输入输出CPDQ清零X01X01置“1”X

7、10X10送“0”110O1送“1”11110保持O11X保持不允许X00X不确定表7 74LS74逻辑功能表9.电阻:电路所用的电阻为4色环电阻,阻值为330或者300的电阻共28只、阻值为1k和3k的电阻各1只。10.电容:0.047uf 1只11.共阴极双字屏两块:(1)引脚布局图:图9 共阴极双字屏引脚布局图(2)逻辑功能表:显示字型gfedcba段码001111113fh1000011006h210110115bh310011114fh4110011066h511011016dh611111017dh7000011107h811111117fh911011116fh表8 共阴极双字屏

8、逻辑功能表六、实验原理电子计时器是由计时电路、译码显示电路、脉冲发生电路和控制电路等几部分组成的,其中控制电路可以分为校分电路、清零电路和报时电路。其具体的原理框图如图1所示。图10 电路原理框图电路各单元工作原理及逻辑设计总工作原理:由振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲。秒计数器记满60后向分计数器进位。计数器的输出经译码器送显示器。记时出现误差时可以用校时电路进行校分,校秒。扩展电路必须在主体电路正常运行的情况下才能进行功能扩展。1.秒脉冲发生电路逻辑图如下:图11 脉冲发生电路图脉冲发生电路为计时电路提供计数脉冲,因为设计的是计时器,所以需要产

9、生1Hz的脉冲信号。这里采用石英晶体振荡器和分频器构成。具体电路可由频率为f0212Hz的晶体振荡器和12位二进制串行分频器CD4040实现。CD4040的最大分频系数是212,即Q121Hz,从Q12可以输出脉冲信号。2.计时电路秒个位清零信号f1=1Hz清零信号校分保持秒位信号秒十位分十位分个位清零信号清零信号图12计时器逻辑电路图计时电路钟的计数器,可以采用加法计数器CD4518实现。将分和秒的个位、十位分别与七段数码显示器上对应管脚连起来,使显示器上显示从0分0秒到59分59秒,然后清零重新计数。图11电路左半部分对应的是分的十位和个位,右部分对应的是秒的个位和十位。秒的个位的CP端和

10、分的个位的EN端都由校分电路提供信号。同时分十位的EN连到分个位的6号角,秒同分。3.译码显示电路译码器选用四线七段译码器CD4511,显示器选用共阴双字显示器。图13 译码显示电路图将译码器CD4511的7个输出端1、2、3、4、5、6、7分别与显示器上的对应端相连,译码器的3,4,5脚分别接1,1,0,输入端接计数器CD4518的输出端,即可实现数字显示的功能。两者都是从计数器的输出端向CD4511的输入端输入信号,通过译码器4511后再输入到数码管中。(330的电阻是以防电流过大使数码管烧毁)4.报时电路图14 报时电路图当需要在某一时刻报时,就将该时刻输出为“1”的信号作为触发信号,选

11、通报时脉冲信号用蜂鸣器进行报时。要使蜂鸣器在5953、5955、5957时发出低声(频率为500Hz);在5959时发出高声(频率为1KHz)。蜂鸣器的一端接地, 则另一端的输入应满足以下式子:H5953f3+5955 f3+5957 f3+5959f45951(QBf3QCf3QDf4)其中,QB、QC、QD分别是秒个位的输出。 假设分十位所对应的计数器的输出为1QD,1QC,1QB,1QA;分个位所对应的计数器的输出为2QD,2QC,2QB,2QA;秒十位所对应的计数器的输出为3QD,3QC,3QB,3QA;秒个位所对应的计数器的输出为4QD,4QC,4QB,4QA。其中,Q4为高位,Q1

12、为低位。 在5951时,四个计数器的输出分别为:1QD1QC1QB1QA0101,2QD2QC2QB2QA1001,3QD3QC3QB3QA0101,4QD4QC4QB4QA0001。因此,此时的触发信号F1QC1QA2QD2QA3QC3QA4QA。而报时脉冲信号可以由CD4040输出分频信号中得到,低音选用500Hz的脉冲,高音选用1KHz的脉冲。连好之后,将输出接到蜂鸣器的一端,蜂鸣器的另一端接地即可实现了定点报时的功能。5.校分电路校分开关分计时器个位时钟端秒计数器十位进位端f2=2Hz秒计数器个位时钟端(CP)图15 校分电路图如图,校分开关打到“0”时,计数器正常计数;当开关打到“1

13、”时,分计数器以2Hz的频率进行快速校分。校分电路工作原理:当校分开关打开时:输出为3Qc,接到分个位的EN端,实现正常进位;当校分开关闭合时:2Hz的脉冲正好送到分个位的EN端,使得分位的数字能以2Hz的频率快速跳动,从而实现快速校分。在校分过程中,将原本接地的秒个位的CP端接到74LS74的端。这样,当校分开关打开时:实现正常进位,正常计数;当校分开关闭合时:相当于秒个位的CP端接高电平,秒个位停止计数,仅由分个位快速校准。6清零电路图16 清零电路图清零电路的工作原理:分别将分十位和秒十位的QB、QC端与非,之后再和一个清零开关与非,最后的输出接到分十位和秒十位的Cr端。这样,就可以实现任意状态功能:任意状态清零:若清零开关在某一时刻闭合,则无论1QB、1QC的值是多少,清零电路的输出都为高电平,这样可以实现任意状态的清零。59清零:清零开关断开,无论是对分位还是对秒位,计数器计数到59时,如果再计数一次到60,即在秒十位到6的瞬间,3QB和3QC同时出现高电平1,则会产生清零脉冲信号到达秒十位的Cr端实现59到00的清零;分位上的原理相同。七、实验总逻辑图

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号