SATA硬盘作为新型的存储介质.docx

上传人:牧羊曲112 文档编号:4889359 上传时间:2023-05-21 格式:DOCX 页数:4 大小:152.20KB
返回 下载 相关 举报
SATA硬盘作为新型的存储介质.docx_第1页
第1页 / 共4页
SATA硬盘作为新型的存储介质.docx_第2页
第2页 / 共4页
SATA硬盘作为新型的存储介质.docx_第3页
第3页 / 共4页
SATA硬盘作为新型的存储介质.docx_第4页
第4页 / 共4页
亲,该文档总共4页,全部预览完了,如果喜欢就下载吧!
资源描述

《SATA硬盘作为新型的存储介质.docx》由会员分享,可在线阅读,更多相关《SATA硬盘作为新型的存储介质.docx(4页珍藏版)》请在三一办公上搜索。

1、SATA硬盘作为新型的存储介质,具有高速、海量、价格低廉、使用方便等优点。SATA 2.5协议支持3.0Gb/s的接口速度,SATA2.5硬盘的持续存储速度可达80MB/s,最大存储 容量已经达到750GB(如希捷ST3750640AS硬盘)。SATA硬盘已经占据了大部分的PC机 硬盘市场,并且正向工作站、服务器的领域迈进。而在嵌入式的应用领域,目前的硬盘存储 设备依然广泛采用传统的IDE( ATA)和SCSI硬盘。由于两者存在低速或昂贵的缺点,因 此如何将SATA硬盘存储应用到嵌入式系统中就成为今后相关领域的研究重点。1 SATA2.5协议的性能与结构1.1各种硬盘存储接口的比较通常硬盘根据

2、接口类型进行分类。硬盘接口主要分为:IDE(ATA)、Serial ATA(S ATA)、SCSI、Serial Attached SCSI(SAS)和 Fiber Channel(FC),此外还存在 IE EE1394、USB等。IDE、SCSI采用的是并行总线接口,随着技术要求的不断提高,并行技术的种种问题 如信号扭曲和串扰、电缆和连接器的反射、设备的寻址能力有限等都已成为提高其数据吞吐 能力的障碍。FC、SAS和SATA采用串行技术,克服了并行技术存在的缺点,大大提高了 速度、可靠性和可扩展性。而SATA硬盘相对于FC和SAS硬盘具有很大的价格优势,并 且与SAS接口兼容。1.2 SAT

3、A2.5协议的基本性能1SATA2.5 是国际串行 ATA 组织 SATA-IO(Serial ATA International Organization)制订 的最新SATA标准。其主要性能特点如下:(1)传输速率快,由 SATA1.0 的 1.5Gb/s 发展到 SATA2.5 的 3.0Gb/s,并且 SATA-IO 计划今后几年推出6.0Gb/s的接口协议,这比最新的并行IDE接口 ATAPI-7的133MB/s的 传输速率提高许多。(2)电缆线宽度降低而长度增加,宽度由IDE的40针/80针减少到7针,长度由18英 寸增加到1米。(3)支持热插拔,这使SATA硬盘可以作为移动硬盘使

4、用。(4)提高了数据传输的精确度,ATA-3标准引入了基于CRC (循环冗余码校验)的数据 包出错检测,但是,没有任何一种并行ATA标准提供命令和状态包的出错检测。SATA提 高了 CRC对数据、命令和状态包错误的检测能力,从而提高了数据传输的精确度。(5)支持全速命令队列(NQC),大大提高了硬盘的内部数据传输速度。此外,SATA2.5协议采用点对点结构,降低了磁盘阵列的出错风险;降低了工作电压, 减少了功耗;向下软件兼容并行ATA,横向兼容SAS协议。1.3 SATA2.5协议的体系结构SATA2.5采用四层结构:应用层、传输层、链接层和物理层。其中,应用层负责所有A TA命令的执行,包括

5、对控制命令模块寄存器的访问;传输层负责在主机和硬盘设备之间以 帧信息结构(FIS)的形式传输控制命令和数据;链接层负责对数据进行8/10编解码,根据 需要从结构帧中提取有效数据,或者将控制字插入到结构帧当中;物理层负责在串行数据线 上传输已编码的数据。2 Virtex-5 FPGA 芯片简介2Virtex-5系列FPGA芯片2是Xilinx公司最新推出的高端产品,它采用65纳米工艺, 1.0V核电压,具有灵活的时钟管理模块,100Mb/s3.2Gb/s的串行连接功能,550MHz的 DSP硬核,内置36KB的块RAM, I/O引脚多达1 200个。目前,Virtex5系列FPGA有 LX、LX

6、T和SXT三款平台,分别面向高性能逻辑功能、高性能逻辑功能和高速串行连接, 以及高速串行连接和DSP功能。RocketIO GTP收发器是专门为Virtex-5 FPGA实现高速低功耗串行连接而设计的, 具有高速、稳定的特点,可以实现PCI Express FC、SATA等高速接口的物理层协议, 而不用外置子板,从而节省了空间和成本。3 SATA2.5协议在FPGA上的实现343.1链接层在FPGA内的实现链接层发送或者接收混合了控制原语的数据流,在数据传输过程中,CRC被加入或者 提取出数据流,同时8b/10b编解码被执行。图1给出了链接层在FPGA内部的逻辑结构, 左边与传输层相连,右边与

7、物理层相连。:物理房时钟城:串行发送-康匿营都朝EC 0;E井行输出:在核时钟域里,数据宽度是32位;而在PHY时钟域里,数据宽度是10位。在发送过 程中,异步接口每四个PHY时钟发送一次双字,每个PHY时钟内一个8位数据块通过8b/ 10b编码器生成10位数据块,并被连续串行发送到物理层。接收过程刚好与此相反。原语 是由双字组成的实体,用于控制和提供串行连接的状态。在FPGA内部,原语专门由原语 发生器提供,主控制器根据上层命令控制原语的产生。CRC发生器多项式为:们二户+.1% 户十户十北十人上:%.件*十,户十+ iI: 11FPGA内需设置一个线性循环移位寄存器(LFSR),在检验过程

8、中与传输数据进行异 或,LFSR内部多项式为:12 13.2传输层在FPGA内的实现传输层在发送过程中将数据和控制信号打包为FIS,在接收过程中分解接收到的FIS。 如图2所示,FPGA内部设置了一个FIFO,数据的接收和发送过程都通过同一个FIFO通 道。Wishbone总线是一种片上系统互联规范,该规范给片内的各部分以及IP核之间的互 联定义了一种通用的接口,由此提高了设计的可靠性和可移植性。图中的Wishbone从接口 与应用层的Wishbone主接口通信,过程方便可靠Shadow寄存器用于转送命令到设备端, 或者记录设备端的状态。状态和控制寄存器包含了一系列的寄存器,用于控制接口并且检

9、索 接口状态信息。图2 由.也.5传新宏在部的结枸3.3 SATA与XC5VLX30T的接口及仿真3.3.1 GTP收发器简介5GTP收发器是Virtex-5 LXT和SXT系列FPGA内高度可配置和高度集成的可编程逻 辑资源。它支持包括SATA在内的许多高速串行接口,内部的电流模式逻辑(CML)驱动器和 缓存器提供用户可配置的终端、电压摆幅和耦合,可编程的发送预加重和接收均衡使得信号 完整性得到优化。此外它还集成了可选的8b/10b编码、逗号校准、信道绑定以及时钟校正 模块。以Virtex-5 LXT系列的XC5VLX30T为例,它具有四个独立的GTP模块,每个模块又 分别包含了若干GTP驱

10、动电压与参考电压引脚,一对低压差分串行时钟引脚,以及两对R ocketIOTM低压差分串行引脚。3.3.2 SATA接口信号定义SATA接口数据线由7根信号线组成。在主机端,1至7号线依次为GND、Tx+、Tx-、 GND、Rx+、Rx-和GND。其中,Tx+和Tx-组成低压差分发送信号对,分别与XC5VLX30 T的MGTTXP和MGTTXN引脚相连;Rx+和Rx-组成低压差分接收信号对,分别与XC5V LX30T的MGTRXP和MGTRXN引脚相连。3.3.3 SATA时钟电路及PCB仿真6-8由于SATA的时钟频率和串行数据传输速率都很高,因此对信号的抗干扰能力的要求 很高。为提高系统可

11、靠性,需要对布线后的PCB板上SATA时钟信号和数据信号进行反复 的仿真实验。下面以SATA时钟信号为例,进行PCB布线后仿真实验。SATA2.5最高支持3.0Gb/s的传输速度,因此要求所选的晶振具有300MHz以上的低 压差分时钟输出能力。IDT公司的ICS844071和ICS844031满足要求,前者的输出频率范 围是62.5MHz170MHz,后者的输出频率范围是245MHz340MHz。两者在封装上完全 兼容,用户可以根据设计的速度要求来选取。图3是SATA时钟接口电路图,其中SATA_CLK和 E 分别与XC5VLX30T的GTP专用差分时钟输入引脚MGTREFCLKP 和 MGT

12、REFCLKN 相连。F7-(AD(ADS S VTA时衿电路图司*Fi j.jV F】 牌挡MHxiSfaFEtECTROMIC TECHNFR叫部Lbe aw w 以回JT百丽英1250.00&网2.000】6.0湛)-V (IU2.6V (lJ.T:q1500 001450.0010.001350.001300.00顷L源l 眼1100.001050.00。用如 4.QOO利用 844071_3v3.ibs 及 virtex5.ibs 两个旧IS模型,在 Hyperlynx7.5 环境下对 SATA 差分时钟进行BoardSim差分眼图仿真。图4是在线长1.2in、线宽10mil、差分线

13、距12mil、 串行连接0.01pF电容以及端接100Q电阻等条件下,考虑各种过孔、PCB板的整体分析等 因素后的PRBS位模式仿真眼图。从图中可以看出,在100MHz频率条件下,眼图的睁开 程度较大,符合GTP收发器的时钟眼图要求。Tirrw-Xri!:图4宫AT金时钟信号的知皿垃e仿fi图随着FPGA逻辑单元的不断增多、内存容量的不断增大、主频的不断提高,许多以前 只能在专用芯片上才能实现的功能,现在都可以集成到一片FPGA内部来完成。例如围绕 着一片Virtex-5 FXT可以搭建涵盖图像采集、显示、处理、存储、通信等功能的系统。SA TA作为一项正蓬勃发展的存储技术,与FPGA技术结合之后可以极大地提高其本身的应用 范围,特别是为一些脱离PC机的嵌入式系统实现高速、稳定、价格较低的存储功能提供一 种新的有效途径。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号