扩频时钟简介.docx

上传人:小飞机 文档编号:3538949 上传时间:2023-03-13 格式:DOCX 页数:2 大小:37.44KB
返回 下载 相关 举报
扩频时钟简介.docx_第1页
第1页 / 共2页
扩频时钟简介.docx_第2页
第2页 / 共2页
亲,该文档总共2页,全部预览完了,如果喜欢就下载吧!
资源描述

《扩频时钟简介.docx》由会员分享,可在线阅读,更多相关《扩频时钟简介.docx(2页珍藏版)》请在三一办公上搜索。

1、扩频时钟简介SSC是英文Spread Spectrum Clocking的缩写,中文意思为“扩频时钟”,当下的绝大多数高速芯片,如PCIE、SATA、SAS、USB3.0等都支持SSC功能。那么SSC究竟是干什么的呢? SSC的主要目的是减小EMI辐射。EMI一直是高速系统设计的难点,在传统设计中,主要通过滤波、接地、屏蔽等方法来减小EMI辐射,这些方法都是通过改变/切断EMI辐射路径来达到减小EMI辐射的目的,往往设计成本比较高,另外还有一种更好的治本方法,那就是在EMI源头上做文章,减小EMI的产生,SSC技术就是其中一种。学过信号与系统课程的同学都知道,对于固定频率的时钟,所有能量都集中

2、在其基频上,其频谱很窄,但幅度很高,对外辐射能量很大,而对于频率变化的时钟,其能量会分散在一定频率范围上。 如上图所示,SSC时钟频谱平均分布在一定范围内,幅度很小,不会产生太大的EMI辐射。 一般用扩展率来衡量时钟扩展的深度,假设扩展前时钟频率为fc,频率扩展范围为f,则有: 向下方向扩频率: = -f /fc *100% 中心方向扩频率: = 1/2f/fc *100% 向*向扩频率: = f/fc*100% 扩频率不能太小,也不能太大,太小了达不到预期效果,太大了不能满足总线的时序要求,引起系统误码,大多数高速芯片的SSC扩频率在0.5%左右。 扩频的方法如下:假设有某时钟Y(t) =

3、Asin2fct,用w(t)波形来对基频时钟进行扩频,则扩频后的时钟Y(t) = Asin2(fc+w(t)t,未经扩频的时钟频谱是位于fc的一条谱线,幅度为:A2/2,由于该频谱只是一条谱线,其幅度与频谱带宽B无关。但是,扩频时钟的频谱幅度取决其带宽B。由于扩频时钟的功率在f频带内分布相当均匀,其幅度为:A2B/(2f),这样,我们可以得到EMI抑制率S为: S = 10log(A2/2)/( A2B/(2f) = 10log(f/B),单位为dB。 SSC的调制率通常用fm表示,也就是w(t)的周期,在该周期内SSC时钟频率变化f 并返回到初始频率。调制波形代表扩频时钟频率随时间的变化曲线,通常为锯齿波,如下图所示。 SSC 的使用会影响到串行数据眼图的测量效果,因此在进行信号眼图测量验证时需要选择合适的锁相环。一阶PLL往往不能跟踪 SSC 带来的频率变化。测出来的眼图质量很差,而二阶PLL能很好的跟踪时钟频率的变化,所以在测试带SSC功能的SerDes眼图时,注意将CDR的PLL设为二阶。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号