数字钟的设计.doc

上传人:仙人指路1688 文档编号:4141867 上传时间:2023-04-07 格式:DOC 页数:16 大小:1.55MB
返回 下载 相关 举报
数字钟的设计.doc_第1页
第1页 / 共16页
数字钟的设计.doc_第2页
第2页 / 共16页
数字钟的设计.doc_第3页
第3页 / 共16页
数字钟的设计.doc_第4页
第4页 / 共16页
数字钟的设计.doc_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《数字钟的设计.doc》由会员分享,可在线阅读,更多相关《数字钟的设计.doc(16页珍藏版)》请在三一办公上搜索。

1、首页目标与要求:(1) 掌握数字钟的工作原理。(2) 理解数字电路的设计方法;(3) 掌握典型集成芯片的功能的使用。(4) 能按课题需要查阅书籍、手册、图表和文献资料;(5)能通过实际电路方案的分析比较、设计计算、元器件选取和安装调试等环节,初步掌握简单实用电路的分析方法和工程设计方法。(6)按课程设计任务书的要求,自选实践项目或内容,自行设计方案并完成相关准备,自助式发现、分析和解决实践过程中的问题,自检实践结果;编写说明书、设计报告书,能正确绘制电路图。(7)掌握数字钟的组成原理,能设计出振荡电路、分频电路、计数电路、译码显示电路;并根据提供的模块能自行设计出相应的电路;(8)掌握调试过程

2、和方法:检查电路、分块调试、静态调试、/动态调试、整机联调和指标测试。(9)能独立解决自行设计过程中遇到的问题。 数字钟的设计设计任务书一、题目数字钟的设计二、设计要求1用中小规模集成电路设计一个具有“时”、“分”、“秒”十进制数字显示的计时器,并在实验箱上安装、调试.根据要求自行设计相应的出电路。2具有校时,整点报时功能.3画出逻辑电路,写出设计总结报告.三、给定条件1直流电源电压为+5V2晶振频率为32768HZ四、仪器与设备1脉冲信号发生器2SR-8型二踪示波器3数字逻辑实验箱4数字频率计E312A5万用表及工具五、元器件及材料1TTL集成电路可供: 74LS00,74LS20,74LS

3、04,74LS74,74LS153,74LS160,74LS190,74LS248,74LS390,74LS393等2CMOS集成电路可供:CC4011,CC4012,CC4013,CC4020,CC4511,CC4518,CC4520,CC4543等3显示器:LC5011,LC5012等。4电阻,电容,导线若干.数字钟的理论设计一、理论设计的步骤与方法数字电路装置是运用数字电子技术实现某种功能的电路系统.本课程设计包括:数字电路的理论设计即逻辑设计,安装调试,并最后做出符合指标要求的数字电路装置.有关安装调试的内容在后面介绍. 电路的逻辑设计,通常称为电路的预设计.1总体设计 根据设计任务书

4、的技术指标要求和给定的条件,选择总体电路方案。并根据整机的功能要求,将复杂的电路分解成若干个较简单的单元电路,明确各个单元的作用和任务,画出整机的原理方框图。2单元电路的设计 选择集成电路的类型,确定单元电路的形式。由于器件的类型和性能各不相同,需用器件的数量和连接形式也就不一样,所以应将不同的方案进行比较,选择使用器件少,成本低廉,性能可靠,易于实现的方案,中大规模专用集成电路不断涌现。在设计时,应尽量选用新型中大规模集成电路。关于数字逻辑电路的设计的各种元器件的结构、性能请参考附录及其它书籍和文献。3各单元电路之间的连接根据提供的模块选定电路后,要认真地解决他们之间的连接,以保证单元电路在

5、电平上、时序上协调一致,在电气性能上应该相互匹配,保证各部分逻辑功能得以实现并稳定工作。4画出逻辑电路图根据自行设计的电路,可以绘出整机的逻辑电路图,图纸应清晰、工整,符合电路图纸制图原则:(1)要标明输入端和输出端及信号流动的方向。(2)通路尽量用线连接,不便连接的,应在断口两端标出。互相连通的交叉线应打点标出。(3)所使用的元器件符号应尽量符合国家标准。5列出元器件清单二、数字钟的组成和原理数字钟一般由石英振荡器、分频器、计数器、译码器/驱动器、显示器以及校时和报时等几部分组成。这些都是数字电路中应用最广泛的基本电路。逻辑框图如图3-1-1所示,石英晶体振荡器产生的脉冲信号送到分频器,分频

6、器将振荡器输出的脉冲信号分成每秒一次(1HZ)的方波作为秒脉冲,秒脉冲信号送入计数器进行计数,并把累计的结果通过译码以“时”、“分”、“秒”的十进制数字显示出来。 “秒”、“分”计数均由两级计数器组成的六十进制计数电路实现。“时”计数由两级计数器组成的十二或二十四进制计数电路来实现。所有计数结果由对应的译码器和LED(或LCD)数码管显示出来。数字钟是采用数字电路实现对“时”、“分”、“秒”数字显示的计时装置。由于采用石英技术,使其走时精度高,稳定性能好。如果采用CMOS集成电路,可使电路的耦电极低。 图3-1-1数字钟电原理框图方案一:1石英晶体振荡器振荡器是计时器的重要组成部分。它主要用来

7、产生时间标准信号,经分频后得到秒时间脉冲。因此数字钟的精度取决于石英晶体振荡器。从数字钟的精度考虑,晶振频率越高,钟的计时准确度就愈高,但这将使振荡器的耦电量增大,分频电路的级数也要增加,因此一般选取石英晶体频率为32678HZ(或100KHZ),这样也便于分频得到1HZ的信号。振荡电路如图3-1-2所示。由石英晶体、微调电容与集成门电路等元器件构成。图中门1用于振荡,门2用于整形。Rf为反馈电阻(10-100M),其作用是为反相器提供偏置,使其工作于放大状态,C1是温度特性校正电容,一般取20-40PF, 电容C2中频微调电容,取5/35PF, 电容C1、C2与晶体共构成网络,完成正反馈选频

8、.门1输出的波形为近似正弦波,经门2缓冲整形后输出矩形脉冲. 图3-1-2晶体振荡器(32768HZ) 图3-1-3晶体振荡器图3-1-3所示是石英晶体振荡器的另一种接法.图中采用100KHZ石英晶体串接在门2的输出到门1的输入端的反馈线上和门1、门2等形成正反馈振荡电路,得到的正弦波经门3缓冲整形后输出矩形波。G1是与石英晶体串联的微调电容,可以对振荡频率作微量调整。2分频电路石英晶体振荡器产生的32768HZ的时间标准信号,并不能用来直接计时,要把它分成频率为1HZ的秒信号,因此需对它进行215次分频。分频电路如果采用TTL集成电路,可选用74LS393(或293),如果采用CMOS集成电

9、路,可选用CC4520(或CC4060),它们的大概框图见图3-1-4和图3-1-5。 图3-1-4用两只74LS393实现215次分频 图3-1-5用两只CC4520实现215次分频3计数电路经过分频器得到的1HZ的秒脉冲信号被送到计时电路,计时电路由六级计数器构成。完成“时”、“分”、“秒”计数。其中 “秒”、“分”计数均为六十进制,“时”为十二或二十四进制。由于集成电路的发展,人们不再用触发器去设计这些计数电路,而是使用中规模计数器,采用反馈归零的方法去实现,即当计数状态达到所需模值后,经门电路或触发器译码,反馈产生“复位”脉冲,使计数器清零,然后重新进行下一个循环。“分”、“秒”计数电

10、路是六十进制计数器,一般采用两只十进制计数器,其中一只用反馈归零法实现六进制计数器,即当CP端第六触发脉冲输入时它的四级触发器状态为“0110”,这时QB、QC均呈高电平,将它们取出,变换为适当的电平(或脉冲边沿)送到计数器的清零端,使计数器归零,图3-1-6、3-1-7、图3-1-8为几种集成电路构成的六十进制计数器。 图3-1-6 CC4518实现六十进制计数 图3-1-7 74LS190实现六十进制计数 图3-1-8 74LS160(或CC40160)实现六十进制计数小时计数电路可以是十二进制也可以是二十四进制。图3-1-9所示为二十四进制计数,图3-1-10所示为十二进制计数器,在日常

11、生活中,人们习惯于这样的计时,即10-11-12-1-2这就需要特殊的十二进制计数器,图3-1-11给出满足这一要求的电路。 图3-1-9 CC4518实现二十四进制计数 图3-1-10 CC4518实现十二进制计数 图3-1-11特殊的十二进制计数以上介绍了几种“时”计数电路。实际上能实现十二或二十四进制计数的集成电路种类很多,如74LS160、74LS290、74LS390、CC4510、CC4192等。同学们可根据实际需要选用。4译码、显示电路译码电路采用专用译码器。其功能是将“时”、“分”、“秒”计数器中计数的输出状态(8421BCD)翻译成七段数码管能显示十进制数所要求的电信号,然后

12、经数码显示器,把数字显示出来。课程设计选用译码器是TTL:74LS48/248和CMOS:CC4511/4543。显示器采用七段LED数码管LG5011/5012。电路的连接框图如下: 图3-1-12 译码显示电路的连接5校时电路当数字钟刚接通电源或走时出现误差时,需要对其进行时间的校准,实用校时电路很多,图3-1-13为其中一种,由门电路和开关等组成。该校准电路可以用来实现校时、校分、校秒,正常工作时开关拨向右边,门5输出高电平,门4输出低电平,正常输入信号通过门3和门1输出,加到个位计数器的CP脉冲端。作为校“时”电路时正常输入信号时“分”进位信号,校准信号可以用秒脉冲信号,需要校准时将开

13、关拨向左边,校准信号(秒脉冲)就可以通过门2和门1送到时个位计数器的计数输入端。“分”校准和“秒”校准的道理与“时”校准是相同的,只是输入信号不同。“分”校准电路的正常输入是“秒”进位信号,校准输入也是秒脉冲,“秒”校准电路的正常输入是秒脉冲,而校准输入可以是2HZ的脉冲信号。从送入的信号看,校准时的信号的频率高于正常信号频率,计数速度加快。当调到需要的数字后,拨动开关,计数器能继续正常工作。 图3-1-13校准电路图3-1-14是用中规模集成电路74LS153实现的标准网络,它包括校“时”和校“分”电路。当AA=00时,正常计数;当AA=01时,实现校“时”;当AA=10时,实现校“分”;当

14、AA=11时,计数电路无信号输入,处于保持状态。在课程设计中可以省去校秒电路,对秒位不作要求。但要求在校“时”的同时,“分”计数电路正常工作;而在校“分”时,“秒”计数电路处于置“0”状态。 图3-1-14 校准网络6整点报时电路要求仿真合作整点报时,即在差10秒时为整点时开始产生每隔一秒鸣叫一次的响声,声音共6次,每次持续1秒。前五声为低音500HZ左右,后一声为高音1KHZ左右。电路如图3-1-15所示,其中包括控制部分和音频部分。当分和秒计数器计到59分50秒时,“分”十位QDQCQBQA=0101,“分”个位QDQCQBQA=1001,“秒”十位QDQCQBQA=0101,“秒”个位Q

15、DQCQBQA=0000,从59分50秒到60分0秒(0分0秒),只有“秒”个位在计数,最后到整点时全部置“0”,从图中可以看出在59分50秒到59分59秒,门2的输入全为高电平,门3输入除“秒”个位QA外也是高电平,那么当秒个位QA=1(QA=0)时门3输出高电平,这个时间正对应是50秒、52秒、54秒、56秒、58秒。在这几个时间上,500HZ的振荡信号可以通过门1,再经过门4送出音响电路,发出五次音响。而当时间达到整点时,门3输出为0,500HZ的信号不能通过门1。此刻在分十位有一个反馈归零信号QCQB,把它引来触发由门6、门7构成的基本RS触发器并使门6的输出为高电平“1”,这时1KH

16、Z振荡信号可以通过门5,再经门4,送入音响电路,在整点时,报出最后一响。触发器的状态保持1S时间后被“秒”个位QA作用回到零,整个电路结束报时。报时所需的500HZ和1KHZ信号可以从分频电路中取出,频率分别为512HZ和1024HZ。 图3-1-15整点报时电路整机电路由同学根据以上原理自行设计,和预设计报告及元件清单一起交老师审阅后才能领料安装调试。方案二:21时钟源电路用555定时器组成的多谐振荡器的原理图如图所示。R1、R2、C是外接元件。当uc因电源接通对C充电而上升到时,比较器A1输出为低电平,使R-S触发器输出置0,T导通,电容C通过T放电;当uc因电容放电而减小到略低于时,比较

17、器A2输出为低电平,使R-S触发器输出置1,T截止,电容C继续充电直到uc略高于时,触发器又翻转到0,从而完成一个周期振荡。其振荡周期可用下式计算: T=0.7(R1+2R2)C表1 集成定时器功能表RTHTRQn+1T功能0O导通直接复位l 2/3VDD1/3VDD0导通置Ol2/3VDD1/3VDDl截止置111/3VDDQn不变保持 22计数电路 可选用TTL系列计数器或CMOS系计数器,可选单计数器或双计数器,可选用清零法或置数法来实现两个60进制计数电路、一个24(或12)进制计数电路。本设计推荐采用CD4518双十进制计数器实现所需。221 CD4518基本功能 CD451 8计数

18、器为D型触发器,具有内部可交换CP和EN线,州丁在对钟上升沿域卜-降沿加计数。其引出端排列和功能表分别见图5和表2所示。图 CD451 8引出端排列 表2 CD4518功能表其中,CR线为高电平时,计数器清零。显然,在单个单元运算中,EN输入保持高电平,在CP上升沿进位。222 CD4518的级联 CD4518虽无专刚的进位信号,但在脉动模式可将Q3连接至下一计数器的EN输入端实现级联,同时后者的CP输入保持低电平。 CD4518的波形图如图6所示图 CD4518的波形图 由图可见,由丁单个单元运算是在CP上升沿触发,如将低位的Q,作为进位信号直接送至高位计数器的CP输入端,将在低位逢8时就提

19、供进位信号,如要实现“逢十进一”,需将Q3经过非门送至高位计数器的CP输入端,显然烦琐、浪费。经济、简捷、正确的方案应是保持高位计数器的CP输入端为低电平,将低位的Q3作为进位信号直接送至高位计数器的EN输入端,方式如图7所示。 图 CD4518的级联 用Q3级联有利于取得较大满值,计数到满值后随着时钟上跳Q3产生下跳就可引起高位计数器计数。223计数器的实现 利用条件反馈清零的方法可分别实现60进制和24进制计数器。图 CD4518构成的60进制计数器 图 CD4518构成的24进制计数器其中的与非门建议选用CD4011。223计数器的实现 利用条件反馈清零的方法可分别实现60进制和24进制

20、计数器。图 CD4518构成的60进制计数器 图 CD4518构成的24进制计数器其中的与非门建议选用CD4011。23译码显示电路 显示器件选用发光二极管数码管,可选用共阳或共阴数码管;译码器件可选用TTL系列或CMOS系列;如选用的数码管功耗低,可直接用译码器驱动;需要遵循一个原则:高电平输出译码器驱动共阴数码管,低电平输出译码器驱动共阳数码管。本设计推荐采用CD45l1(高电平输出)驱动LG501l(共阴数码管)实现译码显示。CD451l引脚排列见图10,功能见表3;LG5011图形符号和内部电路见图11。2.4校时电路包括校准小时电路和校准分钟电路(也可包括校准秒电路,但校准信号频率必

21、须大于1HZ),可手动较时或脉冲校时,可用普通机械开关或由机械开关与门电路构成无抖动开关来实现校时。本设计推荐采用CD4011与带锁小开关实现。校时电路见图13,CD4011引脚排列见图14。图 校时电路当数字钟刚接通电源或走时出现误差时,需要对其进行时间的校准,实用校时电路很多,由门电路和开关等组成。该校准电路可以用来实现校时、校分、校秒,正常工作时开关拨向右边,门5输出高电平,门4输出低电平,正常输入信号通过门3和门1输出,加到个位计数器的CP脉冲端。作为校“时”电路时正常输入信号时“分”进位信号,校准信号可以用秒脉冲信号,需要校准时将开关拨向左边,校准信号(秒脉冲)就可以通过门2和门1送

22、到时个位计数器的计数输入端。“分”校准和“秒”校准的道理与“时”校准是相同的,只是输入信号不同。“分”校准电路的正常输入是“秒”进位信号,校准输入也是秒脉冲,“秒”校准电路的正常输入是秒脉冲,而校准输入可以是2HZ的脉冲信号。从送入的信号看,校准时的信号的频率高于正常信号频率,计数速度加快。当调到需要的数字后,拨动开关,计数器能继续正常工作。25报时电路 可采用5声低音、一声高音的整点报时,或采用音乐整点报时。本设计推荐采用音乐整点报时电路。图 音乐整点报时电路3功能部件之间的连接31时钟源与计数器及校时电路之间的连接 时钟源提供的信号送至秒个位计数器的CP输入端;时钟源提供的信号同时送至校分

23、电路和校时电路的校准输入端a32计数器与计数器之间的连接 将秒计数器的清零信号送至校分电路的正常输入端作为向分计数器的进位信号;分计数器的清零信号送至校时电路的正常输入端作为向时计数器的进位信号。33计数器与译码显示器之间的连接 作为信号连接,将各计数器的Q3Q2Q1Qo分别送至译码器的A3A2AIAo端即可。34计数器与整点报时电路之间的连接 将分向时计数器的进位信号作为整点报时电路的触发信号即可。根据已经确定的功能部什,最后组装成完整的数字钟。安装与调试一、安装在对整体电路和各单元电路充分理解和掌握后,开出清单,领来安装。1布局。本设计是在面包板上进行电路安装接插,要先对使用集成电路的个数

24、,引脚有个了解。然后在面包板上对集成电路进行总体安排或做到心中有数后部分先安排。2使用导线。线径为0.50.6mm的塑料单股导线,要求线头剪成45斜口,使能方便的插入面板插口.线头剥皮长度约68mm,再使用时应全部插入面包板既能保证良好接触,又避免剥线部分露在外面与其他导线发生短路.3布线。要求横平竖直、整齐清楚,尽可能使用不同颜色的导线,以利检查。走线不要跨越集成电路。布线的顺序一般是先电源和地线,再布固定电平线,最后按照流程逐级连接各逻辑控制系统,这样可以避免漏线。4必要时可连接一部分电路,测试一部分电路,逐级完成。二、调试1用示波器(或频率计)观测石英晶体振荡器是否起振,振荡频率是否32768HZ,如有偏离可调节微调电容对频率作调整。2将32768HZ信号,分别输入分频器各级输入端,用示波器检查各级输出波形是否正常,如工作正常则连好后可以从输出端得到1HZ的秒脉冲信号。3将1HZ的秒脉冲信号分别输入各级计数器的输入端,通过显示,观察计数器和显示器是否工作正常。4调好“秒”、“分”、“时”计数电路和译码显示电路后,则可以通过校时开关,校准“时”、“分”、“秒”,如开关有抖动,可采用防抖开关。如工作正常,整点报时电路应按时发出声响。

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号