数字电子课程设计数字频率计的设计.doc

上传人:仙人指路1688 文档编号:4149234 上传时间:2023-04-07 格式:DOC 页数:13 大小:496KB
返回 下载 相关 举报
数字电子课程设计数字频率计的设计.doc_第1页
第1页 / 共13页
数字电子课程设计数字频率计的设计.doc_第2页
第2页 / 共13页
数字电子课程设计数字频率计的设计.doc_第3页
第3页 / 共13页
数字电子课程设计数字频率计的设计.doc_第4页
第4页 / 共13页
数字电子课程设计数字频率计的设计.doc_第5页
第5页 / 共13页
点击查看更多>>
资源描述

《数字电子课程设计数字频率计的设计.doc》由会员分享,可在线阅读,更多相关《数字电子课程设计数字频率计的设计.doc(13页珍藏版)》请在三一办公上搜索。

1、目录一、设计任务及要求 二、总体框图三、选择器件四、功能模块4.1 函数发生器4.2放大整形电路4.3时基电路4.4 逻辑控制电路4.5 计数器电路4.6锁存器电路4.7译码显示电路五、总体设计电路图六、设计总结数字频率计的设计一、设计内容及要求:数字频率计是用来测量正弦信号,矩形信号,三角波信号等波形工作频率的仪器,测量结果用十进制数字显示。1、测频的频率范围为1Hz10KHz。2、数字显示位数:4位数字显示。3、被测信号:方波、三角波、正弦波。4、测量时间:t1.5s二、总体框图 数字频率计是用来测量正弦信号、矩形信号等波形工作频率的仪器,其测量结果直接用十进制数字显示。所谓频率,就是周期

2、性信号在单位时间(1S)内变化的次数。若在一定时间间隔T内测得这个周期性信号的重复变化次数为N,则其频率可表示为图(1)是数字频率计的组成框图,被测信号Vx通过放大整形电路变成计数器所要求的矩形脉冲信号,其频率与被测信号的频率相同。时基电路提供标准时间基准信号,其高电平持续的时间为1S,当1S的高电平信号到来时,闸门打开,被测信号通过闸门电路,计数器开始计数,直到1S高电平信号结束时,闸门关闭,计数器停止计数。若在闸门时间1S内计数器计得得脉冲个数为N,则被测信号的频率=NHz。逻辑控制电路的作用有两个:一是产生锁存脉冲信号,使计数器计得的数稳定的显示在数码管上;二是产生清零脉冲信号,将计数清

3、零,使计数器每次测量时从零开始计数,各信号之间的时序关系如图(2)所示。译 码 显 示 器 锁 存 器计 数 器逻辑控制电路锁存信号清零信号时基电路时基信号放大整形电路被测信号被测信号Vx脉冲信号 闸 门 电 路 图(1)I锁存清零图(2)三、选择器件本电路设计大致用到的元器件如下器件型号:74LS04,74LS00,74LS160,74LS273,74LS74,555,电阻,电容。555 定时器的功能主要由两个比较器决定。两个比较器的输出电压控制 RS 触发器和放电管的状态。在电源与地之间加上电压,当 5 脚悬空时,则电压比较器 C1 的同相输入端的电压为 2VCC /3,C2 的反相输入端

4、的电压为VCC /3。若触发输入端 TR 的电压小于VCC /3,则比较器 C2 的输出为 0,可使 RS 触发器置 1,使输出端 OUT=1。如果阈值输入端 TH 的电压大于 2VCC/3,同时 TR 端的电压大于VCC /3,则 C1 的输出为 0,C2 的输出为 1,可将 RS 触发器置 0,使输出为 0 电平。 它的各个引脚功能如下: 1脚:外接电源负端VSS或接地,一般情况下接地。 8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 16V,CMOS型时基电路VCC的范围为3 18V。一般用5V。 3脚:输出端Vo 2脚:低触发端 6脚:TH高触发端 4脚:是直接清零端。当端接

5、低电平,则时基电路不工作,此时不论、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。 5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只0.01F电容接地,以防引入干扰。 7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。 在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为的情况下,555时基电路的功能表如表61示。清零端高触发端TH低触发端Q放电管T功能00导通直接清零101x保持上一状态保持上一状态110x保持上一状态保持上一状态10 10 11 0导通截止置1 清零74160十进制同步计数器(异步清

6、除)160 的清除端是异步的。当清除端/MR 为低电平时,不管时钟端CP 状态如何,即可完成清除功能。160 的预置是同步的。当置入控制器/PE 为低电平时,在 CP 上升沿作用下,输出端 Q0Q3 与数据输入端 P0P3 一致。对于74160,当 CP 由低至高跳变或跳变前,如果计数控制端 CEP、CET为高电平,则/PE 应避免由低至高电平的跳变,而 74LS160 无此种限制。160 的计数是同步的,靠 CP 同时加在四个触发器上而实现的。当 CEP、CET 均为高电平时,在 CP 上升沿作用下 Q0Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。对于74160,只有当CP 为高电

7、平时,CEP、CET 才允许由高至低电平的跳变,而 74LS160的 CEP、CET 跳变与 CP 无关。160 有超前进位功能。当计数溢出时,进位输出端(TC)输出一个高电平脉冲,其宽度为 Q0 的高电平部分。在不外加门电路的情况下,可级联成 N 位同步计数器。对于74LS160,在 CP 出现前,即使 CEP、CET、/MR 发生变化,电路的功能也不受影响。TC 进位输出端 CEP 计数控制端 CET 计数器控制端 Q0-Q3 输出端 CP 时钟输入端(上升沿有效) MR 异步清除输入端 (低电平有效) PE 同步并行置入控制端(低电平有效)74LS27374LS273是一种带清除功能的8

8、D触发器, 1D8D为数据输入端,1Q8Q为数据输出端,正脉冲触发,低电平清除,常用作数据锁存器,地址锁存器。D0D7:出入;Q0Q7:输出第一脚WR:主清除端,低电平触发,即当为低电平时,芯片被清除,输出全为0(低电平);CP(CLK):触发端,上升沿触发,即当CP从低到高电平时,D0D7的数据通过芯片,为0时将数据锁存,D0D7的数据不变。74LS7474LS74是具有置位复位的上升沿触发双D触发器,每个触发器有数据输入D、置位输入复位输入、时钟输入CP)和数据输出Q、。、的低电平使输出预置或清除,而与其它输入端的电平无关。当、均无效(高电平式)时,符合建立时间要求的D数据在CP上升沿作用

9、下传送到输出端。四、功能模块根据上面的分析,数字频率计的基本电路由以下六个部分组成:4.1函数发生器先由滞回比较器和RC电路组成的方波 三角波发生器电路。三角波变为正弦波电路用折线法电路。比较方便可以很快的调节出波形。电路图及仿真结果如下:4.2放大整形电路放大整形电路由二极管及555构成的施密特触发器构成。被测信号经二极管限幅后,又经施密特触发器整形后输出同频率的脉冲信号,通过测量脉冲信号的频率,就得到了被测信号的频率。电路原理图及仿真结果4.3时基电路时基电路的作用是产生一个标准信号(高电平持续时间为1S),由555定时器构成的多谐振荡器产生。若振荡器的频率为f=1/(t1+t2)=0.8

10、Hz,其中t1=1S,t2=0.25S由公式T=0.69(R1+2R2)C1, 我们可以计算出各个参数通过计算确定, C1= 10F, R1=10K,R2取4.1 K.(C2=0.01uF)电路原理图及仿真结果4.4 逻辑控制电路该部分电路主要是控制计数电路的清零、计数与锁存电路的锁存显示。该电路用一块D触发器74LS74与一块与非门74LS00组成。H为基准信号的输入端,I、J为控制信号的输出端,分别接计数器的清零端与锁存电路的CLK时钟端。H、I、J端的信号时序图如下: J端输出信号基准信号1Q端输出信号2Q端输出信号I端输出信号基准信号经过D触发器分频后便获得1Q和2Q的方波信号,经由两

11、个与非门即可获得I端和J端的方波信号。当I端的信号在高电平是计数器工作在计数状态,低电平是计数器清零。当I端的信号处于下降沿时,J端的信号处于上升沿,该上升沿信号使锁存器开始工作,直到下一个上升沿的到来,这样便实现输入信号的计数与锁存。由于这样的电路不太精确,所以当精度要求高的时候,需再加一个延时电路。电路原理图及仿真结果4.5 计数器电路此电路共采用四片74LS160十进制加法计数器作为计数电路,四片74LS160采用串行进位的方式进行连接。当74LS160(4)计为9时,当下一个触发脉冲到来时,第二片74LS160(3)开始计数,当第二片计为9时,第三片74LS160(2)计数。当第三片计

12、为9时,第四片74LS160(1)计数。4.6 锁存器电路锁存器的作用是将计数器在1S结束时所计得的数进行锁存,使显示器上能稳定地显示此时计数器的值。1S计数时间结束时,逻辑控制电路发出锁存信号,将此时计数器的值送译码显示器。选用8D锁存器74LS273则可完成上述功能。当时钟脉冲CP的正跳变来到时,锁存器的输出等于输入,即Q=D。从而将计数器的输出值送到锁存器的输出端。正脉冲结束后,无论D为何值,输出端Q的状态保持原来的状态Qn不变。所以在计数期间内,计数器的输出不会送到译码显示器。4.7译码显示电路由于四拐角的显示器自带译码显示功能,所以这里就不需要再用译码器了,直接接四拐角的显示器就行。

13、五、总体设计电路图、被测信号Vx 经放大整形电路变成计数器所要求的脉冲信号,其频率与被测信号的频率fx相同。时基电路提供标准时间基准信号,其高电平持续时间t1=1s,当1s信号来到时,闸门开通,被测脉冲信号通过闸门,计数器开始计数,直到1s信号结束时闸门关闭,停止计数。若在闸门时间1s内计数器计得的脉冲个数为N,则被测信号频率fx=N(HZ)。逻辑控制电路的作用有两个:一是产生锁存脉冲,送到锁存器74LS273,使显示器上的数字稳定;二是产生清零脉冲,送到计数器74LS160,使计数器每次测量从0开始计数。其中计数电路采用74LS160异步级联的方式。六设计总结通过在实验机台上进行连接仿真,在

14、仿真的过程中,出现的结果基本符合要求,计数器工作也很合理,当闸门信号结束时,所计得的数稳定的显示在数码管上。总的仿真结果还是令人满意的,仿真结果比较成功但还有待改进。通过为期两周的课程设计,完成了本次设计的技术指标,刚开始设计的时候,由于控制电路这部分比较难搞定,所以在连接电路的时候,就会停下来设计控制电路,为了提高效率,在实际的操作中,先连好时基电路,时基电路测试通过后,再把显示电路和计数电路连好,然后进行分析。最后搞定控制电路的连接。本次实习让我们体味到设计电路、连接电路、调测电路过程中的乐苦与甜。设计是我们将来必需的技能,这次实习恰恰给我们提供了一个应用自己所学知识的机会,从到图书馆查找

15、资料到对电路的设计对电路的调试再到最后电路的成型,都对我所学的知识进行了检验。在实习的过程中发现了以前学的数字电路的知识掌握的不牢。同时在设计的过程中,遇到了一些以前没有见到过的元件,但是通过查找资料来学习这些元件的功能和使用。制作过程是一个考验人耐心的过程,不能有丝毫的急躁,马虎,对电路的调试要一步一步来,不能急躁,因为是在电脑上调试,比较慢,又要求我们有一个比较正确的调试方法,像把频率调准等等。这又要我们要灵活处理,在不影响试验的前提下可以加快进度,合理的分配时间。最重要的是要熟练地掌握课本上的知识,这样才能对试验中出现的问题进行分析解决。总之,此次实习既发现了我们在学习中的不足和在焊接电路板方面动手能力差,同时又让我们学到了很多东西比如查资料,分析电路等等。

展开阅读全文
相关资源
猜你喜欢
相关搜索
资源标签

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号