基于LVDS的某武器遥测系统数据记录仪研制.doc

上传人:文库蛋蛋多 文档编号:4152891 上传时间:2023-04-07 格式:DOC 页数:70 大小:1.82MB
返回 下载 相关 举报
基于LVDS的某武器遥测系统数据记录仪研制.doc_第1页
第1页 / 共70页
基于LVDS的某武器遥测系统数据记录仪研制.doc_第2页
第2页 / 共70页
基于LVDS的某武器遥测系统数据记录仪研制.doc_第3页
第3页 / 共70页
基于LVDS的某武器遥测系统数据记录仪研制.doc_第4页
第4页 / 共70页
基于LVDS的某武器遥测系统数据记录仪研制.doc_第5页
第5页 / 共70页
点击查看更多>>
资源描述

《基于LVDS的某武器遥测系统数据记录仪研制.doc》由会员分享,可在线阅读,更多相关《基于LVDS的某武器遥测系统数据记录仪研制.doc(70页珍藏版)》请在三一办公上搜索。

1、基于LVDS的某武器遥测系统数据记录仪研制摘要信息通信产业日新月异,对数据的存储速度、容量、功耗、可靠性等要求越来越高,这就需要一套稳定可靠的数据存储系统。本设计结合国内外研究现状和课题要求,设计和研发了基于LVDS的某武器遥测系统数据记录仪研制。该系统搭建了以FPGA为基础的硬件平台,通过总线型LVDS接收数字信号,经缓存后,以TTL电平形式存储到大容量FLASH存储器中。本设计利用FPGA开发周期短、可重构性强和VHDL硬件语言的高灵活性等优势,实现了系统工作模式的控制,完成了接口设计和时序逻辑设计;采用多点到多点总线型架构的LVDS接收器来接收采编装置的大量数据,其特点为速度快,性能可靠

2、性高。应用FPGA内部FIFO进行数据缓存,减小了体积简化了电路设计,实现了数据缓存和跨时钟域的速度匹配。采用大容量闪存做存储器使系统具有了存储数据量大以及掉电数据不丢失的特点。同时采用光电隔离对干扰进行了有效的控制。总体设计,既节省了开发成本,又缩短了开发周期,同时具有体积小、可靠性高等特点。本文对LVDS高速总线传输技术和大容量存储技术等关键技术在本系统中的应用进行了具体的叙述;并对系统总体方案设计、各功能模块的具体实现原理以及设计过程中的各种问题与解决方法给出了详细的说明和研究。用模拟信号源的方法验证了系统的可实现性与可靠性。最终通过与实测结果的比对,得出本系统的可行性、可靠性、有效性。

3、关键词:LVDS,FPGA,存储测试,FLASHResearch and Produce of certain weapon telemetry system Data logger Based on LVDSAbstractThe rapid development of information and communication industry, more and more specifications of data storage devices are required, such as storage speed, capacity, power consumption and

4、reliability, which requires a reliable data storing system. this thesis combines research status and requirements of the subject, we designed a weapon telemetry system Data logger based on LVDS to complete the data storing tasks.The system is built based on a FPGA hardware platform,which receives th

5、e digital signals through LVDS bus and after cache stored ,the data is stored into the large capacity FLASH memory in the form of TTL level. The design uses the advantages of FPGAs short development cycle and strong reconstructing ability, together with the high flexibility of hardware descriptive l

6、anguage VHDL, to achieve the control of the system working mode, completed the design of interface and sequential logic design .With Multi point to multi point bus architecture LVDS receiver to receive large amounts of data editing device, which is characterized by high speed, performance and reliab

7、ility. Application of FPGA internal FIFO data cache, to reduce the volume, simplifies the circuit design, has realized the data cache and clock domain crossing speed matching. Using large capacity flash memory to do system has a large amount of stored data and the characteristics of the data is not

8、lost. At the same time adopt photoelectric isolation for effective control of interference. This kind of design saves development cost, shortens the development cycle,and provides a lot of advantages, such as small size,strong flexibility and high reliability.In this thesis,we introduces the applica

9、tion of LVDS based high-speed bus transmission technology and large-capacity storage technology, discusses related functional modules and some specific design principles,and explains several problems encountered in the design and gives out the corresponding measures. A set of testing is applied on t

10、he system to verify each module,and the testing results prove the feasibility,reliability and versatility of this design.Keywords: LVDS, FPGA, Storage test,FLASH目 录1绪论1 1.1 选题的研究背景及意义1 1.2 国内外研究现状2 1.2.1 LVDS技术的现状与发展21.2.2 存储技术的现状及发展3 1.3 课题研究内容52 LVDS理论及电路设计关键技术7 2.1 LVDS技术7 2.1.1 LVDS简述72.1.2 LVDS

11、的通信模式9 2.2 BLVDS技术10 2.3 LVDS/BLVDS数据传输的关键技术12 2.4 低压差分技术的应用13 2.5 本章小结133 系统方案设计15 3.1 性能要求15 3.2 方案设计分析15 3.3 系统总体方案16 3.4 系统方案中各器件的选择173.4.1 BLVDS接口芯片173.4.2 存储器芯片的选择183.4.3 主控芯片的选择203.4.4 电源芯片的选择213.4.5 其它主要芯片的选取22 3.5 本章小结234 系统硬件电路设计24 4.1 数据接收模块244.1.1 BLVDS接口电路设计244.1.2 RS-422接口模块26 4.2 Flas

12、h存储模块27 4.3 USB读数模块电路设计28 4.4 配置接口设计30 4.5 电源电路设计324.5.1 3.3V电源设计324.5.2 隔离的5V、3.3V、2.5V电源设计32 4.6 退耦电路设计33 4.7本章小结345 系统的软件设计35 5.1 FPGA通信逻辑设计355.1.1 控制接收数据程序365.1.2 数据缓存模块375.1.3 FLASH存储控制程序设计405.1.4 消抖程序设计47 5.2 USB读数软件设计48 5.3上位机软件设计51 5.4 本章小结536系统测试54 6.1 系统功能测试54 6.2 实测结果55 6.3 本章小节567 总结与展望5

13、7 7.1 工作总结57 7.2 工作展望57参考文献59攻读硕士学位期间发表的论文及所取得的研究成果62致 谢1 绪论1.1 选题的研究背景及意义新中国成立以来,我国的航空航天事业在政府的支持下不断发展,目前我国的航空航天事业在国际上已经占有重要地位。探月卫星的成功发射、我国位于世界前列的洲际导弹水平以及很高的卫星发射成功率等等,这些都说明了我国在航空航天发展方面取得了不可忽视的成就。在航空航天事业的发展中,飞行器的研究至关重要。在研究中主要通过采用遥测系统和外测系统检测到的数据来获得目标对象的状态。其中外测系统任务是对航天器进行跟踪测量,获取航天器的运动参数,确定航天器的轨道和位置。遥测系

14、统的任务是接收从航天器发送的关于航天器上设备工作状态、空间环境参数和宇航员的生理信息等1。它在航天器一二级分离的时刻被释放出来,耗尽的一级发动机经爆破与二级分离,在数十万米高空,与一级发动机残骸一起起爆、燃烧、坠落,之后要找到它读出测量到的参数2。遥测技术是电子学科的一个分支,在科学研究中占重要地位。因此,研究遥测技术具有非常重要的意义。按照传输信道的不同,遥测系统有无线电遥测和回收遥测两种方式3。无线遥测技术作为主要的测试手段在航天项目研究和飞行器的飞行试验中发挥了重大作用,它可以有效的节约成本和工作周期,而且具有信息反馈速度快、控制灵活,易管理的特点。但是有些场合并不适合采用这种方式来实现

15、数据传输,例如在飞行器以很高的速度返回大气层时,在某一高度和时间内进入黑障区会中断与地面的通信联络,此时以无线方式收发的数据都是无效的4;其次,航天飞行器发射后离地面距离很远,使用无线方法,会使一定范围内的无线电器件也可以接收到保密数据,此时它的安全性能很低,不利于用在航天试验中。再次,无线方式的带宽窄,不能实现速变参量多的传输,使用无线遥测方式可能会在试验中不能测量到某些重要参数5。第四,无线遥测方式易受天气因素(尤其是大雾)和环境因素影响,可靠性较差。综上看来急需其它的测试手段来弥补这些缺点。遥测记录仪应运而生,将它界定为回收遥测系统中。在进行试验前,把遥测记录仪安装在航天飞行器内,实时记

16、录各种参数,如高度、速度、航向、过载、姿态、推力、油量等,等航天飞行器着陆后寻找到记录仪,根据读取记录仪中的数据来分析飞行试验的结果。另外当遥测记录仪安装在飞行器上时能通过地面长线电缆网实时监测其工作状态。由于遥测记录仪有很好的保护措施,所以能抗击一定程度的猛烈撞击、烈火焚烧、深海浸泡等外界影响。同时,在安全性能上回收遥测具有高可靠性,只要它方找不到“黑匣子”,就不能得到遥测数据6。所以,回收遥测在飞行器飞行试验中得到了较广泛的应用。同时面临着采集器件ADC等性能的不断提高,遥测记录系统中要将采集到的大量数据高速稳定实时的传输到存储器中成为瓶颈,应用传统的传输标准例如RS-422、RS-485

17、、TTL等已经不能满足要求,需要用一种有效的手段去解决这个问题。采用LVDS(LVDS(Low-Voltage Differential Signaling)即差分信号技术7,它的低压摆幅特性能使信号传输率达到几百兆比特每秒以上,同时具有超低功耗、抗干扰性能好和低电压供电等优点)信号方式来传输采集数据可以解决此瓶颈。同时对于存储器的容量也有很高的要求,且成功的研制出遥测数据记录仪系统,对于航天飞行器的研究有着很好的指导作用。所以在本系统的研究中,数据存储记录仪采用LVDS接口来实时接收遥测综合控制器采集后发出的多路数据并用大容量的存储器将之存储。1.2 国内外研究现状1.2.1 LVDS技术的

18、现状与发展随着电子学和通信技术发展的神速,在日新月异的今天,LVDS技术可以满足高速数传适应于数据量急速增长的要求。现今国内外对LVDS技术的研究已经日益普及,尤其是NS公司和TI公司,作为研制LVDS技术的佼佼者,先后发行了频率范围很广的基于LVDS的接口芯片,可满足各种领域的要求8。其他厂商也努力研制、不断创新,LVDS技术更加成熟,应用更为广泛。综合来看,国外LVDS产品的优势有两个:首先是种类多,如NS公司研制的产品其频率可以从几十兆到几吉,充分满足了市场的各种要求;其次性能高,如德州仪器的SN65LVDS20,传输速率达到4Gbps,抖动小于45ps,延时小于630ps,传输速率很高

19、,功耗也极小。这些产品应用到各个领域中,发挥了很重要的作用。例如在科研上,Rolf Jahne等研制了可接收速率为1.25Gbps的LVDS接收器,用于同步光纤网络以及同步数字层级9。在通信方面,MAXIM公司研制的数传率可以达到吉比特的LVDS串行器,还提供可编程扩频调制功能,有效降低EMI,它工作于1.8V核电源,体积小,成本低,可用于导航和信号识别上10。早前,因为各种原因,我国对LVDS技术的研究相对落后,自行研制的产品也很少,而且传输速率不高11。随着信息通信业成为国民经济增长的支柱和先导产业,首先面临数据传输需要的急剧增加,继而国内开始重视LVDS技术,经不断研究有了技术的突破和创

20、新。上世纪七十年代刘伯安等人开发了数传率的可达3.125Gbps的多电平LVDS收发器。其发送器发送数据以5电平形式,接收器将接收到的信号恢复为一个固定幅度的信号(利用内部的数控增益和自动增益控制电路)供给下一级AD转换为数字信号。同年尤扬等人针对电源电压低导致电路异常的问题,开发出的LVDS接收电路可以接收0.052.35V的低电压,数传率为1.6Gbps。卞振鹏,姚若河和郑学仁等在2008年提出一种1Gbps低功耗轨到轨的mini-LVDS接收器。利用新型的差分输入级实现了轨对轨的输入,通过共用负载管的NMOS和PMOS输入对来接收信号,二极管连接的负载管钳制稳定了输出的共模、差模。而且输

21、入级增益不受偏置电流制约12。1.2.2 存储技术的现状及发展存储系统是数字信息保存的重要场所,而数据信息是国家、企业和社会赖以生存和发展的基础之一,促使存储技术的热潮在世界范围内兴起。现今比较成熟的记录信息、存储信息的方式主要有磁带记录方式和固态记录器。磁带记录仪是采用磁性材料的剩磁效应将测量记录在记录仪表上。它采用了许多机械元件作为组成单元,存在占用空间大、耗电量大(导致电池使用时间短)、容量有限、控制繁杂度高的缺点,而且它存在易损坏的活动部件13,导致记录仪毁坏。磁带记录仪的毁坏不易被修复,数据无法重新发送,会造成数据丢失的情况。为弥补这些劣势,逐渐出现固态存储记录仪,它是通过存储芯片内

22、部晶体管的开关状态来存储数据的,相对于磁带记录器不需要读写头、不需要存储介质移动(转动),它的存储密度高、存储速度快、功耗低、体积小、重量轻。固态存储器的制作工艺不断提高,非常适用于做飞行器的数据存储设备。随着固态存储器的不断发展,其制作工艺、存储密度、功耗等性能大幅度提升,各个领域都开始青睐固态存储器产品,相关公司也纷纷投入对固态存储器的研究中。研究的原始初衷为代替磁带记录器,所以在外形、功能等方面仍和磁记录仪相似。在固态存储器件的应用基础上,固态记录器于上世纪八十年代初投入使用,首先是应用到军事领域14。例如Fairchild0航天公司针对极地轨道磁测量卫星研制的一款以cmos ram为存

23、储介质的固态记录器。现如今固态记录器的发展前景更为广阔,在众多的生产厂商中L-3通信公司和美国的CALCULEX公司为领军者,位于世界军工企业100强。L-3通信公司生产的记录器主要应用于航天领域,它们公司研制的美国国家海洋大气局第三代实用气象观测卫星NOAA,其轨道接近正圆的太阳同步轨道,用于日常的气象业务。另一款美国航天局发射的LANDSAT陆地卫星,其轨道设计为与太阳同步的进极地圆形轨道,确保遥感感测条件的基本一致,利于图像的对比。弹载记录器BLU-109的存储介质为闪存,再不加炸弹组件的情况下重约906千克,可侵彻1米多厚的加固混凝土结构,应用于空中发射导弹。随着半导体技术的飞速发展,

24、固态记录器也从几百兆比特发展到几百吉比特,应用范围也从机载、星载扩展到车载、弹载15。国内对数据存储技术的研制起步较晚,初期阶段仅是研制以磁心为记忆元件的磁芯存储器。随着数据的爆炸性增长,根据我国国家信息化建设的紧迫要求和高科技产业发展的要求,中国的存储产业开始进入快速发展的阶段。中科院为我国最早将固态存储器实际运用到卫星上的部门,于1999年发射的实践五号,是我国第一颗采用公用平台思想设计的小型科学实验卫星。它的存储介质为SDRAM16,完成了对航天器S波段高速数传发射机与大容量固态存储器进行在轨测试的任务。中北大学也很重视数据记录仪的研制:在2007年研制的过载测试系统,成功应用于弹丸侵彻

25、混凝土硬目标以及弹丸侵彻硬土与混凝土复合介质加速度的测试17。研究的别的一系列产品也都成功的用于实际测量中,并取得良好的结果18。根据固态记录器技术的发展来看,主要投入的方向为:1)高速率面对采集器件ADC等性能的提高,采集后大量数据的高速稳定实时传输到存储器中成为瓶颈,总线接口技术可解决此问题。2)大容量由于实际应用中对记录器容量需求显著增加,因此要求记录器单机容量越来越大,有的要求几T的量级。3)低功耗随着集成电路的集成度不断提高,低压供电成为急需,可以降低功耗减小成本;还能利用掉电进掉电中断的方式,将要保存的数据保存下来,降低系统功耗。4) 高集成度随着集成电路的不断发展,存储器的设计趋

26、向于软件设计,使得人们对体积小、耐用、技术含量高的存储器越来越大的需求的到满足,它在整个集成电路产业中发挥得作用越来越大。5)模块化固态记录仪今后的主流设计方向是模块化、系列化、标准化,大幅度降低了工作周期很成本费用19。1.3 课题研究内容本文为基于LVDS的某武器遥测系统数据记录仪研制,整个系统的设计思路是首先在接收数据端实时接收由采集和加密部件发出的大量数据,并将接收到的差分信号数据转换为我们常用的TTL信号,送入FIFO进行缓存,然后由通信控制器件FPGA将数据写入FLASH存储器中,最终由上位机通过USB接口来读取存入存储器的数据。以下为章节安排:第一章:阐述了本设计的研究背景和意义

27、,分析了国内外的研究现状,并提出了本课题的研究内容。第二章:简介LVDS技术和Bus LVDS的相关理论,概括了传输低压差分信号的高速数字电路的关键技术,最后简要介绍低压差分信号的应用。第三章:根据性能要求,设计了系统的总体方案,并对器件做了选型。第四章:系统硬件电路设计:主要包括数据接收模块、数字隔离模块、数据存储模块、USB接口模块。第五章:软件设计与实现:采用ISE9.1进行模块化编程,论述了各模块的功能及实现;介绍了上位机软件的实现。第六章:对系统进行了功能测试,并进行实测实验,比对结果。第七章:总结全文,阐述了本设计要完成的工作,概括了需要进一步完善的内容。 2 LVDS理论及电路设

28、计关键技术2.1 LVDS技术2.1.1 LVDS简述现今有很多种逻辑电平形式,其中使用最多的是CMOS及LVTTL,但随着信息产业的发展,对数传率、传输距离等特性的要求逐渐增高,传统的逻辑形式已经无法满足要求。而出现的LVDS高速逻辑电平则是应运而生。它是一种具有低摆幅的低压差分信号传输技术,也是一种通用的接口标准,适合高速数据传输。LVDS最早由美国NS公司提出,此技术经ANSI/TIA/EIA-644-1995标准规定得到了业界认可,其主要是规定了LVDS传输的电特性。LVDS技术可使产品达到100Mbps1Gbps以上的高数据传输速率,来源于它摆幅为350mV的低压差分信号,可使数据快

29、速过渡和切换。此外,这种机制与特性决定了LVDS技术抗噪声性能好、耗电量小的优点。LVDS技术的设计理念适用于印制电路板内的数据传输,同样能使电路板、模块、机架、机柜或机箱与机箱之间进行稳定传输。应用于较复杂的接口通信芯片组时不仅减少了连接器所需的物理空间,还大幅降低了系统的连接器和电缆成本。综上所述,要获得高速数据传输,LVDS为一个理想的解决方案。图2.1 LVDS驱动器和接收器原理图图2.1的驱动器中有一个标称值为3.5mA的恒流源。M1、M2、M3、M4为NMOS管。工作状态为M1、M4导通,M2、M3截至,因为接收器输入阻抗非常,所以3.5mA的电流几乎全部从下往上流过一百欧姆的电阻

30、;或者M2、M3导通,M1、M4截止,电流从上往下流过一百欧姆的电阻。故在接收器的输入端产生了350mV的电压,即形成一个有效的“1”或“0”的逻辑状态。综上可得LVDS相对于其它接口有以下优点:1)高速传输能力 由于LVDS逻辑电平是幅度非常低的信号,变化为350mV左右,相比于其他高电平接口,状态可以更快的切换。对于点到点的连接,传输速率高达数百Mbps。2)低功耗特性 LVDS是恒流源驱动,它的电流不会随着频率的增加而改变,所以LVDS的功耗基本是恒定的。尤其在高频条件下,LVDS的功耗明显远远低于CMOS 的功耗。在传输速率越来越高的今天,LVDS的低功耗特性越来越显著。3)低电源供电

31、 随着集成电路的集成度不断提高,低压供电成为急需。低电压不仅可以降低功耗减小成本,还能大幅度减小芯片的散热压力。LVDS是的低压摆幅信号,供电电压只需提供低电压。4)噪声性能好 LVDS技术的驱动器采用的是奇数模式,即驱动器的传输线上传输的是等量、方向相反的电流,这种两根差分线互为返回路径的模式不易受开关噪声的干扰,产生电波辐射小。其次,LVDS的低压摆幅携带能量小,产生电磁辐射的电场强度就会小,从而EMI很低。而且LVDS的差分传输线紧密耦合时,只响应正负电压之差,故其发出的电磁场相互抵消,抑制了共模噪声。 5)高可靠性 LVDS的驱动器和接收器是恒流源驱动,避免热插拔时造成的损坏。同时在出

32、现输入开路或输入悬浮等链路状况或故障时,能启动故障防护功能,保证了性能的稳定。 6)成本低廉 LVDS仅需要一个终接电阻,有的芯片将此电阻内嵌于芯片中,相对其他传输线路更节省成本,同时它的耗电量小的特性,可增大印制电路板的使用率。2.1.2 LVDS的通信模式LVDS通信模式是专门针对点到点信号传输而设计的,也可以实现一点对多点的连接20。1)点对点图2.2为典型的点对点拓扑的LVDS驱动器和接收器对。对互连阻抗的控制、驱动器的负载是否恰当及互连的终接方法,是设计低抖动信号传输时要考虑的关键问题。图2.2 点对点拓扑结构原理图这种结构简单易操作,连接PCB板与电缆的连接部件少,蕴含着可以很大程

33、度上调节信号线路的阻抗,保证数据的高速传输。采用LVDS接口可以提供快速边沿的驱动器输出信号,该信号可保证数Gbit的传输速率。同时这种快速切换的信号对于任何的阻抗不连续点都极为敏感,需要人们对互连进行精心的设计。2)点对多点与点到点拓扑不同,多点拓扑采用了共享单种互连的多个信号驱动器和接收器。采用单个驱动器和多个接收器时的多点拓扑结构则被称为“多分支”拓扑。图2.3 多分支拓扑结构原理图图2.3是典型的点对多点的结构图,这种结构在远端的接收器端对信号总线进行终接,只有在信号驱动器位于总线上相对于接收器的另一端时才能采用。在其他的情况下,总线的两端都需要终接。LVDS在实现多点数据通信中,通信

34、节点较多时,需要考虑的主要是阻抗匹配(按照IEEE规定,电阻为100)等配置,设计不良会很大程度上波及通信的可靠性。多个驱动器和多个接收器与一条共用总线之间的物理连接,是成功的多分支拓扑结构设计所面临的一个特有的挑战21。此挑战主要在于器件的加载和器件的连接线(短引线)在共有总线上引入的阻抗不连续性。让受到加载的总线保持匹配和使用信号沿受到调控的信号驱动器,是在多点拓扑中实现无错信号传输的关键。LVDS的两个版本已经针对多点结构进行了优化:总线LVDS(B-LVDS)和多点LVDS(M-LVDS)。综上所述,LVDS是专门针对点到点信号传输而设计的,点到点链路可以在芯片组最高性能下运作(如连接

35、能够支持此速度)。一些器件可以用于点到多点的应用中,这依赖于输出沿速率、线脚长度、负载数、负载间距等。但是严格地说,只有B-LVDS和M-LVDS总线收发器才可支持点到多点的配置。所以综合考虑,为了实现本设计要求的接收多路LVDS信号,即多点数据通信,最终选择BLVDS作为接收器件。2.2 BLVDS技术Bus LVDS(bus low voltage differential signaling),也叫总线型LVDS,简称BLVDS,是为了适应数据传输发展而延伸出来的。这项技术的面世进一步将LVDS的应用范围扩大。主要应用于多点通信范畴22。典型的总线应用配置一般为双向半双工点到点配置和多点

36、总线配置,分别如下图2.4和2.5所示:图2.4 点到点配置图2.5 多点总线配置BLVDS应用于总线多站式及多点方案,要附加总线仲裁设计、更大的驱动电流和更好的阻抗匹配设计。B-LVDS具有LVDS的许多特性,但采用了强度高得多的电流驱动(典型值10mA)和受控(更慢)的信号沿速率。增强的驱动电流以便驱动线路两端均设有终端装置的双向总线。受控信号沿变化率有助于减小分支结构中由于多处负载和相应的端引线而引起的反射。但较慢的信号沿变化率限制了B-LVDS数据传输率,使之一般不超过800Mbps。它的主要特点为:1)高速应用2)低功耗:BLVDS切换到一种互连只需要10mA的回路电流。一般来说,B

37、LVDS的负载功率仅为2.5mW。这远低于其它高性能总线技术,它们需使用大电流(BTL需高达80mA和GTL需40mA)23。3)低摆幅/低噪声/低EMI:BLVDS使用的是低摆幅的差分信号,由2.1.1已经分析过,可知这种信号可以降低噪声减小EMI。下图2.6是各种背板技术电压摆幅的比较:图2.6 各背板技术电压幅值的比较综上所述,BLVDS相对于别的总线技术来说有很多的优势,就总体的系统功耗带来的优势而言,没有哪种总线驱动技术堪与BLVDS相比。BLVDS的片上功耗最低,它可以仅用10mA就驱动重负载的总线,它还可以最大限度减小来自于其他与总线相连的收发机对总线的加载效应。在系统总体性能方

38、面也带来的另一个巨大的好处,即端接的低成本和端接器的低功率耗散24。BLVDS技术是针对多点总线接口问题提出的一个理想解决方案。它在工业控制、电信基础设施和计算机的外围设备接口等领域具有广阔的应用空间25。BLVDS解决了许多在高速总线设计方面所面临的挑战,有效的弥补了LVDS在多点数据通信中的缺陷。2.3 LVDS/BLVDS数据传输的关键技术在应用LVDS/BLVDS技术时,要根据其特性掌握差分信号在单板设计上的经验法则。低压差分信号在系统整体的布局、印制电路板的布线构思、减小EMI(电磁干扰)/EMC(电磁兼容)的设计等等都是需要特别注意的事项。在此,设计时应注意的几个方面为下所列:1)

39、印制电路板应使用四层或四层以上,对于边沿变化率高的TTL信号要与差分线用地层隔开,防止TTL单端信号串入LVDS传输线上引起干扰。若必须使两种形式的电平方式放置在同一层时,要确保这两种电平信号间隔较远,最好使用隔离电路将之隔开;建议分层的顺序为Bus LVDS信号层、电源信号层、地信号层、TTL信号层及其它信号层。 2)在印制电路板上,尽量保持两条差分线对等间距,以避免差分阻抗的不连续性。其次尤其注意等长,避免出现两条传输线上的时延引起共模噪声;3)在满足第二条的情况下,差分线的布设要尽量短,目的在于缩短电磁干扰/电磁兼容的线路。在差分线对内,线间距也要尽可能小,保证传输线紧耦合,提高抗噪声能

40、力。4)差分传输线最好不要更换层次,更换参考平面,不得不换层时,差分线对要严格保持一致换到另一层。5)PCB板中要控制过孔的数量,并将过孔值径调节至合适范围,将容性电感的值控制在最小;6)要保持LVDS信号线的PCB地线层返回路径的连续。不要跨越分割,否则跨越分割部分的传输线会因为参考平面的不连续或缺少参考平面而导致阻抗的不连续26;7)布线不使用90拐角走线,那样会导致阻抗不连续,应用圆弧走线或者135折线;8)差分传输线对与对的间距为4-6倍的对内间距。此间距的设定为降低串扰的影响。在高数据率情况下,对与对的间距要调节至10倍。条件允许的情况下在对与对的间距中安放接地过孔或布置地线。9)安

41、装终端匹配电阻在信号传输上,来产生正常工作的差分电压,同时可以消除反射。此端接电阻阻值为Rterm=2Z0(Z0为单端信号线的特性阻抗),一般要控制在85-116之间,最好为100,此阻值在接收端可以呈现很好的差分信号。匹配电阻使用封装比较小的贴片电阻27,布设位置就近于管脚(5毫米内)。10)LVDS的传输媒介是电缆时,要防止信号在媒质终端处发生反射,要使用与电缆相匹配的终端电阻以减少电磁干扰。LVDS器件也要尽可能放置于连接器LVDS输入端的附近。2.4 低压差分技术的应用此技术目前的应用领域非常广泛,例如在航空航天领域、汽车电子领域、各种通信领域等对LVDS技术的使用持续增长。在航空航天

42、领域,LVDS技术适用于对数据或图像的高速实时可靠传输要求很高的情况;在移动通信领域 ,LVDS技术可实现基站内部巨量数据在背板、电缆和电路板中的高速传输,降低空间、噪声和耗电量等参数。在汽车电子领域,此技术可降低汽车视频干扰以及满足越来越大的数据吞吐量。在雷达应用领域,解决了雷达系统中多信道、高速数传的问题。同样地,LVDS技术在其他领域内的应用也日益普遍。2.5 本章小结本章介绍了LVDS技术和Bus LVDS技术的基本工作原理、技术特点、在设计时为保证信号的质量需要注意的事项以及这些技术的应用。LVDS独特的工作原理决定了它的优势。其新技术的扩展BLVDS技术,解决高速、多点总线接口问题

43、。根据这些技术的有特点分析了LVDS技术在实际设计中需要考虑的因素,最后介绍了它在各个方面的应用。3 系统方案设计基于LVDS的某武器遥测系统数据记录仪装置要完成实时接收采编单元和加密单元下发的高速并行数据,同时将数据不间断的存入存储器中,最后由读数接口读出显示于上位机。本章将根据设备技术条件,给出数据记录仪装置设计总体方案及其结构组成。3.1性能要求1)存储容量:4GByte2)存储速率:20Mbps3)数据输入口:采编单元数据通过LVDS接口传送给数据存储记录仪,其中包括8位并行数据、一个同步时钟、一个高电平存储启动信号(持续时间大于20ms)。4)读数接口:读数接口用于读取数据存储记录仪

44、的数据。5)供电输入口:数据记录仪装置接收数据模块由采编单元和加密单元供电,供电电压为+5V。6)接插件:要满足数据速率、管脚数量、抗冲击要求。7)可靠性:0.978)体积:100120150mm3。考虑到系统是在高冲击、高压等恶劣环境下运行,所以整个系统必须要考虑到应用环境,以保证系统功能的实现。由于体积有限制,设计电路时要尽量选用体积小的器件,同时PCB布局也需要精心优化。3.2 方案设计分析本设计要完成的是工作基于LVDS的某武器遥测系统数据记录仪研制。系统的各项功能是否能实现,取决于大量的工程实用化问题。因此,在进行方案设计时要分析实际问题,进而对系统进行详细归纳总结。本系统设计在以下

45、原则下进行:在充分了解测试对象的特点、测试场所的复杂和现有的测试方法的情况下,需要有针对性的考虑以下几个方面:1)本系统要接收采编单元和加密单元的数据,系统速率要求为20Mbps。若采用串行接收虽然成本低,传输电缆较少,可实现远距离的信号传输,但是对传输的速率要求较高,高频电路的设计相对复杂,而并行接收虽然传输电缆较多,但是可以降低系统的传输速率,所以采编单元和加密单元将串行数据转换为并行数据进行传输。本系统采用BLVDS接收器芯片来并行接收8位差分数据以及1位同步信号,这样可以将数据的速率降为2.5Mbps,满足速率指标的要求。2)接收的数据中有1位为存储启动差分信号(持续20ms的高电平)

46、,当检测到此信号时,开始存数。由于接收此信号不需要有较高的接收速率,可采用RS-422接口芯片。 3)数据的接收电路和存储电路是数据记录仪的核心。整个系统的逻辑时序控制芯片采用FPGA,可以简化电路设计,减小电路体积,而且它内部有集成的RAM,可以实现数据的缓存,避免用外部FIFO,减少了系统功耗。 4)本系统在读取数据时采用USB串行接口读数,数据读取可靠,无读数错位与丢位现象。5)为了有效地抑制系统噪声、减少干扰,采用数字隔离电路以及合理的PCB布板。6)接插件选用J110-37ZJ。此接插件为37个引脚的航空接插件,满足10路差分数据、电源和地的要求,也满足速率和抗冲击的要求。7)电源供

47、电要满足系统中各个器件的要求。系统的采编和加密单元输出+5V直流供电电源,经两个电源转换输出两路所需电压,一路供给BLVDS接口与RS-422接口,另一路在通过DC/DC模块转换为所需要电源供给其他器件。3.3 系统总体方案系统设计时本着可靠性高、运行稳定和低成本、低功耗的研制理念,应用模块化设计方式,每块都有各自实现的功能和单独的I/O接口。这些模块组合后构成整个系统实现产品要求的各项功能。该方案以可编程逻辑器件FPGA实现各模块与主控制器的相互通信,完成数据的接收存储及读取。整个系统包含七部分:BLVDS接口电路、RS-422接口电路、数字隔离电路、可编程逻辑器件(FPGA)、FIFO缓存、存储介质及USB接口电路。系统原理框图见图3.1。图3.1 系统总体设计框图系统上电后,采编提供的+5V电源通过电源转换和电源隔离芯片得到各模块所需的电压,然后FPGA给RS-422发出控制命令,使RS-422接口芯片的接收使能端有效,进入接收状态。当FPGA检测到RS-422接收到持续20ms的高电平,就控制BLVDS芯片和FIFO进入工作状态,开始接收由采集及加密

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号