《毕业设计论文数字钟兼钟控定时器的设计.doc》由会员分享,可在线阅读,更多相关《毕业设计论文数字钟兼钟控定时器的设计.doc(24页珍藏版)》请在三一办公上搜索。
1、四川航天职业技术学院2008届毕业论文 数字钟兼钟控定时器第1章 概述1.1 课题背景由于我门学习了数字电子技术等课程,另外还做过模拟、数字电子技术等实践训练。为了达到设计要求,所以根据自己掌握的数字电路知识,再结合其他专业课知识,我选择了数字电子钟兼钟控定时器这个题目。在制作这个电路的基础上可以看出自己对数字电路及其它专业课的掌握程度,因而很适合毕业设计的题目要求。再者数字电子钟在我们的实际生活中经常见到,它的精度、稳定性远远超过了机械钟表,因此得到了广泛的使用。1.2 发展现状随着社会的进步,信息化产业的发展,出现的高科技产品的技术含量也越来越来高,数字电子技术的掌握和发展是对新知识新技术
2、接轨的一种直接途径;再加上定时器部分自动设置的结合可以说这也是一个现代化产品。虽然现在它的技术含量并不高,但我相信通过努力创新和不断的改进与改装,也将会成为一种实用性强、水平高的产品。可以知道数字电子钟兼钟控定时器这是以社会生活相接轨的课题,因此它会得到社会的认可和使用。第2章 设计工具的简介2.1 Protel DXP简介随着科技与技术的发展,手工制作印制板逐渐被软件代替了。Protel DXP就取代了在电子行业的手工印制板,Protel DXP功能具有:电路原理图的设计,原理图元件编辑器,印制电路板设计编辑器,印制电路板元件封装编辑器,印制板打印编辑器等等。它是第一个将所有设计工具集成于一
3、身,完成电路原理图到最终印制电路板设计全过程的应用型软件,成为当今最为流行的电路设计制版软件。2.2 数字电子技术简介数字电子技术是一门发展迅速、实践性和应用性很强的技术。数字电子技术内容包括数制和码制、逻辑代数基础知识、逻辑门电路、集成触发器和脉冲信号的产生和整形等。还包括内容有组合逻辑电路、时序逻辑电路、数模和模数转换器、半导体存储器和可编程逻辑器件,介绍了中规模集成电路的逻辑功能及其扩展运用,侧重于培养学生综合运用所学知识正确选择集成器件进行逻辑设计和解决较复杂问题的能力。第3章 基本原理与方案设计3.1 基本原理数字电子钟一般由六个部分组成,其中振荡器和分频器组成标准的秒信号发生器,由
4、不同进制的计数器、译码器和显示器组成计时系统。秒信号送入计时器进行计数,把累计的结果以“时”、“分”、“秒”的十进制数字显示出来。“时”显示由二十四进制计数器、译码器和显示器构成,“分”、“秒”显示分别由六十进制计数器、译码器和显示器构成。3.2 方案设计 3.2.1 方案一分析数字电子钟的原理,可分为以下几个模块进行设计:60Hz标准脉冲发生器:60Hz标准脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量。通常用晶体振荡器发出的脉冲经过整形、分频获得60Hz的标准秒脉冲。计数译码显示:秒、分、时分别为六十、六十、二十四进制,可以采用同步或异步中规模计数器完成。 译码采用4/7
5、译码器驱动共阳极数码管。校正电路:由于走时不准确而造成显示的时间快或慢,就要对表进行校准。这一功能利用手动单脉冲或连续脉冲对其进行校准。整点报时电路:当数字钟显示59min变为00min时,开始整点报时。定时定闹电路:如定开时间到,则继电器开触点闭合,如定关时间到,则继电器常开触点断开。其原理框图如图3.2.1所示。振荡器可采用集成电路555定时器与RC组成的多谐振荡器,或者石英晶体振荡器;分频器可以采用CD4060通用型集成电路产生标准的分频信号;可以采用4片双十进制计数器74LS390构成8位十进制计数器,采用74LS48组成译码驱动电路。 3.2.2 方案二根据设计任务和原理,数字钟可用
6、中小规模集成电路制作,也可用大规模集时 显示器分显示器秒显示器 时译码器分译码器秒译码器正点报时电路 时计数器 分计数器秒计数器 校正定时电路振荡器分频电路 图3.2.1 数字钟兼钟控定时器方案一框图成电路制作。数字钟专有集成电路有多种,有的没有定时功能,有的只有单定时功能。而本课题要求具有双定时功能,通过查找资料可知,可以选用集成电路LM8364较为合适。 其原理框图如图3.2.2所示:LED显示器时 钟 I C整点报时电路 60Hz信号产生电路 定时定闹电路控制电路 图3.2.2 数字钟兼钟控定时器方案二框图LM8364除了用做数字钟外,还可兼做钟控定时器。这种钟控定时器具有24h任意时间
7、开、任意时间关、1h定时输出等功能,适合家庭某些电器每天一次的自动控制。数字钟由60Hz信号产生电路、时钟IC、LED显示、整点报时电路、定时定闹电路、控制电路等组成。3. 3 方案论证与比较数字钟可用中小规模集成电路制作,也可用大规模集成电路制作。若用方案一的中小规模集成电路制作,至少需要震荡器、分频器、计数器、显示器等电路,所用的元器件较多,仅计数器就需要好多块,虽然原理简单,但所画出的原理图比较复杂,功能单一。如果用方案二中的 LM8364设计数字钟兼钟控定时器,其电路较为简单,而且实用可靠,走时准确,制作容易。如果仅显示时间之用,只需振荡器、时钟集成电路和显示器就能实现。因此本课题采用
8、方案二中的时钟专用大规模集成电路来设计制作。 第4章 核心器件介绍4.1 LM8364简介LM8364是日本三洋公司的产品,是采用PMOS工艺制成的大规模集成电路,电源电压范围宽(直接驱动LED显示,电源为6.516V,驱动荧光数码管显示,电源为6.521V)。LM8364的引脚如图4.1.1所示。LM8364具有如下特点:除实时显示“时/分”外,还可显示“月/日” ;可按12h或24h方式工作,12h系统带有AM/PM显示;可设置两个报警输出;有减法计时的定时功能,最大定时59min;在出现电源断电等故障时可全位“闪烁”显示。4.2 LM8364内部电路框图1 42 2 413 404 39
9、5 386 377 368 359 34 10 3311 3212 3113 3014 2915 2816 2717 26 18 2519 2420 23 21 22CR输入 报警1输出(定开输出)PM输出 AM输出1 Hz输出 10小时b和c24/12小时选择 f(定开输入)报警1显示输入 g50/60Hz选择 a50/60Hz输入 b小时调小时 d调分钟 c秒显示输入 e(定关输入)报警2显示输入 f到计时显示输入 gVSS a与d10分报警1关闭输入 b到计时输出 e报警2关闭输入 c(定关输出)报警2输出 分f打盹输入/显示月日 分gVDD 分a分c 分b分d 分e图4.1.1 LM8
10、364的引脚图LM8364内部电路复杂,由振荡器、分频器、加计数器、减计数器、驱动电路等组成。LM8364内部电路方框图如4.2.1所示。4.3 LM8364的功能(1)1脚CR输入:1脚输入RC=150kW6800pF时,则产生f0=1600Hz的振荡,经内部32级分频后得到50Hz的时钟信号;1脚输入RC=130kW6800pF时,则产生f0=1920Hz的振荡,经内部32分频后得到60Hz的时钟信号。用50Hz交流电源时,工频50Hz可作为时钟输入。(2)4脚12/24小时选择:悬空为12h工作,连接VDD为24小时(利用AM与PM及10小时b/c端。(3)6脚50/60Hz选择:悬空时
11、用60Hz工作,连接VDD时用50Hz工作。(4)10脚秒显示输入:按S6,分钟位置显示秒数字(如图4.3.1所示功能示意图)。(5)18脚打盹输入:按S7,显示“月/日”,且使两个报警输出暂停10分钟。(6)8脚调小时:按S2,可调小时。(7)9脚调分钟:按S3,可调分钟。(8)5脚定开输入:按S1,显示定开时间,同时按S2,可以调定开时间的“小时”时间;按S1的同时按S3,可以调定开时间的“分钟”时间。 (9)11脚定关输入:按S4,显示定关时间,同时按S3,可以调倒计时时间。倒计时时间可设置为159min的某一数值。 (10)12脚倒计时输入:按S5,显示59min,同时按S3,可以调倒
12、计时时间。倒计时时间可以设置为159min的某一数值。 (11)定开功能:到定开时间,42脚输出高电平,此时若按打盹输入S7,则42脚输出变为底电平,维持10min后又变为高电平。42脚输出的高电平维持59min后自动变为底电平。当42脚为高电平时,按报警1关闭输入S8,42脚变为低电平。(12)定关功能:到定关时间,17脚输出高电平,此时若按打盹输入S7,则17脚输出变为底电平,维持10min后又变为高电平。17脚输出的高电平维持59min后自动变为底电平。当17脚为高电平时,按报警2关闭输入S9,17脚变为低电平。(13)计时功能:按S5,15脚输出高电平,到倒计时时间后,15脚输出变为低
13、电平。为配合LM8364,应采用内部为共阴极且为单阴极连接的发光二极管显示屏,共阴单阴LED显示屏的第一脚为公共阴极。对于其余各脚,可自己测出对应的字段。32级分频振 荡CR输入12/24小时选择月计数日计数50或60成 形50/60Hz输入 50/60Hz选择码交换及输出驱动分计数秒计数时计数秒10小时数字显示报警输出时报 警 比 较报警与倒计时电路报警1关小时数报警2关日字显示打盹倒计时输出月10分数报警1时计数报警1分计数字显示报警1分数字报警2时计数报警2分计数倒计时减数器报警2显示倒计时调计时调分钟报警1显示报警2显示秒显示到计时显示图4.2.1 LM8364内部电路方框图 LM83
14、64 倒定 小 分 定 计开 时 钟 关 时 5 8 9 11 12 10 18 14 16 19 13+VDDS1 S2 S3 S4 S5 S6 S7 S8 S9 图4.3.1 8364功能示意图第5章 设计过程5.1 60Hz信号产生电路数字钟走时是否准确在于60Hz信号的精确度。LM8364的第一脚可外接RC产生50/60Hz信号,用此方法精度较低。图5.1.1所示的3种电路能产生60Hz精密信号。(a)图的集成电路为MM5369;(b)图用CD4060和与非们CD4012构成,用MM5369电路虽然方便,但CD4060比MM5369更容易买到;(c)图用CD4040和反相器组成,CD4
15、040是12级脉动进位二进制分频电路,其12脚Q8输出频率f060.01465201Hz,其误差2.44210-4。本数字钟采用(b)图所示的电路作为时钟信号。60Hz信号产生电路图(a)60Hz信号产生电路图(b)60Hz信号产生电路图(c)图5.1.1 60Hz信号产生电路CD4060为14位二进制串行计数器/分频器,其内部带有振荡器,可外接电阻和电容构成RC振荡器,也可以通过外接晶体构成高精度的振荡器。CD4060有14级计数器,但只引出10个输出端。CD4060还有一个公共的清零端,只要在清零端加一个高电平或正脉冲,即可使计数器输出全部为“0”电平,并迫使振荡器停振。CD4060外接3
16、2768Hz的晶体和电阻产生32768Hz的振荡信号,经内部电路分频后从13脚输出64Hz的信号,从CD4060的第3,2,1,5,脚取出Q14(2Hz),Q13(4Hz),Q12(8Hz),Q10(16Hz)四个信号,使其每半秒封锁第2个与非门G2两次(即每秒可去掉4个脉冲),从而输出高精度的60Hz信号。其工作波形如图5.1.2所示。 关于精密60Hz信号的产生电路,除了图5.1.1所示的3种外,还有其他的电路形式,这里就不一一介绍了。64Hz Q9G1输出16Hz Q108Hz Q124Hz Q132Hz Q14O1/4S图.5.1.2 60Hz信号产生原理5.2 整点报时电路 当数字钟
17、显示59min变为00min时,应整点报时。根据分析,十分位显示数字2,3,4,5时,十分位的g段始终是亮的;十分位显示数字0与1时,十分位的g段是灭的。因此十分位的g段由亮变灭只发生在59min变为0min时,这样可用十分位的g段作为整点报时的触发信号。数字钟兼钟控定时器原理图如后附页一所示,图中没标型号的二极管为IN4148,电解电容的耐压为16V。整点报时由NE555构成的单稳态电路来控制。当十分位的g段由亮变灭时,经微分限幅后触发IC1的第二脚,IC1的第三脚输出高电平,触发音乐片,奏响一手歌之后停止。由于第3脚的输出接有光敏电阻,因此白天光敏电阻的阻值小可触发音乐片,夜晚光敏电阻的阻
18、值很大,不能触发音乐片。没有触发时IC1的第二脚电压大雨VDD/3(由R1,VD1,R2决定),第3脚输出低电平。假设忽略二极管VD1的压降,根据IC1的第二脚电压要求,应满足即2R1R2 取R2为51KW,但R1不能取值过大,否则整点将无法触发单稳态电路,这里取R1为30KW。R3与C2的取值应保证输出暂稳态的时间tp小于音乐片一手歌的时间,这里取R3为30KW,C2为33mF/16V的电解电容(因电源为9V),则tp为 tp=1.1R3C2=1.1301033310-6=1.1S音乐片选择HL9300F,R6选390W/ 1/4W,光敏电阻选择暗电阻大雨10MW的元器件。5.3 定时闹钟电
19、路根据双定时功能,如定开时间到,则继电器常开触点闭合,如定关时间到,则继电器常开触点断开。定时定闹电路应为RS或JK触发器,在整机电路图中IC3A和IC3B构成基本RS触发器,C8与R34组成微分电路(它们的取值要根据经验来定),从而保证电源接通瞬间或者非门IC3的第1脚为高电平,第3脚输出低电平,三极管VT1截止,蜂鸣器不会向,继电器不会吸合。当定开定闹的时间到时,数字钟集成电路LM8364的第42脚输出输出高电平,使RS触发器置高电平,IC3的第3脚输出高电平,蜂鸣器响,继电器吸合。当定关时间到时,LM8364的第17脚输出高电平,RS触发器复位,VT1截止,继电器断开。倒计时:按S5 ,
20、LM8364的第15脚输出高电平,同时按S3,则调整倒计时时间,第15脚输出的高电平使VT1导通,继电器吸合;当倒计时时间到时,第15脚输出低电平,继电器断开。5.4 误报时控制电路VD11VD15和IC5及或非门是为了防止调整时间产生误报时、继电器误动作或始终误闹。调小时/分钟、调定开/定关时间、调倒计时时间可能会出现十分位的g段由亮变灭的情况。为了防止误报时,调时间时,触发IC5构成的第二脚, 由IC5构成的单稳态电路的输出反相后使IC1复位,从而不能触发音乐片。调各种时间时可能经过定开/定关的时间,为了防止蜂鸣器误响或继电器误动作,调时间时, IC5第三脚输出的高电平加到LM8364的第
21、14脚和第16脚,从而保证定开输出和定关输出为低电平,使VT1截止,保证继电器不会误动作,蜂鸣器不响。R32与R9的取值方法与R3与C2相同,此时暂稳态的时间约取12min。整点报时和定闹共用一个蜂鸣器,整点报时蜂鸣器唱歌,定闹时蜂鸣器发出蜂鸣声。第6章 原理图与PCB板设计6.1 原理图的设计根据对单元电路的分析和设计,我们可以设计出本课题的电路原理图,因此采用Protel DXP设计软件我们就可以很方便的画出电路原理图。但是在设计电路原理图之前,必须按照规范的流程进行设计,掌握好相关的原理图设计工具,并设置好相关的参数,这样才能方便快捷地设计出所需要的原理图。原理图如后附录一所示。6.2
22、PCB板的设计由于此电路采用单面板制作, 所以我们用Prtel DXP工具来设计生成PCB板, 其设计步骤为:(1)单击File/New,新建设计数据库。(2)进入刚建立的数据库,执行FileNew命令,从选择原理图编辑器需(schemati Document)图标,双击该图标,建立原理图设计文档。(3)双击文档图标,进入原理图设计编辑器,完成原理图设计。(需加载的:Miscellaneous.lib,路径C:program filesDesign Exploer 99LibereySch文件夹)(4)使用Prtel 99的电器规则,执行菜单命令ToolERC对画好的电路原理图进行电器规则检查
23、。若有错误情况进行改正。(5)创建网络表可以生成具有元件名、元件封装、参数及元件之间连接关系的网络表 。(6)执行FileNew菜单命令,从框中选择PCB设计编辑器(PCB Document)图标,双击图标建立PCB设计文档。(7)装入元件封装库执行菜单命令DesignAddRenoveLibrary或单击Browes PCB选项卡中的按钮,在“添加/删除元件库”对话框中选取所有元件所对应的元件封装库1.Miscel laneous.lib,路径在(C:program files99LibereyPCBGeneric Footprints)文件夹。添加后,在该库中浏览到所要的元件封装,进入元件
24、编辑器,修改封装;2.自己所创建的各个元件封装库。路径在自己的数据库(8)根据设计的电路确定电路板的尺寸。在 K层,执行菜命令,绘制电路的边框。(9)设置参数, 执行菜单DesingOptions,把电路板设置定义为单面板。设置布线规则:,DesignRules左键单击Routing按钮,根据要求,在规则类(Rules Classos)中设置参数。选择Routing Layer,对布线工作层进行设置:左键单击Properties,在“布线工作层面设置”对话框“Pule Attributes”选项中设置Top Layer 为“Nt Used”设置Bottom Layer为 “Any”。选择Wid
25、th Constraint,左键单击Prperties,对整扳导线的宽度进行设置。若还需设置地线和电源的宽度,1.地线宽度设置:左键单击按钮,进入线宽规则设置界面,首先在Rule Scope区域的Filter king选择框中选择Net,然后Net在下拉框中选择GND(或),再在Rule Attributes区域将Minimum width 、Maximum width和Preferred三个输入框的线宽设置为2.5个mm。2.电源线宽的设置:左键单击Add按钮,进入线宽规则设置界面,首先在Rule Scope区域的Filter king选择框中选择Net,然后在下拉框中选择VCC(或+),再
26、在Rule Attributes区域将Minimum width 、Maximum width和Preferred三个输入框的线宽设置为2.5个mm;(10)装入网络表执行菜单命令,然后在弹出的窗口中单击按钮,再在弹的窗口中选择电路原理图设计生成的网络表文件(矿展名为N)。如果没有错误,单击若出现错误提示,必须改正。若是返回原理图修改,改好后必须重新创建网络表再来加载。(11)元件布局, 执行菜单命令ToolsAuto placementAuto placer可以自动布局。布局关键性的一步,为了使布局更加合理,再进行手工调整,调整元件的位置和方向。(12)行菜单命令Auto RoutingAl
27、l,并在弹出的窗口中单击Route all按钮,程序即对印制电路板进行自动布线.(13)如果对整板布线的结果不满意,可执行ToolsUn-RouteAll命令,拆除布线,调整布局偶在布线。如果对某根导线的结果不满,可执行命令ToolsUn-RouteConection,光标变为十字,单击不满意的导线即可拆除,然后执行PlaceInteractive routing。光标变为十字,用和原理图中布线的相同方法手工绘制导线。 (14)步线完毕后,即可得到数字钟兼钟控定时器的PCB板图,如后附页二所示。 第7章 安装、调试及功能实现7.1 安装稳压二极管的好坏与正负极性的判别方法与普通二极管一样。开关
28、二极管IN4148和玻璃外壳的3V稳压管外形一样,外壳上有字可以区别。但用久了,字都看不清,仅从外形来区分比较困难,因此可用万用表电阻挡来加以区分。将万用表拨到R10k挡,用黑表棒接待测管的负极,红表棒接其正极,由表内叠层电池向管子提供反向电压。观察表针,若指针基本不动,停在“”处或有微小偏转的我为二极管;若表针有一定的偏转,则为稳压管。此方法适用于反向击穿电压比R10K挡的表内叠层电池电压低的稳压管。根据PCB图制作硬制板,根据工艺要求正确安装元器件,焊接MOS集成电路时,要求烙铁接地良好,最好断开电源用烙铁余热焊接。在焊接音乐片上的三极管和音乐片的引线时,烙铁速度要快。正确安装完毕并检查后
29、按下6.2的调试步骤进行调试。7.2 调试数字钟兼钟控定时器的调试步骤为:(1)接通电源,观察显示屏上的秒点是否闪烁,用频率计测试LM8364的第7脚输入信号的频率是否为60Hz。(2)按S2,观察能否调“小时”( 按住S2可调快“小时”);按S3,观察能否调“分钟”。 (3)整点报时时按按S3,将分钟设置为59min,然后听下一分钟从59min变为00min时,蜂鸣器能否奏一首歌。若不能,用万用表测IC1的第2脚电压,分钟从59min变为00min时,第2脚电压应从高电平变为低电平,IC1的第3脚输出应从低电平变为高电平。若IC1的第3脚能从低电平变为高电平,需要再检查音乐片电路,测量音乐片
30、的电源电压是否为3V、音乐片及上所焊的三极管是否烧坏、蜂鸣器是否损坏。不能整点报时的主要原因是IC2的第2脚没有负脉冲触发信号,可以通过调整R1和R2的阻值之比使负脉冲触发第2脚。没有触发时,IC1的第2脚电压应大于VDD/3,触发时应小于VDD/3。本电路中对R1、R2的阻值要求比较严格。另一主要原因是音乐片烧坏。由于音乐片比较容易烧坏,因此一定要检查音乐片的电源电压是否为3V(不能太高),而且触发的电压也不能太高。(4)定开/定关,按S1设置定开时间,按S4设置定关时间。定开时间到时,用万用表测量LM8364的第42脚电压应为高电平,测IC3的第3脚电压应为高电平,VT1导通。当S6闭合(
31、拨段开关处于定时位置)的时候,继电器吸合,当S7闭合的时候,蜂鸣器鸣叫。定关时间到的时候,测LM8364的第17脚,其输出应为高电平,而且RS触发器复位,三极管VT1截止,继电器断开。(5)倒计时按S5,用电压表测LM8364的第15脚输出电压应为高电平,继电器吸和。按S5同时按S3,可设置倒计时时间,倒计时时间到时,再测LM8364的第15脚电压是否为低电平,此时继电器应断开。(6)调整分钟时间,使分钟时间经过59min和00min(如原来时间 AM 2:30,现调整为AM 3:10),听蜂鸣器是否唱歌。闭合S7(拨段开关处于定闹位置),设置定开时间,使时间经过定开时间(如原来的时钟时间为A
32、M 2:30,设定开时间为AM 4:30,将时钟时间改为AM 5:40),听蜂鸣器是否鸣叫。用同样的方法设置定关时间,调整时钟时间,使时钟时间经过定关时间,测量LM8364的第17脚电压是否为底电平。7.3 功能实现及拓展 对6.2中各项调整完毕后,观察数字钟走时是否准确,这项工作需要较长时间(如1个月或3个月或更长时间)才能完成。如果走时不准,可调节微调电容进行调整。根据长期实践,利用原理图(附录一)制作的数字钟兼钟控定时器,走时准确,工作可靠,整点报时时间为早上7点至傍晚7点。鉴于时间和水平的限制,其实我们还可以对数字钟的功能进行扩展,如增加星期显示,增加用发光二极管做成的摆钟,是数字钟的
33、功能更齐全。第8章 总结与致谢8.1 总结本课题使用LM8364核心集成块,结合数字电子技术并采用Protel DXP进行原理图和PCB板的设计,完成和实现了一个运用电路基础分析、模拟数字电路、电子电路制作等综合知识的设计目的以及功能要求,完成了时、分、秒数字的准确显示同时兼并了各种定时的功能,超过了其他传统的机械性钟表,完全实现数字化,具有较强的通用和实用价值。虽然在设计本系统之初,我已对一个完整课题的设计有一定的基础和了解,但是在格式和综合运用各方面等方面还存在较大的问题。通过在指导老师等帮助下,我首先用了一段时间对数字电路的知识进行了温习,然后再根据以前对Protel DXP的实训操作进
34、行反复练习,最后对各个需要用到的知识有了一定的掌握和分析能力。 在这之后的几个星期中,我计划的安排了设计时间,即此课题的需求分析、总体设计、详细设计、系统调试等步骤,分阶段地完成各设计任务。接着,根据设计任务书以及需求分析的要求,对设计内容进行规范化和具体化,并以前台Word作为界面的设计工具对本课题进行了详细的设计。 在完成本设计的过程中,我既感受到面对复杂问题时的懵懂,也体会到问题得以解决时的快乐。同时,也总结了以下一些经验: (1)一个详细完整的设计计划对完成一项任务的重要性。实际上,我对这次设计着手较早,但由于刚开始时间较松,进度较慢。到后来感觉设计时间的紧迫性才全身心投入到制作之中,
35、以便按时完成了任务。 (2)学习设计一个系统课题,实践是最好的方法。我对电路和软件设计的学习实际上分为两个阶段。前一阶段因课时内容而学习,而在这一阶段中,我总有隔雾观花的感觉,一些知识不是很扎实。后一阶段通过实践学习,很多前一阶段不甚了解的问题都迎刃而解。 (3)要学会抓住课本和运用互联网工具。课本是完成设计的基础,而互联网是一个具有大量资源的信息宝库,我们必须综合运用。总结这次设计的过程,取得了更多的收获,但也有些地方设计的不是很完美。还有一些需要提高和改进的地方。 (1)是系统的功能实现并不完全,有一些实际工作中需要用到的功能在分析时没有考虑进去,也没能实现。 (2)是设计过程中时间分配不
36、合理,后期较为紧张的时间给我的工作带来很大的被动。 (3)是知识积累的不够完整,有很多知识都是临到用了才去重点补习,这样学到的知识毕竟不牢,而且用起来也不灵活。 总之,经过这次毕业设计,我感觉自己从理论到实际操作都有很大的提高,也深刻认识到要完成一项任务,首先必须要有一个详细周密的计划,系统的思维方式与方法。对待一个新的问题要有耐心,要善于运用已有的资源来解决,其次要勇于实践,在实践中发现和解决问题,要相信自己有解决问题的信心和能力。8.2 致谢在设计和论文写作的整个过程中,指导教师赵老师在各个方面都给予了全面的指导和帮助。老师精深渊博的知识,求实创新、勤奋严谨的治学风范,忘我的工作作风时刻熏
37、陶着我。老师的因材施教、诲人不倦的授业精神给我留下了深刻的印象,这将使我受益终身。感谢四川航天职业技术学院电子工程系老师多年来在学习、工作上给予我的热情关怀、指导与帮助。另外,也感谢一些同学在我完成设计时提出了很多宝贵的意见和无私的帮助。最后,特别感谢父母多年来在学习上、生活上的理解与大力支持。参 考 文 献1 胡翔骏.电路基础简明教程.北京:高等教育出版社,20042 胡宴如.模拟电子技术.第二版.北京:高等教育出版社,20043 杨志忠.数字电子技术.第二版.北京:高等教育出版社,20034 王浩全.Protel DXP电路设计与制版.北京:人民邮电出版社,20055 陈晓文.电子线路课程设计.北京:电子工业出版社,20046 汪琳.电子工程师. PMOS电路设计,2007年9月:21-24页7 廖先芸.电子技术实践与训练.北京:高等教育出版社,20048 孙萍编.电子专业英语.北京:机械工业出版社,20059 10 附录一附录二 附录三第 24 页 共 24 页