补码加减法运算(计算机组成原理).ppt

上传人:sccc 文档编号:4994302 上传时间:2023-05-28 格式:PPT 页数:25 大小:392.54KB
返回 下载 相关 举报
补码加减法运算(计算机组成原理).ppt_第1页
第1页 / 共25页
补码加减法运算(计算机组成原理).ppt_第2页
第2页 / 共25页
补码加减法运算(计算机组成原理).ppt_第3页
第3页 / 共25页
补码加减法运算(计算机组成原理).ppt_第4页
第4页 / 共25页
补码加减法运算(计算机组成原理).ppt_第5页
第5页 / 共25页
点击查看更多>>
资源描述

《补码加减法运算(计算机组成原理).ppt》由会员分享,可在线阅读,更多相关《补码加减法运算(计算机组成原理).ppt(25页珍藏版)》请在三一办公上搜索。

1、计 算 机 组 成 原 理,2023年5月28日,补码加减法运算,加法规则:先判符号位,若相同,绝对值相加,结果符号不变;若不同,则作减法,|大|-|小|,结果符号与|大|相同。减法规则:两个原码表示的数相减,首先将减数符号取反,然后将被减数与符号取反后的减数按原码加法进行运算。,补码加减法运算,1.原码加/减法运算,补码加法的公式:,x 补 y 补 xy 补(mod 2),在模2意义下,任意两数的补码之和等于该两数之和的补码。这是补码加法的理论基础。,2.补码加法运算,特点:不需要事先判断符号,符号位与码值位一起参加运算。符号位相加后若有进位,则舍去该进位数字。,补码加法的特点:(1)符号位

2、要作为数的一部分一起参加运算;(2)在模2的意义下相加,即大于2的进位要丢掉。,其结论也适用于定点整数。,例:x0.1001,y0.0101,求 xy。,解:x补0.1001,y补0.0101 x补0.1 0 0 1 y补 0.0 1 0 1 xy 补 0.1 1 1 0,所以 xy0.1110,例:x0.1011,y0.0101,求 xy。,所以 xy0.0110,解:x补0.1011,y补1.1011 x补0.1 0 1 1y补 1.1 0 1 1,xy补 1 0.0 1 1 0,3.补码减法,减法运算要设法化为加法完成。,补码减法运算的公式:xy 补 x 补 y 补 x 补y 补,公式证

3、明:只要证明y补 y补,上式即得证。,xy补x补 y补(mod 2)令 y=x0补x补+x补故 x补 x补(mod 2),证明:,例:x0.1101,y0.0110,求 xy。,解:x补0.1101 y补0.0110-y补1.1010,xy0.0111,解:x补=1.0011 y补=1.1010-y补=0.0110 x补 1.0 0 1 1+-y补 0.0 1 1 0 x-y补 1.1 0 0 1,例:x=-0.1101,y=-0.0110,求x-y=?,x y=0.0111,x补 0.1 1 0 1,-y补 1.1 0 1 0,xy补 1 0.0 1 1 1,溢出及与检测方法,在定点小数机器

4、中,数的表示范围为|1。在运算过程中如出现大于1的现象,称为“溢出”。,1.概念,解:x补=0.1011 y补=0.1001 x补 0.1 0 1 1+y补 0.1 0 0 1 x+y补 1.0 1 0 0,例:x=+0.1011,y=+0.1001,求x+y。,例:x=-0.1101,y=-0.1011,求x+y。,解:x补=1.0011 y补=1.0101 x补 1.0 0 1 1+y补 1.0 1 0 1 x+y补 0.1 0 0 0,两个正数相加的结果成为负数,这显然是错误的。,两个负数相加的结果成为正数,这同样是错误的。,发生错误的原因,是因为运算结果超出编码所能表示的数字大小。两个

5、正数相加:结果大于机器所能表示的最大正数,称为上溢;两个负数相加:结果小于机器所能表示的最小负数,称为下溢。,2.溢出的检测方法,x补 0.1 0 1 1+y补 0.1 0 0 1 x+y补 1.0 1 0 0,x补 1.0 0 1 1+y补 1.0 1 0 1 x+y补 0.1 0 0 0,(1)单符号位法,一个符号位只能表示正、负两种情况,当产生溢出时,符号位的含义就会发生混乱。如果将符号位扩充为两位(Sf1、Sf2),其所能表示的信息量将随之扩大,既能判别是否溢出,又能指出结果的符号。,(2)双符号位法,双符号位法也称为“变形补码”或“模4补码”。,变形补码定义:,x补=,x 0 x24

6、+x-2 x0,(mod 4),任何小于1的正数:两个符号位都是“0”,即 00.x1x2.xn;任何大于-1的负数:两个符号位都是“1”,即 11.x1x2xn,两数变形补码之和等于两数和的变形补码,要求:两个符号位都看做数码一样参加运算;两数进行以4为模的加法,即最高符号位上产生的进位要丢掉。,模4补码加法公式:x补+y补=x+y补(mod 4),采用变形补码后数的表示:,Sf1Sf2 00 结果为正数,无溢出01 结果正溢10 结果负溢11 结果为负数,无溢出,即:结果的两个符号位的代码不一致时,表示溢出;两个符号位的代码一致时,表示没有溢出。不管溢出与否,最高符号位永远表示结果的正确符

7、号。,溢出逻辑表达式为:VSf1Sf2式中:Sf1和Sf2分别为最高符号位和第二符号位,此逻辑表达式可用异或门实现。,双符号位的含义如下:,解:x补=00.1100 y补=00.1000 x补 0 0.1 1 0 0+y补 0 0.1 0 0 0 0 1.0 1 0 0符号位出现“01”,表示已溢出,正溢。即结果大于+1,例 x=+0.1100,y=+0.1000,求x+y。,解:x补=11.0100 y补=11.1000 x补 1 1.0 1 0 0+y补 1 1.1 0 0 0 1 0.1 1 0 0符号位出现“10”,表示已溢出,负溢出。即结果小于-1,例 x=-0.1100,y=-0.

8、1000,求x+y。,从上面例中看到:当最高有效位有进位而符号位无进位时,产生上溢;当最高有效位无进位而符号位有进位时,产生下溢。(简单地说是正数相加为负数或负数相加为正数则产生溢出)故溢出逻辑表达式为:VCfCo 其中Cf为符号位产生的进位,Co为最高有效位产生的进位。此逻辑表达式也可用异或门实现。,(3)利用进位值的判别法(单符号位),x补 0.1 1 0 0+y补 0.1 0 0 0 1.1 0 0 0,x补 1.0 1 0 0+y补 1.1 0 0 0 0.1 1 0 0,VC1Co,VSf1Sf2,判断电路,基本的二进制加法/减法器,逻辑方程,SiAiBiCi,Ci1AiBiBiCi

9、CiAi,1.一位全加器,逻辑方程,SiAiBiCi,Ci1=AiBiBiCiCiAi,逻辑电路(一位全加器),常用的全加器逻辑电路,逻辑符号,2.n位的行波进位加减器,n个1位的全加器(FA)可级联成一个n位的行波进位加减器。,T被定义为相应于单级逻辑电路的单位门延迟。T通常采用一个“与非”门或一个“或非”门的时间延迟来作为度量单位。,3.n位的行波进位加法器的问题,时间延迟,(1)对一位全加器(FA)来说,Si的时间延迟为6T(每级异或门延迟3T);Ci1的时间延迟为5T。,(2)n位行波进位加法器的延迟时间ta为:,9T为最低位上的两极“异或”门再加上溢出“异或”门的总时间;2T为每级进

10、位链的延迟时间。,tan2T9T(2n9)T,考虑溢出检测时,有:,当不考虑溢出检测时,有:ta(n-1)2T9T,ta为在加法器的输入端输入加数和被加数后,在最坏的情况下加法器输出端得到稳定的求和输出所需要的最长时间。ta越小越好。,缺点:(1)串行进位,它的运算时间长;(2)只能完成加法和减法两种操作而不能完成逻辑操作。多功能算术/逻辑运算单元(ALU):不仅具有多种算术运算和逻辑运算的功能;而且具有先行进位逻辑。从而能实现高速运算。,由一位全加器(FA)构成的行波进位加法器:,十进制加法器,十进制加法器可由BCD码(二十进制码)来设计,它可以在二进制加法器的基础上加上适当的“校正”逻辑来实现。,7 0 1 1 1+6+0 1 1 0 1 3 1 1 0 1(=D)+0 1 1 0 1 0 0 1 1(=13),3 0 0 1 1+5+0 1 0 1 8 1 0 0 0,X+Y+C10不调整,X+Y+C10调整,故:1.和为1015时,加6校正;2.和数有进位时,加6校正。,和数(4位)有进位调整,28 0010 1000+9 0000 1001 37 0011 0001(=31)0000 0110 0011 0111(=37),

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑/施工/环境 > 农业报告


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号