前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt

上传人:sccc 文档编号:5375975 上传时间:2023-07-01 格式:PPT 页数:34 大小:568.02KB
返回 下载 相关 举报
前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt_第1页
第1页 / 共34页
前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt_第2页
第2页 / 共34页
前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt_第3页
第3页 / 共34页
前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt_第4页
第4页 / 共34页
前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt_第5页
第5页 / 共34页
点击查看更多>>
资源描述

《前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt》由会员分享,可在线阅读,更多相关《前瞻网路安全处理器及相关SOC设计与测试技术研发.ppt(34页珍藏版)》请在三一办公上搜索。

1、前瞻網路安全處理器及相關SOC設計與測試技術研發,分項計畫B以網路安全處理器為應用之SOC設計平台的系統整合、晶片規畫與合成之自動化技術之研發,Jenq-Kuen LeeTing-Ting Hwang,計畫目標,整合清大積體電路設計技術研發中心(DTC)的SOC設計技術與研發人力研究開發一個前瞻網路安全處理器架構、設計平台、與晶片原型研究開發相關的 SOC 設計、自動合成、系統整合、偵錯、驗證、與測試的先進技術所開發的各項相關技術將可應用於其他 SOC的設計、驗證、與測試並加強其優異性,有助於先進SOC產品之開發契合矽導國家型計畫目標,計畫架構,分項計畫B-主持人經歷,分項計畫B綜覽,分項計畫

2、B架構,子項計畫1:網路安全處理器系統整合與晶片規劃技術之研發,子項計畫2:網路安全處理器的低功率之合成、指令管理與編譯器之設計,子項計畫3:網路安全處理器電路雜訊分析與消除,自動產生Multi-level Dynamic PLA Layout 於TSMC 0.18u 製程。對於總計劃中網路安全處理器控制單元,延遲將較Standard Cell Design Style 快15%,高效率多階層可程式邏輯陣列的自動佈局產生器,第三年度計畫,能計算出電路最差狀況的電壓降 並修改Power Line Size 使得電壓降的影響能減輕,動態電路的電壓降(IR Drop)分析與合成工具,第二年度計畫,受

3、交互雜訊影響的乘積排線總數,能降低至原有的受影響的90%,減輕交互雜訊(Cross Talk)的影響的軟體工具,第一年度計畫,技術指標,產出物,計畫年度,子項計畫4:網路安全處理器之低功率高效能可變電壓技術,分項計畫B:RoadMap,網路安全處理器的低功率之合成、指令管理與編譯器之設計,網路安全處理器電路雜訊分析與消除,網路安全處理器之低功率高效能可變電壓技術,第一年2002,第二年2003,第三年2004,網路安全處理器平台之系統整合與晶片規劃技術之研發,IP核心元件再使用之方法與流程,以高階系統規格為主之合成流程的設計與建構,Multiple-IP模擬器研發,密碼處理器之硬體架構和指令設

4、計的效能評估,暫存器配置之低功率議題研究,分析交互雜訊效應的電路模型,分析交互雜訊對於不同型態的動態可程式邏輯陣的列效應,使用乘積行項和輸出入的重新排序來減輕橫跨影響效應,針對網路安全處理器的特殊系統加以分析,並訂定此可變電壓產生器的規格制定與系統分析,快速雛形系統的設計與建構,軟硬體共同模擬/共同驗證方法與流程之建構,網路安全處理器之編譯器,加密演算法函數庫之建立,多重電壓排程之低功率議題研究,分析佈局後的潛在電壓降,針對電壓降所需的電路模型,同步電流切換的分析,產生電壓降問題的測試樣本,針對前一年度可變電壓產生器的分析結果進行電路設計及硬體製作的研究,以全面同步局部非同步為主的低功率系統架

5、構之研發,混合同步非同步時序系統之介面電路設計及系統架構之合成工具,低功率之編譯器設計,可變電壓之排程,多階可程式輯輯陣列的架構設計,多階可程式輯輯陣列的分割工具,使用Skill語言來完成自動佈局產生器,針對可變電壓產生器的電路硬體加以量測及驗證,並利用所得之數據評估此項可變電壓技術的效能,分項計畫B-人力配置暨預算分配,子項計畫一:吳中浩教授2博2碩子項計畫二:李政崑教授2博5碩 黃婷婷教授子項計畫三:張世杰教授2博2碩子項計畫四:黃柏鈞教授 2博2碩博士後研究1,單位:仟元,Research Progress(-Aug.1,2002),System Development Kits For

6、 SOC/IP,Simulator Environment,Retargetable Compilers and SDK Kits,Hardware descriptionlanguage,Fast System Software Prototyping,An Example for Simulators and Development Kits for SOC/IP,RF,Baseband,Link Manager,Java Bluetooth API,Applications,SDP,TCS,HCI,L2CAP,Audio,RFComm,Java Processor IP,Bluetoot

7、h IP,Embedded SOC Design Methodology Trend?,rapidly exploring and evaluating different architectural and memory configurationsusing a cycle-accurate simulator and retargetable optimizing compiler to achieve the goal of meeting system-level performance,power,and cost objectives,Shrinking time-to-mark

8、et cycles,Hardware,Software design in parallel,Architectural Description Language,ADL is a language designed to specify architecture templates for SOCsFeatures that need to be considered:Natural and concise specificationGenerality in specificationFormal Model of specificationAutomatic toolkit genera

9、tionADL should capture all aspects of SOC design,including ASIC and I/O interfaces,Benefits of ADL,Perform(formal)verification and consistency checkingModify easily the target architecture and memory organization for design space explorationDrive automatically the backend toolkit generation from a s

10、ingle specificationAdapt fast prototype of HDL-based high level synthesis by translation from ADL,DSE:Design Space Exploration,The availability of a variety of processor cores,IP libraries(DSP,VLIW,SS/RISC,ASIP),and memory IP libraries(Cache,Buffer,SRAM,DRAM)presents a large exploration space for th

11、e choice of a base processor architecture.,Optimizations with Specification in ADL,Timing model information(instruction execution cycles,memory access cycles)directs compiler optimizations in speed.Power model information(function unit and memory storage operation power consumption)directs compiler

12、optimizations in low power consumption.Resource model and operation behavior model(pipeline information,data path constraints,)provide detail compiler optimization issues in instruction selection,resource allocation,scheduling.,ORISAL Features(On-Going Work),An ADL being developed by our R&D efforts

13、.Simulator should be able to be generated directly from the specifications.Power model gives the possibility of compiler optimizations in low power consumption and power estimations with simulators.,Research ProgressPower Managements at OS layer,Minimize power consumptions while meet the deadline of

14、 real-time tasksTo be extended to work with 黃柏鈞教授 on voltage scaling circuits at IP levels.,Intel SpeedStep Technology,Two performance modeMaximum performance modeBattery optimized performance modeReal-time dynamic switching between the two performance modes without resetting the system,Problem Spec

15、ifications,Fixed Voltage:Average Power(AP)=1WShutdown Mechanism:AP=0.6WVariable Voltage Scheduling:AP=0.36W,A,B,B,shutdown,5V,5V,3V,5,10,15,15,A,5,Scheduling Algorithm,1.Assume there are n periodic tasks to be scheduled.2.Sort deadlines in ascending order,namely T1,T2,.,Tn.And put them in a list,cal

16、led reservation list.Repeat 3-6 when the reservation list is not empty3.Remove the first task,Ti,from the list.4.Compute slack time of both low and high voltage schedule,i.e.STL and STH.5.Compute CTL(Ti)and CTH(Ti).6.Schedule TiCTL(Ti)STL,schedule Ti with low voltage if possible.STL CTL(Ti)STH,call

17、decision algorithm.CTL(Ti)STH,CTH(Ti)STH,schedule Ti with high voltage if possible.CTH(Ti)STH,call exception(real-time failures).,Decision Algorithms,Reservation List withRL-FFS(First-come First-serve Scheduling)RL-PTV(Predefined Threshold Value)RL-ACT(Average Computation Time)Comparing the control

18、cycles siRL-APC(Average Power Consumption)Comparing the switching activities iRL-AEC(Average Energy Consumption)Comparing the product of switching activities and control cycles i*siRL-WHS(Weighted Hybrid Scheme)Chose one of the above as a decision-maker by weighted voting.,Simulated System,Dual supp

19、ly voltagesHigh voltage:5V at 100MHzLow voltage:3V at 50.8MHzThreshold voltage:0.5VTask setCNC(Computerized Numberical Control)machine controller 8 tasksPeriodavg=4575 sDeadlineavg=3400 sComputation_Time(5V)avg=305 sComputation_Time(3V)avg=594 sSwitching_Activityavg=47%,Total Power Consumption of Ta

20、sks,Avg.Power Consumption of Tasks with Diff.Decision Algorithms,計畫實施策略,利用網路安全處理器為Design Driver,研發SOC各項設計、偵錯、驗證與測試之關鍵技術與工研院STC及產業界合作開發SOC設計流程及發展環境與創意電子及源捷科技合作以取得各項現有之IP(如SRAM,FPGA,CPU,DSP等)及其設計實作與驗證環境,計畫落實策略,積極培育積體電路與系統高級設計人才與工業界以及國內外先進之研究機構交流合作成立SOC設計技術聯盟推動國際合作研究計畫(IC-SOC)舉辦國際及全國性研討會、短期課程透過清大積體電路設計技術研發中心(DTC)提供積體電路系統設計技術相關之服務與諮詢透過產學合作計畫及技術移轉使本計畫研究成果能夠落實於產業界之產品發展與研究機構之技術提升,研發產出在DTC設計技術路程圖之定位,研發產出在DTC測試技術路程圖之定位,預期產業效益,網路通訊產品的SOC前瞻設計平台可快速產生各種不同規格之網路安全處理系統,符合網路應用之多樣化SOC開發的設計、整合、驗證、偵錯與測試等各項先進技術有助於產業界加速SOC產品之技術整合,取得技術領先之地位契合矽導國家型計畫目標,對國內積體電路產業的進步與提升有極大的助益,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 建筑/施工/环境 > 农业报告


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号