CMOS基本逻辑单元.ppt

上传人:牧羊曲112 文档编号:5421977 上传时间:2023-07-05 格式:PPT 页数:108 大小:3.62MB
返回 下载 相关 举报
CMOS基本逻辑单元.ppt_第1页
第1页 / 共108页
CMOS基本逻辑单元.ppt_第2页
第2页 / 共108页
CMOS基本逻辑单元.ppt_第3页
第3页 / 共108页
CMOS基本逻辑单元.ppt_第4页
第4页 / 共108页
CMOS基本逻辑单元.ppt_第5页
第5页 / 共108页
点击查看更多>>
资源描述

《CMOS基本逻辑单元.ppt》由会员分享,可在线阅读,更多相关《CMOS基本逻辑单元.ppt(108页珍藏版)》请在三一办公上搜索。

1、1,第8章 CMOS基本逻辑单元,8.2 CMOS逻辑结构 8.3 级联级的负载8.4 影响门的电气和物理结构设计的因素 8.5 各种逻辑类型的比较8.6 传输门逻辑8.7 RS触发器8.8 时钟脉冲控制触发器8.9 D触发器8.10 施密特触发器,2,8.2.1 CMOS互补逻辑,8.2 CMOS逻辑结构,3,CMOS倒相器工作原理,CMOS倒相器是CMOS门电路中最基本的逻辑部件,大多数的逻辑门电路均可通过等效倒相器进行基本设计,再通过适当的变换,完成最终的逻辑门电路中具体晶体管尺寸的计算。所以,基本倒相器的设计是逻辑部件设计的基础。CMOS倒相器的电路构成,是由一个增强型n沟MOS管作为

2、输入管和由一个增强型p沟MOS管作为负载管,且两栅极短接作为输入端,两漏极短接作为输出端,N管源极接地,P管源极接电源电压VDD,这就构成了两管功能上的互补。,4,结合如图8.11(a)所示的CMOS倒相器电路结构示意图,分析其工作过程如下:Vi=“0”时:VGSn=0,VGSp=-VDD p管导通,n管截止 VO=“1”=VDD Vi=“1”时:VGSn=Vi,VGSp=0 n管导通,p管截止 VO=“0”(=0V)即:VOH-VOL=VDD 最大逻辑摆幅,且输出摆幅与p、n 管W/L无关(无比电路)。,CMOS的倒相器工作原理,5,静态CMOS逻辑门电路 CMOS基本门电路(1)基本的CM

3、OS与非门、或非门,图 CMOS与非门和或非门,6,CMOS与非门:P并N串,CMOS或非门:P串N并,CMOS与非门、或非门的不同表示符号,7,8,9,带缓冲级的CMOS门电路 为了稳定输出高低电平,可在输入输出端分别加倒相器作缓冲级。下图所示为带缓冲级的二输入端与非门电路。,CMOS集成门的输出缓冲级:输出特性与倒相器相同,带缓冲级的CMOS与非门电路,10,带缓冲级的CMOS或非门电路,下图所示为带缓冲级的二输入端或非门电路。,11,缓冲级给门电路带来的性能上的改善:门电路驱动能力取决于倒相器特性,与各输入端所处逻辑状态无关。转移特性得到改善,转换区域变窄,噪容提高。输出电平由“0”“1

4、”,和“1”“0”跳变时间近似相等,波形趋于对称。但另一方面,加入缓冲级,使 Vi V0传送过程中经过了3、4级延迟,使延迟时间,因此多用于高噪声干扰低速系统。,12,静态CMOS逻辑门电路,静态CMOS逻辑门具有以下特点,13,14,15,CMOS与非门的分析,16,CMOS或非门的分析,17,CMOS与非门或非门设计,1.减小面积所有管子取相同尺寸2.使NMOS管和PMOS管有相同的导电因子3.取串联管子增大n倍的设计4.全对称设计KNeff=KPeff,18,CMOS组合逻辑电路设计,与或非门的设计,19,类似的或与非门的设计,20,实现不带非的组合逻辑,21,实现8个变量“与”的三种方

5、案,22,异或/同或逻辑,23,异或电路的实现,24,用与或非门实现“异或”“同或”功能,25,8.2.2 CMOS变型电路(伪NMOS逻辑)n个输入端的与非门、或非门CMOS电路需2n个MOS管,而相应的NMOS电路只需(n+1)个MOS管。因此,模仿NMOS电路的这一特点,对CMOS电路加以改进,将PMOS负载管栅接地VSS,即可得到类似于耗尽型NMOS的特性。应注意此电路属有比电路。与实际的NMOS电路逻辑相比:伪NMOS逻辑由于采用PMOS负载,其沟道薄层电阻或称方块电阻约为NMOS的23倍,导通电阻,功耗(与 NMOS相比)另一方面,由于PMOS的导通电阻,延迟时间。,26,伪NMO

6、S逻辑(a)与非门(b)或非门,27,伪NMOS逻辑,28,8.2.3 动态CMOS逻辑,简化电路,29,简单的单时钟动态CMOS门不能进行级联,需采用两相和四相逻辑。,30,1.准两相时钟,31,32,传输门(TG)transmission gate,33,传输门的逻辑特点,34,35,传输门的传输特性,36,NMOS传输门传输高电平特性,37,NMOS传输门传输低电平特性,38,NMOS传送晶体管工作原理,如右图示,输入信号Vi通过一栅极受VG控制的NMOS FET M1送到反相器输入端,其中M1称为信号传送器,此结构多用于动态存储电路中。,NMOS传送晶体管,n沟道MOS传输门在传输高电

7、平时,受到门导通阈电压的限制,有阈值损失(Vomax=VDDVTN),称为源跟随器工作方式(由于输出电位随源极电位变化而变化),属于非完美传输;而n沟道MOS传输门在传输低电平时,则可以完美传输低电平,称为漏负载级工作方式(由于输出电位随漏极电位变化而变化)。,39,其工作过程如下:VG=“0”M1截止,Vi不能传送,Vo端维持原态。,VG=“1”设VGS=VDD,则:(1)Vi=“0”Vi 端为S端,VGS=VDD,M1 导通,Vo=Vi=“0”。(2)Vi=“1”(VDD)若Vo=“0”(0V),则此时,Vi端为D,Vo为S端,有VGS=VDD,VDS=VDD,M1导通,Vo电位升高至(V

8、DD-VTn),信号传送范围受到限制。若Vo=“1”(VDD),则VGS=VDS=0,M1截止,但此时传送的信号Vi=“1”=VDD,而Vo=VDD其逻辑效果与M1导通等效。,40,41,p沟道MOS传输门在传输高电平时,可以完美传输高电平,称为漏负载级工作方式(由于输出电位随漏极电位变化而变化);而p沟道MOS传输门在传输低电平时,则受到门导通阈电压的限制,有阈值损失,称为源跟随器工作方式(由于输出电位随源极电位变化而变化),其输出低电平值为完美低电平值再加上一个取了绝对值的阈电压值(pMOS管阈电压为负值)。,42,CMOS传输门,CMOS传输门电路结构和符号表示如左图所示,时钟脉冲控制信

9、号C的范围定为0VDD。,CMOS传输门电路与表示,CMOS传输门的电路结构,它由一个pMOS管和一个nMOS管连接构成,其连接方式为两管的源漏互连(每管的源漏均不确定,视工作条件而定),pMOS管和nMOS管的栅极电位呈非关系。,43,1)CMOS传输门的工作过程(1)传输高电平(设Vo初态为“0”)P管为漏负载级(VGSp=-VDD)N管为源跟随器(VGSn=VDSn)传输门导通电阻ron=rn rp,比传送晶体管导通电阻小。,图 传输门传输高电平过程,44,45,46,47,(2)传输低电平,图 传输门传输低电平过程,N管为漏负载级(VGSn=VDD),P管为源跟随器VGSp=VDSp。

10、其分析过程与传输高电平时类似。,48,49,CMOS传输门在传输高电平和低电平 时的性能分析,即CMOS传输门在传输高电平时,为漏负载级工作方式(由于输出电位随漏极电位变化而变化),注意,输出电位是随pMOS管漏极电位变化而变化,可以完美传输高电平;而CMOS传输门在传输低电平时,也可以完美传输低电平,仍为漏负载级工作方式(由于输出电位随漏极电位变化而变化),注意,这时输出电位是随nMOS管漏极电位变化而变化。从而讨论了为何单沟道传输门不能完美传输高电平(n沟道MOS传输门),或者为何不能完美传输低电平(p沟道MOS传输门)的原因;讨论了为何CMOS传输门既可完美传输高电平又可完美传输低电平的

11、理论并进行了分析。,50,CMOS传输门在传输高电平和低电平 时的性能分析,CMOS传输门在传输高电平时,为漏负载级工作方式(由于输出电位随漏极电位变化而变化),注意,输出电位是随pMOS管漏极电位变化而变化,可以完美传输高电平;而CMOS传输门在传输低电平时,也可以完美传输低电平,仍为漏负载级工作方式(由于输出电位随漏极电位变化而变化),注意,这时输出电位是随nMOS管漏极电位变化而变化。从而说明了为何单沟道传输门不能完美传输高电平(n沟道MOS传输门),或者为何不能完美传输低电平(p沟道MOS传输门)的原因,而CMOS传输门既可完美传输高电平又可完美传输低电平。,51,52,图 九管CMO

12、S传输门,3)改进电路九管CMOS传输门,一种改进的CMOS传输门电路如图4-31所示。TG1的n3管VBS=0,无衬偏。E=“1”,TG1、TG2工作,当Vi=“1”,TG1、TG2同时开始传输高电平,其各自的输出端V0,V0状态相同,而V0与TG1的n1管衬底相接,即VBn1=VSn3=VSn1,可等效视为n1的VBS1=0,n1管无衬偏效应。,53,2.两相时钟,流水线式两相N-P CMOS逻辑级,54,2.两相时钟,55,8.2.4 钟控CMOS逻辑,钟控CMOS逻辑主要用来构成钟控逻辑,用它把锁存器(或接口电路)和其它类型的动逻辑连接起来。,56,预充电鉴别逻辑(P-E逻辑),下图为

13、P-E形式三输入与非门可见,该电路既保持了与NMOS逻辑相同的管数,又有CMOS电路低功耗的特点。,(1)工作原理 预充电过程:=“0”,鉴别管Tn截止,上拉P管Tp导通,将输出预充电至VDD。鉴别过程:=“1”,Tn导通,Tp截止预充电停止,根据输入端的状态,输出相应的逻辑电平。,预充电鉴别逻辑,57,(2)与经典的静态CMOS逻辑相比,P-E逻辑的优缺点:优点:不需互补结构(每个输入端勿需P、N管搭配)。无比电路,所有逻辑门可采用最小尺寸。不存在下拉直流电流,逻辑部分可串联较多晶体管,输入端扩展方便。作用在逻辑信号的负载较低,速度快。,58,缺点:逻辑输出易受所谓“电荷共享”现象影响,如逻

14、辑部分内部放电节点与输出节点相连,输出节点电荷将被已放电的内部节点共享,输出电压。输出信号有动态特性,存在最小时钟比,最大时钟比受电路特性制约。鉴别过程中,输入必须稳定,否则错误值将使输出节点误放电。如预充电期间需输出信号,这段时间的输出须先保存下来。需加时钟信号。,59,(3)解决方法:限制时钟频率,仔细选择接到P-E逻辑的电路类型。,注意:基于同一个时钟信号的多级P-E逻辑不能进行级联,因为每一级逻辑的输出在预充电过程已升到逻辑电平,此时,一旦时钟信号达到高电平,此高电平输出将驱动下级电路输出放电,不能进行正常的逻辑运算。通常采用多个时钟信号控制的级联,保证鉴别过程中的输入稳定。,60,P

15、-E逻辑的级联方式,61,8.2.5 CMOS多米诺(Domino)逻辑,CMOS多米诺逻辑,62,多米诺逻辑 多米诺逻辑是P-E逻辑的一种变型,是由一组动态CMOS单元和一个静态缓冲倒相器构成,是一种准静态电路,具有动态和静态逻辑两者的优点,克服了动态CMOS逻辑对负载电容敏感的缺点。=“0”,为预充电阶段,f点保持高电平,f=“0”。=“1”,求值阶段,根据输入A、B、C状态,f有条件放电,再通过反相器输出正确的逻辑电平。,逻辑部分可采用最小尺寸,倒相器尺寸按需要设计,多米诺逻辑的突出优点是:静态缓冲器(倒相器)可使输出高电平达到VDD。,63,图 17,64,多米诺CMOS逻辑单元的级联

16、,多米诺逻辑的级联方式,(多米诺逻辑可直接实现多级级联),65,66,通过分析其工作过程,可得出其名称得由来:预充电过程中,=“0”,每级多米诺单元输出都为低电平。在鉴别过程中,=“1”,若满足输入条件,第一级逻辑输出高电平,满足第二级的逻辑条件,其输出也为高电平,即在整个鉴别过程中,逻辑状态的传播能即刻通过整个级联电路,象多米诺骨牌一样,推倒一个,全部都倒。,67,68,8.3 级联级的负载,69,8.4 影响门的电气和物理结构设计的因素,8.4.1 MOS管的串联和并联,70,8.4.2 衬偏调制效应,71,8.4.3 源漏电容,72,8.4.4 电荷的再分配,73,8.5 各种逻辑类型的

17、比较,74,8.6 传输门逻辑,75,(C)CMOS型(d)PMOS上拉管型,76,多路选择器(MUX-Multiplexer),多路选择器或多路转换开关(MUX)是MOS开关的一个典型应用,图8.27(a)给出了一个简单的NMOS四到一转换开关的电路和它所对应的转换关系。,图8.27,77,采用CMOS结构的MUX,CMOS结构的多路转换开关克服了NMOS结构所存在的传输高电平阈值电压损耗和串联电阻大的问题,但晶体管数目增加了一倍。,78,PMOS上拉管型CMOS传输门逻辑电路,PMOS上拉管型逻辑电平提升电路,解决了NMOS传输高电平存在的阈值电压损耗问题。当=0时,F=VDD,79,80

18、,81,8.7 RS触发器,特性表实际上是一种特殊的真值表,它对触发器的描述十分具体。这种真值表的输入变量(自变量)除了数据输入外,还有触发器的初态,而输出变量(因变量)则是触发器的次态。特性方程是从特性表归纳出来的,比较简洁;状态转换图这种描述方法则很直观。,82,RS触发器的状态转换图,JK触发器的状态转换图,83,T触发器的状态转换图,D触发器的状态转换图,84,N阱,N阱,N阱,85,86,8.8 时钟脉冲控制触发器,8.8.1 NMOS结构的时钟脉冲控制触发器,87,我们看到,在CP的控制下,锁存器并非随时受输入信号的影响。只有当CP信号为“1”时,输入信号才会起作用。CP信号即时钟

19、信号,时钟信号是数字系统的时间基准,用来协调(或同步)数字系统中各部分的动作。鉴于时钟信号的重要性,设计者们采取各种措施保证其信号质量,使之避免干扰。在数据信号不可靠而时钟信号相对可靠的条件下,采用窄时钟脉冲将显著提高锁存器的抗干扰能力。,同步RS触发器,88,除了改善抗干扰能力,CP信号还起另一个作用:消除竞争冒险。假如R信号由0变1,S信号由1变0,理想情况下,Q和Q将同时变化,Q由1变0,Q由0变1。实际上,由于传输路径不同,R、S到达锁存器会有时间差。我们不妨假设S信号落后于R信号t秒。这样,锁存器将在t秒内处于S=1,R=1的非正常工作状态,输出Q=1,Q=1,这样的输出在数字系统内

20、产生尖峰脉冲,导致逻辑错误。,89,为了消除这种竞争冒险现象,我们可以引入CP信号,CP信号使锁存器接收输入信号的时间至少推迟了t秒,输入信号稳定后才允许锁存器进行逻辑运算。这种情况下,CP信号也叫选通脉冲。脉冲选通锁存器有一定的抗干扰能力。然而,在CP=1期间,如果输入信号多次变化,输出也将多次变化。所以,锁存器又叫“透明触发器”。,90,8.8.2 CMOS结构的时钟脉冲控制触发器,91,92,8.9 D触发器,93,8.9.2 CMOS D触发器,x,接x,N阱,N阱,N阱,94,95,主从触发器比脉冲选通锁存器进了一步。主从D触发器由两个脉冲选通锁存器级联而成。这两个脉冲选通D锁存器的

21、CP信号是互补,因此前级接收信号时,后级就不接收信号;后级接收信号时,前级就不接收信号。在CP=1期间,前级接收输入信号,后级不接收输入信号。如果输入信号多次变化,前级的输出(即后级的输入)也将随之多次变化,但后级的输出不变。在CP由1变0那一刻,后级接收输入信号,后级输出将随之变化。,96,但是,因为CP0期间,前级不接收输入信号,它的输出将不再变化,它将保持CP由1变0那一刻的状态。所以后级的输出也将保持CP由1变0那一刻的状态。请注意,前级的输入就是触发器的输入,后级的输出就是触发器的输出,所以,主从触发器的动作特点是,在CP的一个周期内,触发器在CP1期间接收信号,但是输出最多变化一次

22、。输出变化的时刻位于CP下降沿,即CP由1变0的时刻。,97,CMOS传输门构成的边沿触发器,TG1,TG2,Q,Q,CP,D,CP,CMOS传输门基本触发器,CMOS传输门构成的基本触发器,CP=0、CP=1时,TG1导通,TG2关断,触发器接收输入信号D,使Q=D。CP=1、CP=0时,TG1关断,TG2导通,触发器状态保持不变,将CP=0时接收到的信号存储起来。,可见,该触发器与钟控D触发器功能完全一致,属于电位触发方式,CP为低电平有效。,98,CMOS传输门构成的D边沿触发器,TG1,Q,D,CMOS传输门构成的D触发器,TG3,TG2,TG4,Q,Q,CP,CP,CP,CP,CP,

23、CP,CP,CP,G1,SD,RD,G2,G3,G4,Q,Q主,Q主,CP,CP,CP,触发器的状态转移发生在CP上升沿到达的时刻,且接受这一时刻的输入激励信号D,状态方程为,99,CMOS传输门构成的J-K边沿触发器,TG1,D,CMOS传输门构成的J-K触发器,TG3,TG2,TG4,Q,Q,CP,CP,CP,CP,G1,SD,RD,G2,G3,G4,Q主,Q主,CP,CP,J,K,Q,Q,与CMOS传输门构成的D边沿触发器相比较,有,100,8.10 施密特触发器(Schmitt Trigger),施密特触发器是具有滞后特性的数字传输门。特点:电路具有两个阈值电压,分别称为正向阈值电压和

24、负向阈值电压,二者的差值称为回差。输出电平的变化滞后于输入,形成回环。与双稳态触发器和单稳态触发器不同,施密特触发器属于“电平触发”型电路,不依赖于边沿陡峭的脉冲。,101,我们知道,门电路有一个阈值电压,当输入电压从低电平上升到阈值电压或从高电平下降到阈值电压时电路的状态将发生变化。施密特触发器是一种特殊的门电路,与普通的门电路不同,施密特触发器有两个阈值电压,分别称为正向阈值电压和负向阈值电压。在输入信号从低电平上升到高电平的过程中使电路状态发生变化的输入电压称为正向阈值电压(VT+),在输入信号从高电平下降到低电平的过程中使电路状态发生变化的输入电压称为负向阈值电压(VT-)。正向阈值电压与负向阈值电压之差称为回差电压(VT)。普通门电路的电压传输特性曲线是单调的,施密特触发器的电压传输特性曲线则是滞回的,见图8.43(a)。,102,103,利用施密特触发器可以将非矩形波变换成矩形波,104,105,106,107,施密特触发器的应用举例,一、接口与整形,(一)接口,把缓变输入信号转换为TTL系统要求的脉冲,(二)整形,输入,输出,UT+,UT,108,二、阈值探测、脉冲展宽和多谐振荡器,(一)阈值探测,输入,UT,UT+,输出,(二)脉冲展宽,集电极开路输出,(三)多谐振荡器,UOH,UT+,UOL,UT+,UOH,UT,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号