数字电路复习题.ppt

上传人:牧羊曲112 文档编号:6294837 上传时间:2023-10-14 格式:PPT 页数:16 大小:318.99KB
返回 下载 相关 举报
数字电路复习题.ppt_第1页
第1页 / 共16页
数字电路复习题.ppt_第2页
第2页 / 共16页
数字电路复习题.ppt_第3页
第3页 / 共16页
数字电路复习题.ppt_第4页
第4页 / 共16页
数字电路复习题.ppt_第5页
第5页 / 共16页
点击查看更多>>
资源描述

《数字电路复习题.ppt》由会员分享,可在线阅读,更多相关《数字电路复习题.ppt(16页珍藏版)》请在三一办公上搜索。

1、6.同步练习,一、填 空 题1.任一时刻的稳定输出不仅决定于该时刻的输入,而且还与电路原来状态有关的电路叫。2.时序逻辑电路由 和 两部分组成。3.时序逻辑电路的功能表示方法有、和4.时序逻辑电路按触发器时钟端的连接方式不同可以分为 和 两类。5.可以用来暂时存放数据的器件叫。,1.时序逻辑电路 2.组合逻辑电路和存储电路 3.逻辑表达式、状态表、状态图、时序图、卡诺图。4.同步和异步 5.寄存器,6.在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用。7.由8级触发器构成的二进制计数器模值为。,6.同步计数器 7.256,8.已知十进制加法计数器的状态转换图如图所示,它是采用 编

2、码的计数器。9.按计数器中各触发器状态更新的情况不同,可将计数分为,两种类型。,8.8421BCD码编码。9.同步和异步,10.集成计数器的模值是固定的,但可以用 法和 法来改变它们的模值。11.通过级联方法,把两片4位二进制计数器74LS161连接成为8位二进制计数器后,其最大模值是。12.通过级联方法,把三片4位十进制计数器74LS160连接成为12位十进制计数器后,其最大模值是。,10.清零法和置数法 11.256 12.1000,1、分析下图电路,电路是同步五进制加法计数器,有自启动特性,2.集成4位二进制加法计数器的连接如图,LD端是预置控制端,A,B,C,D是预置数据输入端,Q3Q

3、2Q1Q0是触发器的输出端,Q0为低位,Q3为高位,当LD=0时,计数器处于预置功能,LD=1时是计数功能,试分析该电路功能,1。列出状态转换表2.检查自启动特性3.画出完整的状态转换图4。说明计数器模值,0000,0010,1111,1110,1101,0001,1101,1001,1100,1011,1011,1000,0111,0110,0100,0011,Q3Q2Q1Q0,从状态转换图可知:该电路是一个十二进制计数器,并且具有自启动特性,3.用CT74161构成的电路如图所示,试分析该电路画出状态转换图及说明此电路的模值,1,1,1,CP,0 1 0 1,1010,1111,1110,

4、1101,1100,1011,1000,0111,0110,0101,0100,0011,0010,0001,0000,1001,预置,Q3Q2Q1Q0,该电路是一个六进制计数器,具有自启动特性,4.已知维持阻塞D触发器组成的电路图(a)所示,电路输入波形如图(b)所示,试画出触发器输出端Q1和Q2的波形,设触发器的初态为0。,(b),CP1,CP2,(a),解:该电路的波形分析应注意以下几个方面的问题。(1)两个触发器的时钟分别由两个不同的时钟信号控制,因此两个触发器不是同时翻转,Q1、Q2分别在CP1和CP2的上升沿翻转。(2)触发器FF1的异步清零端R端与另一触发器的相连,因此,当Q2=1时,Q1清零。(3)触发器FF1接成计数状态,触发器FF2受Q1控制,D2=Q1。,5.如图所示同步计数器,由JK触发器构成。写出状态转换表与状态转换图,并说明该计数器的模是多少?,(a),状态方程,根据状态方程,求出状态转换表,驱动方程,模6加法计数器具有自启动特性,

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 生活休闲 > 在线阅读


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号