高频电路实习报告.doc

上传人:仙人指路1688 文档编号:4143639 上传时间:2023-04-07 格式:DOC 页数:14 大小:621KB
返回 下载 相关 举报
高频电路实习报告.doc_第1页
第1页 / 共14页
高频电路实习报告.doc_第2页
第2页 / 共14页
高频电路实习报告.doc_第3页
第3页 / 共14页
高频电路实习报告.doc_第4页
第4页 / 共14页
高频电路实习报告.doc_第5页
第5页 / 共14页
点击查看更多>>
资源描述

《高频电路实习报告.doc》由会员分享,可在线阅读,更多相关《高频电路实习报告.doc(14页珍藏版)》请在三一办公上搜索。

1、一、 实习名称及选题意义实习名称:集成锁相环调频、鉴频的设计、安装意义:1.通过高频课程设计实习,使学生加强对高频电子技术电路的理解,学会查寻资料方案比较,以及设计计算等环节。进一步提高分析解决实际问题的能力,创造一个动脑动手独立开展电路实验的机会,锻炼分析解决高频电子电路问题的实际本领,真正实现由课本知识向实际能力的转化;通过典型电路的设计与制作,加深对基本原理的了解,增强学生的实践能力。2.(1)熟悉集成压控振荡器(2)熟悉集成压控振荡器构成的频率调制器的工作原理。(3). 研究集成电路频率调制器的电压调制特性.。二、总体方案上午下午星期二画图,设计电路板刻板星期三腐蚀,钻孔焊接星期四测试

2、测试星期五测试写实习报告三、各部分设计与原理分析(一)锁相环 CD4046 原理及应用锁相的意义是相位同步的自动控制,能够完成两个电信号相位同步的自动控制闭环系统叫做锁相环,简称PLL。它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环主要由相位比较器(PC)、压控振荡器(VCO)、低通滤波器三部分组成,如图1所示。 图 1压控振荡器的输出Uo接至相位比较器的一个输入端,其输出频率的高低由低通滤波器上建立起来的平均电压Ud大小决定。施加于相位比较器另一个输入端的外部输入信号Ui与来自压控振荡器的输出信号Uo相比较,比较结果产生的误差输出电压U正比于Ui和Uo两个信号的相位差,

3、经过低通滤波器滤除高频分量后,得到一个平均值电压Ud。这个平均值电压Ud朝着减小CO输出频率和输入频率之差的方向变化,直至VCO输出频率和输入信号频率获得一致。这时两个信号频率相同,两相位差保持恒定(即同步)称作相位锁定。当锁相环入锁时,它还具有“捕捉”信号的能力,VCO可在某一范围内自动跟踪输入信号的变化,如果输入信号频率在锁相环的捕捉范围内发生变化,锁相环能捕捉到输人信号频率,并强迫VCO锁定在这个频率上。锁相环应用非常灵活,如果输入信号频率f1不等于VCO输出信号频率f2,而要求两者保持一定的关系,例如比例关系或差值关系,则可以在外部加入一个运算器,以满足不同工作的需要。 过去的锁相环多

4、采用分立元件和模拟电路构成,现在常使用集成电路的锁相环,CD4046是通用的CMOS锁相环集成电路,其特点是电源电压范围宽(为3V18V),输入阻抗高(约100M),动态功耗小,在中心频率f0为10kHz下功耗仅为600W,属微功耗器件。图2是CD4046的引脚排列,采用 16 脚双列直插式,各引脚功能如下:图 2 1脚相位输出端,环路人锁时为高电平,环路失锁时为低电平。 2脚相位比较器的输出端。 3脚比较信号输入端。 4脚压控振荡器输出端。 5脚禁止端,高电平时禁止,低电平时允许压控振荡器工作。 6、7脚外接振荡电容。 8、16脚电源的负端和正端。 9脚压控振荡器的控制端。 10脚解调输出端

5、,用于FM解调。 11、12脚外接振荡电阻。 13脚相位比较器的输出端。 14脚信号输入端。 15脚内部独立的齐纳稳压管负极。 图3是CD4046内部电原理框图,主要由相位比较、压控振荡器(VCO)、线性放大器、源跟随器、整形电路等部分构成。比较器采用异或门结构,当两个输人端信号Ui、Uo的电平状态相异时(即一个高电平,一个为低电平),输出端信号U为高电平;反之,Ui、Uo电平状态相同时(即两个均为高,或均为低电平),U输出为低电平。当Ui、Uo的相位差在0-180范围内变化时,U的脉冲宽度m亦随之改变,即占空比亦在改变。从比较器的输入和输出信号的波形(如图4所示)可知,其输出信号的频率等于输

6、入信号频率的两倍,并且与两个输入信号之间的中心频率保持90相移。从图中还可知,fout不一定是对称波形。对相位比较器,它要求Ui、Uo的占空比均为50(即方波),这样才能使锁定范围为最大。图 3相位比较器是一个由信号的上升沿控制的数字存储网络。它对输入信号占空比的要求不高,允许输入非对称波形,它具有很宽的捕捉频率范围,而且不会锁定在输入信号的谐波。它提供数字误差信号和锁定信号(相位脉冲)两种输出,当达到锁定时,在相位比较器的两个输人信号之间保持0相移。对相位比较器而言,当14脚的输入信号比3脚的比较信号频率低时,输出为逻辑“0”;反之则输出逻辑“1”。如果两信号的频率相同而相位不同,当输人信号

7、的相位滞后于比较信号时,相位比较器输出的为正脉冲,当相位超前时则输出为负脉冲。在这两种情况下,从1脚都有与上述正、负脉冲宽度相同的负脉冲产生。从相位比较器输出的正、负脉冲的宽度均等于两个输入脉冲上升沿之间的相位差。而当两个输入脉冲的频率和相位均相同时,相位比较器的输出为高阻态,则1脚输出高电平。上述波形如图5所示。由此可见,从1脚输出信号是负脉冲还是固定高电平就可以判断两个输入信号的情况了。图 5CD4046锁相环采用的是RC型压控振荡器,必须外接电容C1和电阻R1作为充放电元件。当PLL对跟踪的输入信号的频率宽度有要求时还需要外接电阻R2。由于VCO是一个电流控制振荡器,对定时电容C1的充电

8、电流与从9脚输入的控制电压成正比,使VCO的振荡频率亦正比于该控制电压。当VCO控制电压为0时,其输出频率最低;当输入控制电压等于电源电压VDD时,输出频率则线性地增大到最高输出频率。VCO振荡频率的范围由R1、R2和C1决定。由于它的充电和放电都由同一个电容C1完成,故它的输出波形是对称方波。一般规定CD4046的最高频率为1。2MHz(VDD=15V),若VDD15V,则fmax要降低一些。CD4046内部还有线性放大器和整形电路,可将14脚输入的100mV左右的微弱输入信号变成方波或脉冲信号送至两相位比较器。源跟踪器是增益为1的放大器,VCO的输出电压经源跟踪器至10脚作FM解调用。齐纳

9、二极管可单独使用,其稳压值为5V,若与TTL电路匹配时,可用作辅助电源。 综上所述,CD4046工作原理如下:输入信号 Ui从14脚输入后,经放大器A1进行放大、整形后加到相位比较器、的输入端,图3开关K拨至2脚,则比较器将从3脚输入的比较信号Uo与输入信号Ui作相位比较,从相位比较器输出的误差电压U则反映出两者的相位差。U经R3、R4及C2滤波后得到一控制电压Ud加至压控振荡器VCO的输入端9脚,调整VCO的振荡频率f2,使f2迅速逼近信号频率f1。VCO的输出又经除法器再进入相位比较器,继续与Ui进行相位比较,最后使得f2f1,两者的相位差为一定值,实现了相位锁定。若开关K拨至13脚,则相

10、位比较器工作,过程与上述相同,不再赘述。下面介绍CD4046典型应用电路。图6是用CD4046的VCO组成的方波发生器,当其9脚输入端固定接电源时,电路即起基本方波振荡器的作用。振荡器的充、放电电容C1接在6脚与7脚之间,调节电阻R1阻值即可调整振荡器振荡频率,振荡方波信号从4脚输出。按图示数值,振荡频率变化范围在20Hz至2kHz。图 6 图7是CD4046锁相环用于调频信号的解调电路。如果由载频为10kHz组成的调频信号,用400Hz音频信号调制,假如调频信号的总振幅小于400mV时,用CD4046时则应经放大器放大后用交流耦合到锁相环的14脚输入端环路的相位比较器采用比较器,因为需要锁相

11、环系统中的中心频率f0等于调频信号的载频,这样会引起压控振荡器输出与输入信号输入间产生不同的相位差,从而在压控振荡器输入端产生与输入信号频率变化相应的电压变化,这个电压变化经源跟随器隔离后在压控振荡器的解调输出端10脚输出解调信号。当VDD为10V,R1为10k,C1为100pF时,锁相环路的捕捉范围为0.4kHz。解调器输出幅度取决于源跟随器外接电阻R3值的大小。图 7(二)附图为提供设计图1、调频器调频器由IC1中的VCO及外围元件组成,中心频率由脚间所接电容1000pF和变容二极管的静态电容以及脚所接电阻决定。当加上1KHZ的调制信号时,由于其瞬时电压变化,变容二极管的容量随之变化,脚输

12、出的瞬时频率随调制信号变化,即输出调频波。2、鉴频器鉴频器由IC2及外围元件组成。当14脚未接输入信号时,脚输出信号的频率应与调频器的中心频率接近。当14脚接IC1脚信号(未调制),则脚的输出信号频率完全等于14脚的输入信号频率。当14脚接IC1脚输出的VFM时,由于VCO的频率跟踪VFM的变化,所以脚输出的是解调电压。四、实习设计指标要求:1.观测输入调制信号为直流时的调频方波,观察输入调制信号为正弦波和方波时的调频方波,了解定时元件RT、CT对4046集成电路调频器工作的影响。(1)、用万用表测各管脚的直流电压值。(2)、调节RW,使变容二极管两端的电压变化,从IC1脚测量对应频率和波形。

13、(3)、用频率计分别测量IC1(调频器,未调制)和IC2(鉴频器)的脚输出信号的频率,调节RW使两者频率接近相等。(4)、观察锁定时两者的频率关系:将IC1(未调制)的脚输出接IC2的14脚输入,分别测量IC1和IC2脚的输出频率。(5)、观察频率调制情况:附图1A点接1KHZ的正弦调制信号,用示波器从IC1的脚观察波形的变化。(6)、观察解调输出情况:将IC1脚输出接IC2的14脚,附图2A点仍接1KHZ的正弦调制信号,用示波器观察IC2的脚输出波形,并与附图2中A点的调制信号比较。五、实验结果与心得体会实验设计制作的电路板如下:并附上制版图纸实验结果:1. 在设计电路的时候,我们充分的发挥

14、了自己的能力,通过“绕”和“钻”把版面的布局尽可能的美观和实用。我觉得这方面我们做的还是比较好的。2. 在制版的过程中,我们吸取了上个学期模电教训,认真的刻板并多次检查电路是否存在错误,但是在腐蚀的过程中,掌握的时间不够精确导致腐蚀有点过度,版面老化。这是我们的一个失误。3. 在定位打孔方面,我们做过精确地测量所以元件布置的挺合理,除了我们没有分清楚不同电容的脚间距造成两个电容有点失误之外,其他的一切都很好。还有就是我们的焊接还是焊的比较不错的,没有出现虚焊之类的问题,还比较美观。4. 在测试方面,我们的电路一通电就起振了,但是锁相的频率的跳动范围比较大对锁相造成了一定困难。其实我们很早就已经

15、解调出来了,但是由于我们对这一知识不够熟识而错过。因此,我们白白的浪费了一天的时间。5. 总体来说,这一次的实习还是比较成功的,最后解调出来的波形与输入波形基本一致,没有什么干扰,只是相位有点偏差。心得:在此次实习过程中,我们遇到了的问题不是很多,但是比较麻烦。解决这些问题的时候我们也学到了很多,实习需要的是细心,耐心以及责任心。在实习前把相关的知识点弄面这是很重要的,这会有助于我们更好的完成实验。遇到问题,我们不应该太过于依靠老师,我们得学会自己检查,实在是检查不出来的时候,才应该向老师请教。只有自己亲自去思考,才能学到知识。六、参考文献1 国防科技大学 高吉祥主编电子技术基础实验与课程设计第二版2 万心平,张厥盛.集成锁相环路-原理、特性、应用.北京:人民邮电出版社1990.3 电子工程手册编委会.中外集成电路简明速查手册.北京:电子工业出版社,1991.4 戴逸民, 频率合成与锁相技术M.合肥:中国科学技术大学出版社,1995.5 清华大学 梁恩主、梁恩维编Protel 99 SE 电路设计与仿真应用6 国防科技大学 高吉祥主编高频电子线路7 西安电子科技大学 曾兴文主编高频电子线路8 罗伟雄,韩力.锁相技术及其应用M.北京:北京理工大学出版社, 1990.9 宋吉江,牛轶霞 .锁相环技术及CD4046的结构和应用J.半导体技术, 20001.6.

展开阅读全文
相关资源
猜你喜欢
相关搜索

当前位置:首页 > 办公文档 > 其他范文


备案号:宁ICP备20000045号-2

经营许可证:宁B2-20210002

宁公网安备 64010402000987号